G06F 7/00 — Способы и устройства для обработки данных с воздействием на порядок их расположения или на содержание обрабатываемых данных
Ячейка вычислительной среды
Номер патента: 693366
Опубликовано: 25.10.1979
Автор: Мишин
МПК: G06F 7/00
Метки: вычислительной, среды, ячейка
...путем подачи соответствующих наборов сигналов, образующих автоматический контрольно-локализуюший тест, на управляющие нходывычислительной среда, При этом вторые транзисторы необходимо открытьсигналом, подаваемым на вход 31. Поддействием сигналов неисправности,возникающих в вычислительной среде наньходе сднигового регистра и на выходе элемента 5 задержки, открываютсяпервые транзисторы, а н результатепротекания тока через резистор 26происходит размыкание шин 27 и 28,т.е, отключение ячейки среды от питающих шин.После выполнения локализации неисправных элементов произнодится вводинформации в среду. В процессе вводан элементы хранения информации ячееквычислительной среды записываютсяисходные данные и программа работысреды в...
Многофункциональный логический модуль
Номер патента: 697993
Опубликовано: 15.11.1979
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...вновый в а НЕ Изобретение относится к области автоматики и вычислительной техники,Известен многофункциональный логическиймодуль, который содержит элементы И. ИЛИи реализует все булевы функции двух перемен.5ных 11, Недостатком его является большаясложность.Наиболее близким техническим решением кданному. изобретению является многофункциональный логический модуль, содержащий два1 цэлемента НЕ, причем вход и выход первого элемента НЕ являются выходами модуля, входвторого элемента НЕ является входом моду.ля 21 Модуль содержит кроме того элемен-ты И, ИЛИ, Недостатком: его является боль 1шая сложность,11 елью изобретения шение мо. достигается тем, что предлагаемый мноциональный логический модуль содержит т равнознащости, выход которого...
Адаптивный пороговый модуль
Номер патента: 700862
Опубликовано: 30.11.1979
Автор: Антонов
МПК: G06F 7/00
Метки: адаптивный, модуль, пороговый
...элемента запрета 10 и один изВХОДОВ элемента ИЛИ 1 Г 1 ри этом записанноев счетчике 9 весовое значение в виде параллельного двоичного кода вводится в сумматор 3,Если на входе Х, присутствует логическийнуль, пусковой импульс проходит через элеМЕНТ И 14 И бЕЗ ЗадержКИ ПОСТ.Паст На ВтОройвход элемента ИЛИ 12, и значение веса в с,.яматор не вводится, С выхода элемента ",Л 2импульс поступает ца входы элементов И 13 и14 следующего разряда. Путь прохождет-,Гя импульса по второму и последующим разряда"таналогичны и зависят от значения переменнойна входах этих разрядов. С выхэда посл,негоРаЗРЯДа ИМПУЛЬС,ЛОСГУттаЕ Ца Счстцый В: Одсчетчика и через элемент задер;п;., 1: . Сткрвая элемент запрета 10, вводит в сумм;т.;ц 3значени порога,На этом цикл...
Процессорный модуль
Номер патента: 700863
Опубликовано: 30.11.1979
Авторы: Винников, Кафтанников, Никитин
МПК: G06F 7/00
Метки: модуль, процессорный
...второй вход соединен с первым инверсным выходом сумматора, а выход подключен к входу разрешения записи инверсного кода каждой ячейки памяти.На чертеже показан предлагаемый модуль.Модуль содержит ячейки 1 памяти, элементы И 2, сумматор 3, триггер 4.Модуль работает следующим образом.В первую и вторую группы ячеек памяти записываются соответственно первый и второй операнды. При выполнении команды опрос - запись и подаче на входы опроса разрядов операндов, а на входы записи сигнала Вь = 1, на прямом выходе сумматора формируется сигнал, равный результату суммирования разрядов и содержимого триггера, а на выходе третьего элемента И появляется его инверсия.3 700863 Единичный сигнал на прямом выходе сумматора позволяет записать единичный...
Многофункциональный модуль
Номер патента: 700864
Опубликовано: 30.11.1979
Авторы: Козюминский, Мищенко
МПК: G06F 7/00
Метки: многофункциональный, модуль
...логических элементов, вхо 15 дящих в устройство. Это упрощает изготовлениеустройства и повышает надежность схемы,+У Р(перенос) +У Р 00 ХчУ 1 0 0 0 Ч У Х + у Х+ У Х+У 1 0 01 1 1 Х+УХ,+ УХ+УУгч Уг ХУ уч 2 Уч 2 Угч Уг хгчхг 0 Хч 2 Хч 2 у ХгчХ 2 у 1 СР У 275524, 0 06 Е 7/50,о г у хуч хуХУчХУ Х+У 3На информационные входы 10 и 11 модуля подаются разряды Х и У двоичных чисел, с вы ходов элементов 1 и 2, в зависимости от значе. , ния управляющих сигналов О, и О на входах 13 и 14 модуля, снимаются прямые или инверсные значения входных кодов. Элементы 4 и 8 реализуют в зависимости от значения управляющего сигнала Оз на входе 15 модуля логическое произведение или логическую сумму от выходных сигналов элементов 1 и 2, а получаемый сигнал "0"...
Устройство для параллельного сдвига информации
Номер патента: 700865
Опубликовано: 30.11.1979
Авторы: Заика, Калатинец, Кобылинский, Сабадаш
МПК: G06F 7/00, G11C 19/00
Метки: информации, параллельного, сдвига
...выходы дополнительных элементов700865 3И соединены со вторыми входами элементовИЛИ первой группы.На чертеже показана функциональная схемаустройства (даны только шесть разрядов).Устройство содержит элементы И 1 - 24 иИЛИ 25 - 30, входящие в первые группы разрядов, элементы И 31 - 42 и ИЛИ 43 - 48, входящие во вторые группы разрядов, информационные шины 49 - 54 устройства, выходы 55 - 60устройства, шины 61 - 66 управления сдвигом. 0Устройство для параллельного сдвига инфор.мации работает следующим образом,Необходимое число сдвигов достигается пу.тем подачи соответствующих управляющих сиг.налов на шины 61-66 управления сдвигом,Пусть, например, на информационные шины49-54 подается число 110101. Необходимо выполнить модифицированный сдвиг в...
Многофункциональный логический модуль
Номер патента: 703803
Опубликовано: 15.12.1979
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...табл. 1,Твбииив 1 есповторная ДНФ 5 Ои зч 5= О х чгр 4 хч 2 ч Хь х чхч э" 7. 5 1 и+1+1+ Иэ табл. 1 следует, что описываемое устройство имебт всбгио шестьи вхЗдОв и "один выход и реализует путем настрой 25 ки любого иэ пяти представителей бесповторных ДНФ из четырех букв. Резкое сокращение числ ических выводов (семь в и в прототипе) приводит а внешних л есто двенад к повышенйю 3 абли ц Тип б ной Д Настройкаиии ииеа2= О, У. = О,и2 и О, 2 ь= 1.,5 ф ько утемелейетырехостиковвления ватьииииииИз табл, 2 следует, что входы 1,и 3 при реализации бесповторных ДНФ:трех букв могут исйользоваться тольккак информационные, а входы 4, 5 итолько как настроечные, Настройка уройсгва "при"ътомиосуиществляется толпутем фиксации входов константами,Так как...
Устройство для выполнения логических операций
Номер патента: 708345
Опубликовано: 05.01.1980
Авторы: Окунев, Романюха, Чистяков
МПК: G06F 7/00
Метки: выполнения, логических, операций
...коды.Управляющий сигнал с третьего выхода кольцевого счетчике 17 открывает группу ключей 4, резупьтируюшие коды посту-пают нв соответствующие выходы устройства 2, 23, 24 и выход 25,Управляющий сигнап с пятого выходасчетчика 17 через диод 21 переводиттриггер 18 в нулевое состояние, ключ 19закрывается, счетчик 17 переходит в исходное состояние. На этом заканчиваетсяцикл работы устройства,В течение одного цикла работы устройство выпопняет нвд кодами (1) и (2) погические операции сложение по ио 3 2",эквивепентность И, ИЛИ, при этомрезупьтирующие коды снимаются с выходов 22, 23, 24,При разомкнутых переключателях 7 и8 одновременно с выходов 24 снимаетсярезультирующий код, соответствуюший операции "сложение по тод 2, с выходов23 снимается...
Многофункциональный модуль
Номер патента: 708346
Опубликовано: 05.01.1980
Автор: Камень
МПК: G06F 7/00
Метки: многофункциональный, модуль
...обрезом.При использовании модуля в качествесхемы сравнения на входы 23 модуляподается первое сравниваемое число, непервый упраиикфший вход 20 - сигналразрешения для передачи информации через элементы ИЛИ-НЕ 10-13 ко входамЗ 0триггеров 15-18.Принятое число срввнивается с числом,поступающим через вход 19 модуля.Коммутатор 4 коммутирует триггерыкак счетчик с постоянным коэффициентомпересчета. При достижении равенства появляется сигнал на выходе 22.При работе модуля в качестве сумматора десятичных чисел на входы 23 модуля подаются слагаемые, а нв вход 24 40сигнал переноса предыдущего модуля.Триггеры 3 запоминают результаты суммирования при подаче единичного сигнелвна вход 21.45 При работе модуля в качестве счетчика с изменяемым...
Ячейка однородной структуры
Номер патента: 711563
Опубликовано: 25.01.1980
Авторы: Асатиани, Давидов, Игнатущенко, Панцхава, Чачанидзе
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...от одной до четырехпеременных: И, И-НЕ, ИЛИ, ИЛИ-НЕ,равнозначности и неравнозначности,При выборе блока 5 арифметическихФункций ячейка реализует либо последовательный полный сумматор для любых двух информационных входов ячейки, либо одну из перечисленных функций от одной до четырех переменныхс задержкой на один такт: И, И-НЕ,,ИЛИ, ИЛИ-НЕ, равнозначности и неравнозначности. В этом случае к схемеячейки подключается тактирующий вход.При реализации ячейкой четырехразрядного сдвигового регистра используются блок 6 регистров, регистр 10,элементы ИЛИ-НЕ .12 и 13 и элементы И15 и 16, а также тактирующий входячейки. Пусть ячейка реализует четырехразрядный сдниговый регистр с управлением, В этом случае блок 6 подключает к регистру 10 от одного...
Ячейка однородной структуры
Номер патента: 711564
Опубликовано: 25.01.1980
Авторы: Асатиани, Гунцадзе, Жуков, Игнатущенко, Чачанидзе
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...саны номера информационных входо 0 выходов блока ускоренной коммутаДля примера рассмотрим реалия блоком ускоренной коммутации б к27 комблоичении столбцаН обозначено,ером,х являети при реализа- то, что триучаствует втаблице У оического уровах тригге вутаций б В у, и строчто тригя триггеии функции гер 22 с реализации означены я на еди 2 блока усрафе фФунк На пересеки р буквой22 с номром настройк53 буквой Пномером с нефункциир, Взначения логничных выходкоренной комм гер ции б, пию ммутационнуюб цию т роа коренной коммутации б и нулевым выходом 46 шестого триггера настройки 22Третий вход элемента И-НЕ 14соединен с выходом элемента И-НЕ 16,входы которого соединены с выходом32 блока выходных логических элементов 4 и нулевым выходом 47...
Ячейка однородной структуры
Номер патента: 711565
Опубликовано: 25.01.1980
Авторы: Асатиани, Гунцадзе, Игнатущенко, Чачанидзе
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...вход элемента ИЛИНЕ бб соединен с единичным выходом 68 четырнадцатого триггера 32, а выход светодиода 67 образует оптический информационный выход ячейки.Блок 10 триггеров содержит элементы И-НЕ 69-84; управляющие входы элейентов И-НЕ 69 и 70 соединены с нулевым выходом 54 восьмого триггера 32; управляющие входы элементов И-НЕ 71, 72 подключены к нулевому выходу 57 шестого и единичному выходу 60 восьмого триггеров 32; управляющие входы элементов И-НЕ 73 - 82 соединены, соответственно, с единичным выходом 56 девятого триггера 32, с нулевым выходом 85 девятого триггера 32, с еди" ничным выходом 86 десятого триггера711565 и Н г Н О Н Т-триг суммато задержк О 1 О П Н О П 1 П взаимопроникновение неравнознач- ность Н Н 32, с нулевым...
Коммутатор
Номер патента: 711566
Опубликовано: 25.01.1980
Авторы: Ваняшев, Мякиньков, Тищенко
МПК: G06F 7/00
Метки: коммутатор
...сдвига б,который предварительно вместе сосчетчиком 7 устанавливается в нулеее ф 1;вае состояние по сигналу сброс711566 ь А. ЗахароваПетко Коррект оставит ехред М М, лароши Редакто ен каз 9013 ираж 75 одписно ЦНИИПИ Государствен по делам изобре13035, Москва, Ж,о комитета СССРний и открытий шская наб, д. 4 илиал ППП Патент, г, Ужгород, ул. Проектная, 4 поступающему на шину 8, Затем коммутируемые сигналы из регистра сдвига6 по сигналам, поступающим на шину 9сдвиг, переписываются во все запоминающие устройства 5=1-5=п, Приэтом адреса задаются со счетчика 7через элементы ИЛИ 4=1-4=те, Затем наадресные входы запоминающих устройств5-1-5=п по сигналу обращение", поступающему на шину 10, через элементы ИЛИ 4=1-4=я, выдается кодовая инФормация из...
Ячейка каскадной коммутирующей среды
Номер патента: 712822
Опубликовано: 30.01.1980
Авторы: Григорович, Максименко, Попов
МПК: G06F 7/00
Метки: каскадной, коммутирующей, среды, ячейка
...И 10 поступает на шины 11 вывода потенциала поиска и на входные схемы 1, - 1,. Элементы 2, и 2, с запрещающими связями через элементы НЕ 6 и элементы И - НЕ 5 во время воздействия входных и выходных потенциалов поиска образуют триггер с двумя устойчивыми состояниями. В результате переходных процессов один из входов триггера оказывается подключенным к одной из шин 4, находящихся под потенциалом поиска. Допустим, что потенциал поиска принимается элементом 2. При этом его инвертированное значение с выхода элемента И - НЕ 5 прикладывается к входам элементов И - НЕ 21,2 г - 2 п, изолируя ячейку от среды по остальным входам,Для исключения возможности постоянной блокировки быстрой входной схемой медленных входных схем (вследствие разброса...
Устройство для преобразования сигналов двухградационных изображений
Номер патента: 716036
Опубликовано: 15.02.1980
Автор: Манешин
МПК: G06F 7/00
Метки: двухградационных, изображений, преобразования, сигналов
...старшего разряда 2входного регистра и третьим входом выходно.го регистра 7, второй выход дешифратора 6подключен ко второму входу блока 9, а третий.и четвертый выход последнего связаны,соответственно, с четвертым входом счетчика4 и вторым входом входного регистра 1.Работа устройства заключается в следующем,.Поступающие из системы связй коды запоминаются во входном регистре 1, анализируютсядешифратором 5 на принадлежность их кодамфазирования и служебным кодам,Если поступивший код не принадлежит квышеописанным, его младшие разряды заносятся в младшую половину разрядного счетчикапри нулевом старшем разряде обрабатываемогокода (срабатывает блок совпадения 11) и встаршую половийу разрядного счетчика приединичном старшем разряде через...
Устройство для определения экстремального числа
Номер патента: 717756
Опубликовано: 25.02.1980
МПК: G06F 7/00
Метки: числа, экстремального
...шине 13 трехстаби- информационной шине сравниваемых чильный триггер 5 через формиройФгель " "сел и"количеству тактовых импульсов,8 импульсов сброса, счетчик 7 в ресйихронизирующих информационный вход.гистр 9 устанавливаются в исходное ЗО поэтому по окончании последнего такнулевое состояние, При этом на сред-тового импульса счетчик 7 устанавли- нем выходе трехстабильногь трйггерьвается"в исходное состояние.5 устанавливается единичный уровень, По изменению потенциала на выходе После этого на вход, устройства по"счетчика 7 формирователь 8 импульсов"следовательно поДаотся сравниваемые З сброса формирует импульс сброса, кочисла, представленные последователь- торый приводит трехстабильный триггерйымй кодами, которйе поступают стар-, 5 в...
Однородная среда
Номер патента: 732855
Опубликовано: 05.05.1980
МПК: G06F 7/00
Метки: однородная, среда
...начертеже, Она содержит первый коммутатор 1, второй коммутатор 2, регистр 3,элемент запрета 4 схему сравнения 5,группу управляющих входов 6 устройствауправляющий вход 7 устройства, информационные входы 8 устройства,Эаемент запрета 4 при подаче сигнала на разрешающий вход разрешает передачу информации с входов на выходы элементаОднородная среда работает следующим 15образом,В начале работы в каждый регистрвводится настроечная информация, указывающая номера выходов первого коммутатора, и состоящая из номера ячейки и 20номера ее выхода, закодированныхнапример, двоичным кодом,Если размерность общего коммутатораЙ Х И, а ячейки й х О, то разрядностькодов для кодирования номера ячейки будет Ьзд - , а номера выхода этойМячейки Род и . Общая...
Устройство для сравнительного анализа п чисел
Номер патента: 736090
Опубликовано: 25.05.1980
МПК: G06F 7/00
Метки: анализа, сравнительного, чисел
...значений старшего разрядавсех чисел хотя бы одна единица,а в старшем разряде данного числануль, т. е. если сигнал на выходе40 элемента ИЛИ 7то число Х подлежит исключению.Если Р, = 1, то тот же тактовыйимпульс через элемент И 5 поступаетна входы синхронизации всех триггеров 3, из которых устанавливаютсяв нулевое состояние только те, наинформационных входах которых прк -сутствует сигнал логического0,Следовательно, на управляющие входыэлементов равнозначности, соотнет -стнующих триггерам 3, изменившимсвое состояние, поступает сигналисключения из дальнейшего анализасоответствующих чисел,Если Р = О, т,е, значение данного разряда всех чисел не равны 1,то тактовый импульс не поступает60 на входы синхронизации триггеров 3и состояние...
Программирующая среда
Номер патента: 737947
Опубликовано: 30.05.1980
Автор: Жила
МПК: G06F 7/00
Метки: программирующая, среда
...Одновременно с этим на схемы сравнения поступают коды старшинства операций из регистров 4 О 25 накопителей 1. Результаты сравнения поступают в формирователь 4 управляющих сигналов, в котором в зависимости от них образуются нужные управляющие сигналы. В ячейках, в которых поступившие на схему сравнения коды .равны, формирователь 4 выдает управляющий сигнал на шине 30, Этот сигнал поступает на управляющие входы элементов 20 запрета 5 О в блоке 3 обмена и на элементы И 18 в блоке 2 записи. Если на запрещающие входы элементов 20 запрета сигнал не подан, что собственные адреса этих ячеек передаются из регистров 27 накопителей 1 через элементы 20 запрета, элементы ИЛИ 23 и 24 на выходы 11 в и 11 а, Кроме того, если на входы 10 в этих...
Адаптивное пороговое логическое устройство
Номер патента: 739524
Опубликовано: 05.06.1980
Автор: Котов
МПК: G06F 7/00
Метки: адаптивное, логическое, пороговое
...следующим образом.При подаче на информационные входь 1 переменной. ситуации Х,Х,Хнастраиваются только те счетчикй 1 и запускаются только те элементы 4 задержки, входная переменная которых равна логической ф 1 фф. Напрймер, - если со входной ситуации переменные Х и Хп равны логической 1 ф, то в первый и и-ый весовыесчетчики 1 записываются весовые значения, одновременно первым импульсом с генератора 7 настройки. запускаются первый и п-,ый и включенный в цепь Формирования порога элемент 4 задержки Задержанные относительно первого импульса с генератора 7 настройки импульсы с выхода элементов 4 задержки будут поступать на управляющие входы элементов 5 через время;Ъ максЗя. макс 1Сза макс ОМэ+ ЬСЪщ макс днИмпульсы с выходов первого и...
Логический многофункциональный модуль
Номер патента: 739525
Опубликовано: 05.06.1980
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...второй вход элемента И являются пятым Входом устройства, третий вход первого элемента ИЛИ является шестым входом устройства, а выход первого элемента ИЛИ является первым выходом устройства и через элемент НЕ соединен со вторым выходом устройства.На чертеже изображено предложенное устройство.739525 Настройка Тип формулы формула Выход(Е Ч Е ) (ЕуУЕ) 10, 24=О,На чертеже показаны входы 1-6,элементы И 7 и 8, элементы ИЛИ 9 и10, элемент НЕ 11, выходы 12и 13,. Таким образом, предложенное устройство имеет всего 6 входов и 2 выхода, состоит из 5 логических элементов и реализует любой из 10 представителей типов бесповторных формул в базисе Ф,Ч )из четырех букв.Резкое сокращение числа внешних выводов (8 вместо 12) и числа логических...
Ячейка однородной структуры
Номер патента: 742925
Опубликовано: 25.06.1980
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...и первойкоординатной шиной 16. Г"ыход элемента12 ИЛИ связан также с одним из входовдвухвходового элемента 14 ИЛИ, второй.вход которого совдеп;ен с инФормационнымвходом 2 Х, а выход псдссединен к первому входу двухвходовсгс элемента 10 И,второй вход которого подключен к информационному входу 29 ячейки, а выходявляется четверть:м информационным выходом 25 ячейки,Ячейка работает следующим образом,На информационные входы 18-21 под":-;ь. Ооответ;: ванно сигналы Ю, , У,Иссстсякия координатных щин 16 и74295 у(ЯК) од 5триггера - О и Ж, Выход элементов 1,5, 10, 13соответственно -Ф, 7,У, lния настройки можно разбить н ьг. (Вц), (В В В ), (А А,Состоя а три групп1 Аз)Работа ячейки в соответствии с указанным распределением состояний настройки, При...
Вычислительная среда
Номер патента: 742926
Опубликовано: 25.06.1980
Автор: Мишин
МПК: G06F 7/00
Метки: вычислительная, среда
...2), содержит ряд одномерных вычислительных подсистем (вертисистемы (фиг, 2). Стрелками показаны только направления пегедачи (приема) информации алементами, По этим же направлениям осуществляется прием "запросов, а по обратным направлениям -У Ф5 передача ответов . При настройке среды в ее устройстве заносятся также исходные данные в программе обработки информации, Кроме того, при настройке средытриггеры 5 всех устройств, образующих10начала цепочек - одномерных вычислительных структур - устанавливаются в "1 (на фиг. 2 ати устройства расположены в нижней строке), а триггеры 5 остальных устройств - в "О". (установка в "1" осуществляется путем выдачи сигнала "1" на каждый из выходов 36 и 37 (см. фиг. 1), а установка в "0" производится...
Многофункциональный модуль
Номер патента: 744550
Опубликовано: 30.06.1980
Авторы: Артюхов, Ушкарева, Шалыто
МПК: G06F 7/00
Метки: многофункциональный, модуль
...настройки для реализации представителей типов бесповоротных Формул в базисе из 5 букв,Тип Иеспово- Бесповоротнаяротной Фор- формуламулы Выход Настройка 1 г = О, г = О,22 гьг 4 25 гб=еь 2 ьЧ ЕЕЧЕЧ еу Ею =22 Ч 2 Р 2 Ч гьЧ е(Г)7 = (22 ЕЧ г ь гь ) "1 16 г17 1, г71, г723 е,0 2+ (1+1) 1 24 г,г = 0 которого подключенны соответственно к четвертому, пятому, шестому и седьмому логическим входам модуля, выходи первого и второго логических блоков подключены соответственно к первому и второму логическим выходам модуля.На Фиг. 1 приведена структурная схема многофункционального модуля; на Фиг. 2 - схема логического блока.устройство содержит логические Входы модуля 1, 2, 3, 4, 5, б и 7, логические блоки 8, логические входы логических блоков 9, 10,...
Многофункциональный логический модуль
Номер патента: 744552
Опубликовано: 30.06.1980
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...работает следующим образом.На информационные входы подаются информационные сигналы в виде двоичных кодов, одновременно на настроечные входы 4 и 5 подается набор управляющих сигналов. Цри этом на выходе элемента получают значение реализуемойлогической Функции.В табл. 1 приведен алгоритм настройки элемента на произвольную элементарную конъюкцию п-переменных. В табл. 2 приведен алгоритм настройки элемента на произвольную элементарную диэъюнкцию п-переменных.255 А и т.д. и. Значения управнастройки опоедения, описывающегоный логический эленого значения и,для и = 3,предлагаемыйогический элем Всего ляющи ляют с много мент д В дан 35 принят1.Р 5005.Источн ые во в Авторск 25, кл. Авторск 85, кл. тип) . 2.9 2671 (прото многент Редактор...
Многофункциональный логический модуль
Номер патента: 746499
Опубликовано: 05.07.1980
Авторы: Василенко, Дергачев, Мокляк, Попов, Скибенко
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...и четвертого элементов И-НЕ, седьмой вход модуля соединен с первым входом шестнадцатого, третьим входом десятого, четвертым входом двенадцатого, пятым входом седьмого элементов И-НЕ, третьимвходом. первого, третьим и четвертымвходами второго элементов И-ИЛИ-НЕ,выход седьмого элемента НЕ соединенс первым входом семнадцатого, третьим входом четырнадцатого элементовИ-НЕ, пятым входом третьего элементаИ-ИЛЙ-НЕ, восьмой вход модуля соединен с вторым входом шестнадцатого, 40четвертым входом десятого, пятым входом двенадцатого, тринадцатого, шестым входом седьмого элементов И-НЕ,пятым, шестым входамипервого, второго элементов И-,ИЛИ-НЕ, выхбд восьмого элемента НЕ соединен с вторым входомсемнадцатого, четвертым входом четырнадцатого элементов...
Многофункциональный логический модуль
Номер патента: 746500
Опубликовано: 05.07.1980
Авторы: Артюхов, Копейкин, Фишман, Шалыго
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...шиной 32, а входыэлемента или 20 соединены с выходом 45элемента ИЛИ 15 и входной шиной 33,Входы элемента ИЛИ 21 соединены с выходами элементов И 3 и И 5, а входы элемента И 7 соеДИнены с выходомэлемента ИЛИ 18 и входной шиной 33.Входы элемента И 8 соединены с выходами элементов ИЛИ 14 и ИЛИ 20, авходы элемента И 9 соединены с выходом элемента ИЛИ 19 и входной шиной33, Входы элемента И 10 соединены свыходами элементов И 1 и ИЛИ 21, авходы элемента ИЛИ 22 соединены с выходами элементов И 6 и И 7, Входыэлемента ИЛИ 23 соединены с выходамиэлементов И 8 и И 9, а входы элемента И 11 соединены с выходами элементов ИЛИ 16 и ИЛИ 22, Входы элементаИ 12 соединены с выходом элементаИЛИ 23 и входной шиной 32, а входыэлемента ИЛИ 24 соединены с...
Ячейка однородной вычислительной среды
Номер патента: 767752
Опубликовано: 30.09.1980
Автор: Мишин
МПК: G06F 7/00
Метки: вычислительной, однородной, среды, ячейка
...однородной вычислительноя среды являются: настройка; прием инфЬрмации; передача информации; прием и перецача информации.Н а с т р о й к а. В начале работы триггеры 6 и 7 всех ячеек среды устанавли 52, 6вают в нулевое состояние, а блоки 1 всех элементов среды - на прием сигналов по любому из входов 35 посредством записи в регистр 10 соответствующего кода настройки, Настройка среды осуществля ется путем подачи настроечной информа.ции ( один из разрядов входного слова служит цля указания режима настройки) на вход 33 регистра 1 1 и единичного сигнала (запроса) на вхоц 35 блока 1Сигнал запроса проходит на единичный вход триггера 6, так как он находится в нулевом состоянии и переключает его в состояние "1. При переключении триггера 6 в...
Устройство для анализа экстремальных значений чисел
Номер патента: 769531
Опубликовано: 07.10.1980
МПК: G06F 7/00
Метки: анализа, значений, чисел, экстремальных
...а чертеже,Устройство содержит элементы запрета1, - 1 элементы 1 ПЛИ 212, элементыИ ), регистры 4, - 4, схемы сравцец;яд - ) а 1.Устройство работает следуюцим образом,.сред наалом раооты Все регистрыг - 4 устанавливаются в нулевое состоятИЕНа груп:у Пформациогпых входоп 6устройства подается последовательность,ВО 1.ПЫ ф. ПССЛ ХЯРактст)ПЗ)0 ЦЯ .ЗМСПСцис анализтрусмого процесса. Числя поступают на входы регистров и схем ср;впспця. П)и анализе макс;мумов .;о пост плсЧИ 51 ПЕОЗОГО ЗКСТРСМальног Чтслг Па В- хо,Ях Вссх схс 1 сраВпс 1 пя В")уст"Гз,т П, СЛСОГЗТСЛЬПО ЗЯКООЕТСЯ ЗЛСМСПТИ,).Если посс;ОватсльОст иссл Ослсумспьшсшг 5 снова иапастаст ц;стпгастследующего экстремального з 11 сп 1;, к)- торос мспьшс первого, то сигнал по управляющему входу...
Однородная вычислительная среда
Номер патента: 798801
Опубликовано: 23.01.1981
Авторы: Малюгин, Прангишвили, Ускач
МПК: G06F 7/00
Метки: вычислительная, однородная, среда
...памяти. Вход 4 каждой матрицы памяти соединен с (общим) регистром 5 кода операций. Количество матриц программируемой памяти равно количеству элементов среды.Устройство работает следующим образом. В каждую матрицу заранее, записываются коды функций, которые элемент должен выполнять при реализа-ции всего набора операций. Код, сни" маемый с регистра, поступает в каждую матрицу памяти. Информация, записанная в матрицу памяти и считанная по,ступающим кодом, однозначно определя ет функцию, реализуемую элементом среды.В кажд,ется инфоконкретноодному ко ую матрицу памяти записывармация, предназначенная дляго элемента, поэтому поду, снимаемому с регистра,798801 Формула изобретения ставитель М.ускачхредН. Ковалева ректор Н. Гри горун ктор...