G06F 15/16 — сочетание двух или более вычислительных машин, каждая из которых снабжена по меньшей мере арифметическим устройством, программным устройством и регистром, например для одновременной обработки нескольких программ
Устройство для измерения временных параметров станции
Номер патента: 1429119
Опубликовано: 07.10.1988
Авторы: Васюкевич, Гладышев, Жуляков, Плокс
МПК: G06F 11/00, G06F 15/16
Метки: временных, параметров, станции
...Вовремя приема кадра, до тех пор, пока на первый вход блока 1 счетавремени ожидания поступает сигнал"Носитель" (с выхода декодера 2,фиг.1), запрещается работа этого блока. По окончании приема кадра (в результате прекращения его передачистанцией по сигналу 1 Столкновение")снимается запрет на входе управления счетчика 26 времени задержки, иначинается счет синхроимпульсов определенной частоты следования (например, 10 Мгц), поступающих на вход счетчика 26 с входа 22 устройства внешней синхронизации. Импульс окончания счета появляется на выходе счетчика 26 по истечении времени Тид задержки (Фиг,4), величина которой, как указывалось ранее, является 10 постоянной и может быть предварительно запрограммированной выбором соответствующего...
Устройство для сопряжения электронных вычислительных машин
Номер патента: 1443001
Опубликовано: 07.12.1988
Авторы: Апинян, Богатырев, Иванов, Куконин
МПК: G06F 15/16, G06F 7/00
Метки: вычислительных, машин, сопряжения, электронных
...20 схемы 9 захвата поступает на вход запрета демультиплексора 36, разрешая прохожде ние синхроимпульсов с генератора 8 на входы элементов ИЛИ 8 и 44, Синхроимпульсы с выхода 28 элемента ИЖ 18 поступают на вход 27 чтения блока 1 буферной памяти, а с выхода 25 элемента ИЛИ 44 через усилитель 14 - на вход-выход (магистраль) 23 синхронизации устройства.Синхроимпульсы, поступая на вход 27 чтения блока 1 буферной памяти, инициируют чтение первого слова пакета, определяемого содержимым счетчика 30, на магистраль 19. В первом слове пакета должна содержаться информация об адресуемом устройстве 83 . Адресное слово через усилитель 35 10 устройства 83, поступает на входы 55 дешифраторов 7 адреса остальных устройств 83. Работа дешифраторов...
Управляющая вычислительная система
Номер патента: 1451711
Опубликовано: 15.01.1989
Авторы: Артемьев, Вебер, Волкова, Медведев
МПК: G06F 15/16
Метки: вычислительная, управляющая
...СИА - на вход приемников 14. С выхода приемопередатчиков 20 код адреса поступает навход схемы 15 выбора банка, и на адресный регистр 16, Если три разрядакода адреса АЦ 13-АД 15, подаваемыена схему 15 выбора банка, совпадают сустановленным кодом в этой схеме, наее выходе появляется сигнал УВО10 15 20 25 ЗО 35 40 45 Блок 9 управления доступом аналогичен блоку 6 управления с той лишь разницей, что он имеет логику прерывания, позволяющую процессору 10(устройство выбрано), который поступает на вход регистра 17 адреса. С помощью сигнала СИА, поступающего на вход регистра 17 адреса, сигнал УВО записывается в регистр 17 адреса, а в адресный регистр 16 записывается адрес ячейки памяти ОЗУ 8.Во второй части цикла обращения процессора 2 к ОЗУ...
Устройство управления доступом к системной магистрали в двухпроцессорной системе
Номер патента: 1456966
Опубликовано: 07.02.1989
Авторы: Володин, Карлов, Кравцов
МПК: G06F 13/00, G06F 15/16
Метки: двухпроцессорной, доступом, магистрали, системе, системной
...процессор 1 и35 выставляет сиг н алФлаг" . При получении этого сигнала центральный процессор 1 захватывает магистраль 11 исчитывает данные, подготовленные периферийным процессором 5 в блоке 7 40 оперативной памяти.Центральный процессор 1, обработав. полученные данныезахватывает магист-.раль 11 и записывает в блок 7 оперативной памяти. данные для выдачи уп- ,15 равляющих воздействий.По окончании записи данных центральным процессором 1 периферийныйпроцессор 5 считывает с блока 7 опе-.ративной памяти данные выдачи управ О ляющих воздействий, обрабатывает их й к, адресуя при помощи регистра 9 адреса и дешифратора 10 адреса испол"нительные устройства, выдает по магистрали 11 к исполнительным устрой 5 В ствам неОбходимые команды,5 14...
Устройство для сопряжения эвм
Номер патента: 1460724
Опубликовано: 23.02.1989
Авторы: Богатырев, Иванов, Куконин
МПК: G06F 13/00, G06F 15/16
Метки: сопряжения, эвм
...в "0" второго триггера и первым входом сброса схемы захвата магистрали,з 1460724 ройстве прохождение синхроимпульсов с первого выхода распределителя 15 импульсов на второй выход.Синхроимпульсы с выхода распределителя 15 поступают на входы счетчи 5 ков 5 и 38 и на вход режима чтения блока 1 буферной памяти. По импульсу происходит чтение слова из блока 1 буферной памяти, а по заднему фронту импульса - увеличение на единицу счетчика 5 и уменьшение на единицу счетчика 38.Таким образом, происходит чтение всего пакета из блока 1 буферной памяти. После чтения первого слова пакета на младшем выходе счетчика 5 образуется отрицательный перепад, который обнуляет триггер 7, свидетельствуя в ЭВМ о том, что блок 1 буферной памяти свободен и...
Устройство сопряжения вычислительных машин
Номер патента: 1462340
Опубликовано: 28.02.1989
Авторы: Артемьев, Жиганов, Русаков
МПК: G06F 15/16
Метки: вычислительных, машин, сопряжения
...при этом стробируется размерпередаваемого массива данных. Одновременно вырабатывается сигнал КСИП, поступающий в канал ЭВМ и сигнал ТРБ, поступающий в узел 35предоставления прямого доступа, Приэтом, узел 35 осуществляет выработкусигнала К ТПД, поступающего в каналЭВМ. После того, как прелыдущее активное устройство освободит канал,центральный процессор вырабатываетсигнал К ППЛ, поступающий в узели определяющий выработку активногоуровня на линии ПВ и на линии КПВ,сигнализирующий процессо, у, чтоустройство получило прямой доступ, 1 ОПереход к следующей микрокоманде происходит после снятия сигнала на линии 4 1, сообщающего о завершениипередачи инфоРмации центральным процессором. Выполнение следующей микро команды вызывает снятие сигналов...
Устройство для сопряжения эвм
Номер патента: 1462341
Опубликовано: 28.02.1989
Автор: Беззубов
МПК: G06F 15/16
Метки: сопряжения, эвм
...С выхода элемента И 44 сигнал поступает по цепи 63 на тактовыевходы регистров-счетчиков 7 и 8 дляформирования следующего значения адреса, а также на тактовый вход регистра-счетчика 9 для формированиясигнала окончания передачи массива,который поступает на коммутатор 57по цепи 66. По этому сигналу блок13 формирует последний цикл обмена,в котором в ОЗУ-приемник передаетсяпоследнее принятое информационноеслово. После окончания последнегоцикла на элемент И 23 поступает сигнал из блока 13, а также сигнал свыхода регистра-счетчика 9. С выходаэлемента И 23 этот сигнал черезэлемент ИЛИ 24 воспринимается устройством, как сигнал начальной установки. Триггер 12 устанавливается в исходное состояние, снимается каналь-ный сигнал ПВ, и обе ЭВМ...
Устройство системного контроля для мультипроцессорной системы
Номер патента: 1462342
Опубликовано: 28.02.1989
Авторы: Косов, Николаев, Ягноков
МПК: G06F 13/00, G06F 15/16
Метки: мультипроцессорной, системного, системы
...коду подтверждения на линиях ПЗИШО-ПЗИН 1 открыва ется, пропуская на шину сигналы управления, и цикл переключения задатчика завершается.По окончании импульса "Запрет СУ" запись в регистр 20 запросов возоб- З 0 новляется, новое состояние линий запроса ЗИШО-ЗИШ 7 записывается в регистр 20 запросов, что приводит к изменению состояния выходов блока 35, Если на выходах блока 35 имеется сигнал подтверждения запроса на захват шины, то по окончании цикла обмена процесс переключения задатчика повторяется.40Защита от несанкционированно долгого захвата мультишины осуществляется следующим образом. По окончании сигнала "Запрет СУ" возобновляется запись запросов в регистр 20 запро" 4 б сов. Если переключение задатчика произошло, то активный...
Многоканальное устройство сопряжения вычислительных машин
Номер патента: 1474661
Опубликовано: 23.04.1989
Авторы: Ананский, Куценко, Петров, Яцунов
МПК: G06F 13/00, G06F 15/16
Метки: вычислительных, машин, многоканальное, сопряжения
...окончания сеанса связи через д-й блок 1 сопряжения прохождение запроса в 1-м блоке 1 сопряженияразблокируется и, если приоритетЪ 35 40 45 50 55.1-го блока сопряжения в данный момент выше (или отсутствуют запросыв других блоках 1 сопряжения), то навыходе 16 появляется активный сигналв виде логического нуля. Дальнейшаяработа устройства аналогична описананой.Если в исходном состоянии на дваблока 1 сопряжения одной группы приходят одновременно два запроса, топри этом единица с входа 11 блока 1сопряжения с более высоким приоритетом через элемент И 3 устанавливаеттриггер 6,Аналогично любая из ЭВМ второйгруппы в соответствии с приоритетомможет установить запрос к любой ЭВМпервой группы.Подачей сигнала на вход 21 наиболее приоритетного блока...
Устройство для сопряжения двух вычислительных машин
Номер патента: 1474665
Опубликовано: 23.04.1989
Автор: Лещенко
МПК: G06F 13/00, G06F 15/16
Метки: вычислительных, двух, машин, сопряжения
...прерьвания работы ВМ 1 (линия 100) истробирует,запись информации из ВМ 2в регистр 10. По линиям 127 и 128в ВМ 2 поступают сигналы требованияпрерывания (ТПР) и синхронизации(СИП).Дешифратор 51 выполняет следующиеФункции: запись разрядов регистрасостояния; запись требования прерывания работы ВМ 1, запись информациив регистр 10; чтение принимаемых дан 1474665ных и чтение информации при третьем цикле; чтение разрядов регистра состояния (линия 129);чтение информации при первом цикле чтение информаФ5 ции при втором цикле (линии 130 и 85) .Переключатель 49 адреса служит для установки адреса вектора прерывания по вводу, выводу информации или по наличию исправности информационного тракта коммутатор 4 - ВМ 2 или ВМ 2 - коммутатор 4,...
Устройство для контроля распределения ресурсов в вычислительной системе
Номер патента: 1476468
Опубликовано: 30.04.1989
Авторы: Герасименко, Тимонькин, Ткаченко, Харченко
МПК: G06F 15/16, G06F 15/76
Метки: вычислительной, распределения, ресурсов, системе
...4 управления (если это запуск повторный) - в нулевое.Высоким потенциалом с прямого выхода триггера 2 режима запускается генератор 3 импульсов, а низким потенциалом с инверсного выхода закрывается группа элементов И 5.Первый импульс с выхода генератора 3 импульсов через открытый высоким потенциалом с инверсного выходатриггера 4 управления элемент И 9 по-.5ступает на синхровходы всех регистров 1,1-1,п, разрешая тем самым прием информации о состоянии распределения ресурсов: в третий разряд первого регистра 1.1, в первый разряд 10второго регистра 1.2, во вторые разряды третьего 1,3 и четвертого 1.4регистров запишутся единицы, В остальных разрядах всех регистров будутхраниться нули, 15По заднему фронту первого импульсатриггер 4 управления...
Устройство для обмена информацией
Номер патента: 1481787
Опубликовано: 23.05.1989
Авторы: Гахов, Савченко, Самарский
МПК: G06F 13/14, G06F 15/16
Метки: информацией, обмена
...единичном выходе появляется единичный сигнал, который поступает на первые входы элементов И 29 и 31, а также на первый управляющий вход мультиплексора 22.Информация с входа 12 канала пос,тупает через мультиплексор 22 на первый вход схемы 24 сравнения, На ее второй вход поступает код собственного адреса канала. В зависимости от результата сравнения Формируется единичный сигнал на первом или втором ее выходах. Единичный сигнал на первом выходе схемы 24 сравнения появляется в том случае, если код адреса приемника меньше кода адреса ка" нала, передающего информацию. Единичный сигнал на втором выходе схемы 24 сравнения адресов появляется в,том случае, если код адреса канала пРиемника информации больше кода адреса канала передатчика...
Модуль связи функциональных блоков в мультипроцессорных системах
Номер патента: 1494012
Опубликовано: 15.07.1989
МПК: G06F 13/00, G06F 15/16
Метки: блоков, модуль, мультипроцессорных, связи, системах, функциональных
..."Первенство") осуществляющихстробирование элементов н блоках формирования сигналон состояния, локального управления и приемопередачимодулей связи, расположенных на всехпоследующих функциональных плоскостяхвплоть до принимающей и распространение волны сигналов "Активность",которая устанавливает режимы для соответствующих блоков приемопередачимодулей связи на всех последующихфункциональных плоскостях.После передачи сигналов "Активность с первой передающей функциональной плоскости контроллер 1 снимает управляющий код с магистрали 2и дальнейшее управление передачей иприемом синхронизирующих и информа=.1 ионных сигналов осуществляют блоки локального управления каждого модуля связи,По снятию стробирующего сигналана линии 34 (фиг,6) узла 29...
Устройство управления передачей данных
Номер патента: 1494013
Опубликовано: 15.07.1989
Авторы: Бобков, Луцков, Малюга, Мешков, Сосонкин, Чекин, Юдицкий
МПК: G06F 15/16
...помехоподавляющих кодов, и устройствопереходит в пассивное состояниеРеанимация жезла в сети в случаеего утери производится следующим образом.Пока жезл существует в канале увсех устройств управления передачейданных таймеры отключены, Если жезлпропал, то таймеры у всех устройстввключаются, причем выдержка временивезде различная,Когда истекает наименьшая выдержка времени, устройство реанимируетжезл в сети и тем самым обнуляет другие таймеры.Задержки времени подобраны такимобразом, чтобы в сети не возниклоситуации, когда две или более задержки истекают одновременно.Такой механизм реанимации жезла всети повышает надежность работы системы, так как не требует наличияхосг-машины.Жезл (фиг,2) представляет собой,код, состоящий из двух частей;...
Двухпроцессорная вычислительная система
Номер патента: 1495808
Опубликовано: 23.07.1989
Автор: Макрушин
МПК: G06F 15/16
Метки: вычислительная, двухпроцессорная
...(отсутствие сообгения о выполнении теста) исправный процессорпереходит к программе управлениявнеш 1 ими устройствами неисправногопосле его отключения,с)ормула изобретенияДвухпроцессорная вычислительная система, содержащая первый и второй процессоры, первый блок памяти о т л и ч а ю щ а я с я тем, что, с целью повышения производительности за счет осуществления передач информации просессорами по езанисимым магистралям, она допоснительцо содержит второй блок памяти, с первогс по четвертый элементы И, с первогс) по четвертый элементы Ис 1 И элемент 2 И-ИЛИ, с первого по третий двунаправленные формирователи, первьй и г)торой дешифраторы, регистр, первый51015 20 25 30 35 40 45 50 55 Г(т1)ЙГ)ц ВГ)ы д)1 РЕьм 5 дресный ныхд 1.рва )...
Устройство для сопряжения в резервированной многопроцессорной системе
Номер патента: 1501079
Опубликовано: 15.08.1989
Автор: Головин
МПК: G06F 11/18, G06F 15/16
Метки: многопроцессорной, резервированной, системе, сопряжения
...адреса не произошлои шинные формирователи 4, О и 11открыты, то адрес поступает на входы 10 выходы устройства ОЯ 4, 5, 6 и далеев ЗУ, соответственно связанные с ни- .ми, По этому адресу с этих ЗУ считывается соответствующая команда и кодкоманды поступает на входы-выходы уст 15 ройства ОШ 4-6 и далее на входы-выходы шинных формирователей 4, 10 и 11Внешние устройства (в данномслучае ЗУ) помещают данные на линии ДА(в данном случае код команды) и вы 20 рабатывают сигналы К СИП Н, сигнализирующие о том, что данные (код команды) находятся в соответствующихканалах (входах-выходах устройства4-6).25 При наличии не менее двух кодовкоманды на входах-выходах устройстваОШ 4-6 с выхода элементаМ 34 передается сигнал К СИП Н, который поступает...
Устройство для сопряжения эвм с магистралью
Номер патента: 1508227
Опубликовано: 15.09.1989
Авторы: Богатырев, Гришин, Данилова, Куконин
МПК: G06F 13/36, G06F 15/16
Метки: магистралью, сопряжения, эвм
...21 управления, 1508227 1 Оа на приемной стороне сигналом требования записи является Аронт сигналана входе 65 блока 21 управления. Доступ к ячейкам памяти осуществляетсяпоследовательно и определяется значениями регистра 2 адреса и счетчика 22. Значение счетчика 22 увеличивается на единицу по заднему фронту импульса на выходе 50 выдачи адреса блока 21 управления, По зацнему фронту этого же импульса уменьшается на единицу значение счетчика23 словВ устройстве-источнике после обнуления этого счетчика на выходе переноса образуется импульс переноса, который устанавливает в "1"триггер 30, подавая низкий уровеньна вход 62 блокировки блока 21 управления и останавливая его работу.Как только последнее слово передаваемого массива принято в...
Устройство для контроля распределения ресурсов в вычислительной системе
Номер патента: 1509900
Опубликовано: 23.09.1989
Авторы: Герасименко, Тимонькин, Ткаченко, Харченко, Хотименко
МПК: G06F 15/16, G06F 17/00
Метки: вычислительной, распределения, ресурсов, системе
...возникнуть тупиковая ситуация,когда один процесс владеет каким-торесурсом и пытается захватить другойресурс, который занят другим процессом и который, в свою очередь, запрашивает ресурс, занятый предыдущимпроцессом. В этой ситуации оба процесса взаимно блокируются друг надруге, ресурсы не используются и процессы останавливаются, что приводитк снижению эААективности Аункционирования вычислительной системы.Устройство для контроля распределения ресурсов позволяет проанализировать состояние системы на наличиетупиковой ситуации, Состояние системы однозначно определяется орграфом,наличие цикла в котором свидетельствует о наличии тупика, Орграф можнопредставить в виде квадратной матрицы связностей.Устройство реализует алгоритм сокращения...
Устройство связи для вычислительной системы
Номер патента: 1509922
Опубликовано: 23.09.1989
Авторы: Баринов, Бородавко, Заяц
МПК: G06F 15/16
Метки: вычислительной, связи, системы
...передачу информации от двух различных модулей 7 к одному, т,е. нет5 150 столкновения заявок, то все запросы обслуживаются по сигналу А генератора 51 в одном такте. После этого выполняется сброс приемного регистра 76 сигналом с элемента И 80 блока 78 управления.и он переходит в состояние "Свободно". При этом длительность сигнала А выбирается достаточно малой, чтобы до начала переходных процессов в приемном регистре 76 передать. информацию через элементы коммутирующих матриц в регистр 5. Информация запоминается в регистре 5 и далее через блок 77 передачи заносится в буферный регистр 79 по сигналу с элемента 87 задержки. По сигналам "Свободно" на выходе 97 и "Готовность" от модуля (вход 96) происходит передача информации из буферного...
Устройство для сопряжения управляющей и управляемых вычислительных машин
Номер патента: 1517033
Опубликовано: 23.10.1989
Авторы: Бойчук, Кужелюк, Шендерук
МПК: G06F 13/32, G06F 15/16
Метки: вычислительных, машин, сопряжения, управляемых, управляющей
...триггер 12 узла 10 устанавливается в единичное состояние, разрешая тем самым прохождение сигналов с выхода элемента ИЛИ 9 через эле мент И 16 на инкрементный вход реверсивного счетчика 17. Содержимое этогосчетчика становится равным единице ибудет увеличиваться на единицу при поступлении каждого последующего запроса от других вычислительных машин6. Аналогичным образом формируетсясодержимое всех остальных счетчиков17, причем более раннему поступлению 3 6ной вычислительной машиной 6. С этойцелью в регистр 1 записывается соответствующая команда настройки и повыходу 32 подается разрешающий сигнална группу 22 элементов И, через которые код операции обмена с выходовгруппы 21 элементов ИЛИ записываетсяв регистр 3 управления. В...
Процессор для мультипроцессорной системы
Номер патента: 1517035
Опубликовано: 23.10.1989
Автор: Зайончковский
МПК: G06F 15/16
Метки: мультипроцессорной, процессор, системы
...чтения памятидругим процессором (фиг.3).Микропроцессор выставляет на адресном выходе 27 код адреса внешней5памяти, а на управляющих выходах 29,31, и 32 - соответственно сигналылогического "0", логического "0" илогической "1", что приводит к появлению сигнала логической "1" на выходе 35 (" Запрос шины"), В то жевремя другой процессор производитактивное чтение содержимого ячейкипамяти, обращения к которой требует и пассивный процессор. При появлении сигнала готовности на входе38 устройства в пассивном процессоресрабатьвает формирователь 8 импульсов, который через элемент И 16 устанавливает в "1" триггер пассивногодоступа, поскольку на второй входэлемента И 16 поступает сигнал логической "1" с выхода схемы 9 сравнения, указьвающий что...
Мультипроцессорная вычислительная система
Номер патента: 1522227
Опубликовано: 15.11.1989
Автор: Сенцов
МПК: G06F 15/16
Метки: вычислительная, мультипроцессорная
...элементом " И 26, счетчиком 4, эгементом задержки 9 ибл ком, ухнхадоной памя и 32, Нает ын н,;од счетчика 24 поступаютперез элем.:. т 2 И 26 импульс с выхода элем та 2 И 25, Отличающие этапысмец 1 задатчика н, системе, Двоичныйкт д на выходах счетчика 24 являе. яадресзм яченкз н бпоке днухвходовойпамЯти 3 р н которую данном циклезаписи,. етсп ,н 11 орациа о состонн илип р запрося няеисрапи ВВой 8-ВоЕе 7линий яя осе.ения Посгула. ВРВр55 Р 1 с 7 рнь управления общими ресурсами. 1 оскольку счетчик 24 работает;о ко,.1 ьценому принципу, то в блокепамя -и 32 всегда содержится информация О шестнадцати предыдущих циклах.".л .Мент задержки 29 необходим для уверенной записи информации. Особенностью блока памяти 32 является двухсто-,ронний...
Многопроцессорная система
Номер патента: 1522228
Опубликовано: 15.11.1989
Авторы: Астахов, Райкерус, Смирнов
МПК: G06F 15/16
Метки: многопроцессорная
...действию сигнала "Начальная установка", и цикл бегущий нуль" повторяется, На вторых входах каждого элемента ИЛИ 17 арбитра 3 пины, соединенных с соответствую-, щими выходами сдвигового регистра 16 устанавливается при этом поочередно лог, лОл на время, равное периоду импульсов генератора 14, Таким образом, при совпадении лог, "01,на первом и втором входах одного (-го) иэ элементов ИЛИ 17 на его выходе и, следовательно, на 1-м выходе 5 разрешения зах .та шины устанавливается лог,0, Так как на первом и втором входах элемента И 33 узла 12 управления 1.-гопроцессора устанавливается значениелог. 0, то на его выходе - такжелог, 0, Сигнал лог, О, поступаяс выхода элемента И 33 на управляющийвход управляемого буфера 11 шины, выводит...
Электронная вычислительная машина с прямым доступом в память
Номер патента: 1529240
Опубликовано: 15.12.1989
Авторы: Евтушенко, Кухарь, Потапенко, Соколов
МПК: G06F 15/16
Метки: вычислительная, доступом, память, прямым, электронная
...ПДП при наличии активного сигнала в цепи 6 информация 40с шины 14 передается на шину 12 шинным формирователем 31) .Узел памяти работает следующим образом.Режим записи. В адресной части 45цикла в выбранный б. ок памяти по цепи 17 на входы элементов 52 и 53 подается потенциал высокого уровня, При подаче сигнала низкого уровня по дев пи 19 1,"Вывод" ) на выходе элемента 50 появляется "1", обеспечивающая на вы -ходе элемента 52 активный низкий уровень, подаваемый на вход выборки кристалла ОЗУ 54. При этом сигнал высокого уровня на входе элемента 5355 формирует на входе кода операции ОЗУ сигнал записи, обеспечивающий запись информации с шины 14 по адресу, опре - деляемому шиной 16. Режим чтения реализуется при низком уровне сигнала по цепи...
Устройство связи многопроцессорной вычислительной системы
Номер патента: 1529243
Опубликовано: 15.12.1989
Авторы: Жизневский, Радкевич, Сакович
МПК: G06F 15/16
Метки: вычислительной, многопроцессорной, связи, системы
...коммутации единичный сигнал на вход16, а все осталььи блоки 3 управления данной строки, находящиеся в состоянии Вызываемый , - единичный сигнал на вход 17 своих блоков 2 комму 50гацииВызывающее устройство, получив из арбитра 1 сигнал разрешения связи выставляет на шины адрес вызываемого устройства, сопровождает его идентификатором адреса и операцией, которые через входы-выходы 9 поступают в блок 2 коммутации и через входы 22 навходы элемента И 4, Сигнал идентификации адр ес а з апир ает элементы И 58- 60, открывает элемент И 57, группу элементов И 69, через которую адрес вызываемого устройства, идентификатор адреса и код операции коммутируются через входы-выходы 12 на внутреннюю магистраль 13,Через входы 22 адрес, идентификатор адреса,...
Устройство для обработки данных
Номер патента: 1536396
Опубликовано: 15.01.1990
Авторы: Копыто, Крылов, Фельдман
МПК: G06F 15/16, G06F 17/14
Метки: данных
...входов-выходов второго блока обработки соединена с первой группой информационных входов- выходов первого блока памяти, первая группа информационных входов-выходов 25 первого блока обработки соединена с третьей группой информационных входов второго блока обработки, а четвертая группа информационных выходов второго блока обработки соединена с второй 30 группой информационных входов первого блока памяти, вторая группа информационных входов-выходов второго блока коммутации соединена с пятой группой информационных входов-выходов второ 35 го блока обработки, а шестая группа информационных входов-выходов второго блока обработки соединена с первой группой информационных входов-выходов второго блока памяти, вторая группа 40 информационных...
Процессор полупроводниковой внешней памяти высокопроизводительной вычислительной системы
Номер патента: 1539789
Опубликовано: 30.01.1990
Авторы: Захаров, Иванников, Мисюрев, Митропольский, Усан, Шнитман
МПК: G06F 15/16
Метки: внешней, высокопроизводительной, вычислительной, памяти, полупроводниковой, процессор, системы
...информационным выходом блока управления, вход загрузки команды которого соединен с информационным входом. буферного регистра команд, вход сигнала вывода буферного регистра команд соединен с выходом сигнала совпадения схемы сравнения адресов, первый вход которойсоединен с выходом данных счетчикаадресов команд, входом буферногорегистра адресов команд и являетсявыходом адреса команд блока управления, выход данных буферного регистра адресов команд соединен с вторымвходом схемы сравнения адресов, выход сигнала несовпадения которойсоединен с входами записи буферногорегистра адресов команд, схемы управления локальной памятью и буферного регистра команд, выход данныхкоторого соединен с информационнымвходом регистра команд, вход разрешения...
Процессор для мультипроцессорной системы
Номер патента: 1541626
Опубликовано: 07.02.1990
Авторы: Антонюк, Омельчук, Присяжнюк, Терещенко
МПК: G06F 15/16
Метки: мультипроцессорной, процессор, системы
...в блок 26, который сравнивает считанную информацию с информацией, хранимой в регистре 71.После завершения операций записии чтения со сравнением узел 25 устанавливает сигнал высокого уровняналинии 28, отключая тем самым блок26 от резидентной магистрали, и передает по линии 17 импульс освобождения, Этот импульс разрешает блоку 7продолжить использование резидентной магистрали, В следующем такте35 узел 25 устанавливает сигнал сбросана линии 30, которым снимается блокировка регистров 70 и 71 блока 26и фиксатора 44 узла 27, Если передаваемая информация идентична эталонной,40 то операция контроля информации "прозрачна" для блока 7.При несовпадении передаваемой инФормации блок 26 сравнения устанавливает сигнал немаскируемого преры 45 вания,...
Устройство для сопряжения двух эвм
Номер патента: 1543415
Опубликовано: 15.02.1990
Автор: Беззубов
МПК: G06F 15/16
Метки: двух, сопряжения, эвм
...коммутацииблок 14 производит перекоммутациюформирователей 24 - 27 таким образом,что Формирователи 24 и 27 открыты, аформирователи 25 и 26 .закрыты, ЭВМприемник записывает в регистр 13 информацию о режиме НУ всего устройстваза исключением блока 14 (8 р регистра 13 режима) и переходит к обработкеполученного массива информации.Если к моменту организации режи.ма прерывания программы ЭВМ-приемникзанята решением более приоритетнойзадачи, то она организует одиночноеобращение к устройству сопряжениядля записи в регистры 3 и 4 информации о занятости устройства и продолжает работу по прерванной программе,после окончания которой производитперекоммутацию, запись режима НУ иобработку принятой информации. В случае появления сбоя в режиме...
Устройство диагностики многопроцессорного вычислительного комплекса
Номер патента: 1548792
Опубликовано: 07.03.1990
Авторы: Абаджян, Каграманов, Маркарян
МПК: G06F 11/36, G06F 15/16
Метки: вычислительного, диагностики, комплекса, многопроцессорного
...и передатчиков про"цессоров П; и П по рабочим входамс точным указанием места дефектногоусилителя, если таковой имеется, атакже проверку магистральных шин напредмет отсутствия обрывов, короткихзамыканий и корректность цепей согласующих резисторов с указанием точного места неисправного разъема и номера контакта,Рассмотрим пример взаимной микро- диагностики через входы-выходы 2 для сеанса П; - П;, предполагая, что оба процессора П; и П прошли стадию3внутренней диагностики.В начальный момент в обоих процессорах сбрасываются приемники 6, на входах 19,1-19,6 устанавливаются логические нули, в разрядах (8-23) приемника 6 устанавливается код 000010, где 23-й разряд имитируется четность коммутатора. Далее на входах 19.1 - 19,6...