Устройство для обмена информацией
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(19) 15/16, 13/ 50 ГОСУД ПО ИЗО ПРИ ГННф ч (ДдЦ 7 ОП ИЕ ИЗОБРЕТЕНИУ СВИДЕТЕЛЬСТВУ я,д,АВТОРСКОМ 92768/24-24(56)кл.АУ 11 АРСТВЕННЫЙ КОМИТЕТ ЕТЕНИЯМ И ОЧНРЬЗТИЯМ СССР 8)3514860,публик. 1982;тельство СССР6 Р 13/14, 1984(57) Изобретение вой вычислительн быть использован процессорными эл процессорных сис ретения является дительности вычи за счет обеспече относится к циФрой технике и может для обмена между ментами в мультиемах. Целью изобповьппение произволительной системы ния одновременной1481 787 работы каждого кацапа в режимах приема и передачи, Устройство для обмена информацией содержит первый и второй управляющие регистры 1 и 2 соответственно, обменник 3 информацией, состоящий из каналов с их связями, кроме того, каждый канал содержит. четыре мультиплексора 19-22 Изобретение относится к цифровойвычислительной технике и может бытьиспользовано для обмена между процессорными элементами в мультипроцес 5сорных системах.Цель изобретения - повышение производительности вычислительной системы за счет обеспечения одновременной работы каждого канала в режимах приема и передачи.На фиг.1 и .2 представлена функциональная схема устройства для обмена информациейУстройство для обмена информацией 15содержит первый и второй управляющиерегистры 1 и 2 соответственно, обменник 3 информацией, состоящий изМ каналов, первый . - пятый управляющие входы 4-8 соответственно кана Олов, первый - третий информационныевходы 9-11 соответственно каналов,вход 12 задания режима обмена, вход13 разрешения записи информации,первый - третий информационные выходы 14-16 соответственно каналов,первый и второй выходы 17 и 18 соответственно, кроме того, каждый каналсодержит первый в четверт мультиплексоры 19-22 соответственно, бу Оферный регистр 23, схему 24 сравне-ния адресов, схему 25 формированиясобственного адреса канала, первыйи второй триггеры 26 и 27,управления соответственно, первый в пятэлементы И 28-32 соответственно,пер 35вый и второй коммутаторы 33 и 34 соответственно, блок 35 элементов ИЛИ,первый - третий элементы ИЛИ 36-38.Регистр 1 предназначен для записи и хранения кодов адресов каналовпередатчиков (кодов адресов каналов,которые являются источниками инфор 1 соответственно, буферцый регистр 23, схему 24 сравнения, схему 25 формирования собственного адреса, первый 26 и второй 27 управляющие триггеры, пять элементов И 28-32, первый 33 и второй 34 коммутаторы, блок 35 элементов ИЛИ, три элемен та ИЛИ 36-38 соответственно.2 ил,мации), и кодов адресов каналов приемников (кодов адресов каналов), вкоторые информация должна быть передана,Регистр 2 предназначен для записии хранения кодов адресов каналов приемников (кодов адресов тех каналов,в которые информация должна быть записана) и кодов адресов каналов передатчиков (кодов адресов тех каналов, из которых информация передается).Обменник 3 информацией состоит изМ каналов и предназначен для осуществления связи между процессорными элементами вычислительной системы.Первый управляющий вход 4 1-гоканала предназначен для управлениязаписью информации, поступающей из1-го процессорного элемента в х-йканал.Второй управляющий вход 5 -гоканала предназначен для управлениязаписью информации, поступающей извыбранного канала.Третий управляющий вход б -го канала предназначен для передачи в канал сигналов синхронизации записиинформации,Четвертый управляющий вход 7 1-го канала предназначен для трансляции сигналов управления переводом кана" лов в режим передачи информации от -го канала к (1-1)-му каналу.Пятый управляющий вход 8 .-го канала предназначен для трансляции сигналов управления переводом каналов в режим передачи информации от -го канала к (1+1)-му каналу.Первый информационный вход 9 -го канала предназначен для передачи ин5 14Формации иэ з.-го процессорного элемента.Второй информационный вход 1 О 1-гоканала предназначен для передачи информации иэ (+1)-го канала.Третий информационный вход 11 ь-гоканала предназначен для передачи информации 13 (1-1)-го канала,Четвертый информационный вход 121-го канала предназначен для передачи информации из первого управляющего регистра 1,Пятый информационный вход 13 1-гоканала предназначен для передачи информации иэ второго управляющего регистра 2.Первый информационный выход 14ь-го канала предназначен для передачи информации в 1-й процессорный элемент.Второй информационный выход 15-го канала предназначен для передачи информации в (1+1)-й канал.Третий информационный выход 16ь-го канала предназначен для передачи информации в (1 - 1)-й канал.Первый управляющий выход 17 -гоканала предназначен для передачи сигналов перевода (х+1) - го канала в режим транзита информации в х-й канал,Второй управляющий выход 18 1-гоканала предназначен для передачисигнала перевода (-1)-го канала врежим транзита информации в 1-й канал,Первый мультиплексор 19 1-го канала предназначен для передачи соответствующей информации, поступающей из (1+1)-го и из (-1)-го каналов в регистр 23.Второй мультиплексор 20 1-го канала предназначен для передачи соответствующей информации в (1+1)-й канал.Третий мультиплексор 21 д-го канала предназначен для передачи соответствующей информации в (д)-иканал.Четвертый мультиплексор 22 1-го.канала предназначен для передачи инФормации, поступающей иэ первого ивторого управляющих регистров 1 и 2соответственно в схему 24 сравнения.Буферный регистр 23 д-го каналапредназначен для хранения информации,поступающей в 1-й канал .Схема 24 -го канала сравренияадресов предназначена для сравнениякодов адресов каналов приемников и 81 787 6передатчиков информации, участвующих в сеансе обмена с -м каналом,и формирования сигналов управлениявыбором направлений приема или передачи информации.Схема 25 Формирования собственного адреса 1-го канала предназначенадля формирования кода собственногоадреса 1-го канала.Первый триггер 26 управления -гоканала предназначен для его перево,да в режим передачи информации,Второй триггер 27 управления 1-гоканала предназначен для его перевода в режим приема информации.Элемент И 28 1-го канала предназначен для Формирования сигнала управления транзитом информации иэ20(+1)-го канала в (1-1)-й канал.Элемент И 29 -го канала предназначен для формирования сигналов управления передачей информации иэ регистра 23 в (+1)-й канал и управле 2 б ния транзитом информации из (+1)-гов (1-1)-й канал.Элемент И 30 1-го канала предназначен для формирования сигнала управления транзитом из Ы)-го канала в (1+1)-й канал,Элемент И 31- го канала предназначен для формирования сигналовуправления передачей информации изрегистра 23 в ( - 1)-й канал и управления транзитом информации из (-1)З го в (1+1)-й канал,Элемент И 32 1-го канала предназначен для Формирования сигнала транзита,40Блок 35 элементов ИЛИ 1-го каналапредназначен для формирования сигнала перевода второго триггера 27 висходное состояние после выдачи информации в соответствующие каналы.Элемент ИЛИ 36 -го канала пред 45назначен для формирования сигналаперевода первого триггера 26 в исходное состояние.Элемент ИЛИ 37 предназначен дляпередачи сигналов управления транзитом информации из (1-1)-го в(+1)-й канал.Элемент ИЛИ 38 предназначен дляпередачи сигналов управления транзитом информации из (+1)-го в(1-1)-й канал.При подаче питания (цепи включения питания условно не показаны) наустройства для обмена информацией148178 регистры 1 и 2, триггеры 26 и 27 ка- налов, а также их буферные регистры 23 устанавливаются в нулевое состоя- ние (цепи установки элементов памя 5 ти в. нуль на фиг.1 не показаны).В регистры 1 и 2 записывается из устройства управления информация об активных передатчиках и соответствующих им активных приемниках,участ вующих в сеансе обмена.При записи информации из 1-го процессорного элемента в канал соответствующий код поступает на первый информационный вход 9 з,-го канала 15 и далее на соответствуюшкй информационный вход буферного регистра 23. На разрешающий вход регистра 23 поступает единичный сигнал с первого управляющего входа 4 канала. По зад нему фронту синхроимпульса, поступившего на третий управляющий вход 6 канала, информация записывается в регистр 23.При считывании из канала в соот ветствующий процессорный элемент информация поступает на первый информационный выход 14 с входа регистра 23,Кроме рассмотренных режимов функ ционирования каждый канал может функционировать в режиме собственно транзита, а также в режиме активного передатчика, активного приемника и в режиме последующего транзита.Ни" же приводятся кратко алгоритмы ра 35 боты устройства во всех перечисленных режимах.Режим транзита характеризуется тем, что канал участвует в передаче информации, циркулирующей в обменнике 3, путем прямой ее трансляции с второго информационного входа 10 на третий информационный выход 16 либо с информационного входа 11 на второй информационный выход 15 канала.Для реализации такого режима ра" боты триггеры 26 и 27 канала устанавливаются в нулевое состояние.На выходе элемента И 32 формируется единичный сигнал, поступающий 50 на управляющие входы мультиплексоров 21 и 20 с целью разрешения передачи информации на соответствующий выход канала.Направление передачи информации определяется единичным значением сигналов, поступающих на входы 7 и 8 канала. Единичный сигнал на входе 7 канала свидетельствует о необходимости передачи информации на выход16 канала. Единичный сигнал на входе8 канала свидетельствует о необходимости передачи информации на выход15 канала, В этом случае при наличиена входах 7 и 8 единичных сигналовканал может осуществлять одновременно передачу информации в направлениях Д)-го и (1+1)-го каналов,Режим последующего транзита в ка"нале организуется следующим образом,После записи (или считывания)информации в буферный регистр 23 (избуферного регистра 23) в режиме активного приемника (активного передатчика) происходит установка триггера27(26) в исходное (нулевое) состояние. При этом элемент И 32 каналаформирует сигнал транзита. Работаканала в дальнейшем не отличается отработы канала в режиме транзита информации,Режим активного передатчика,Этот режим характеризуется тем,что при поступлении информации начетвертый информационный вход 12канала значение младшего разряда кода равно единице. Триггер 26 устанавливается в единичное состояние.На схему 24 сравнения кодов адресовпоступает код соответствующего каналаприемника, Сравнение кодов адресовпередатчика и приемника позволяетопределить направление передачи информацииЕсли существует отношение ""между кодом адреса канала приемникаи кодом адреса канала передатчика,то информацияс выхода регистра 23поступает через мультиплексор 21на выход 16 канала.Если же существует отношение " ) "между указанными кодами, то информация с выхода регистра 23 поступаетчерез мультиплексор 20 на второйинформационный выход 15 канала.Независимо от направления выдачиинформации в канале происходит уста"новка триггера 26 в исходное нулевоесостояние. После этого канал переходит в режим работы последующеготранзита. Работа канала повторяется.При работе х-го канала в режимеактивного приемника младший разрядкода, поступающего на пятый информационный вход 13 канала, имеет единичное значение. В результате этоготригг ер 2 7 пер еходит в единичное состояние и единичным сигналом с единичного выхода переводит канал в режим приема информации. При этом информа 5 ция в канал может поступать как на третий информационный вход 11, так и на второй информационный вход 10, Выбор направления приема информации осуществляется схемой 24 сравнения адресов, На его входы поступают коды адреса канала передатчика и собственного адреса. При формировании единичного сигнала на выходе "" информация с входа 11 канала поступает че рез мультиплексор 19 на второй информационный вход регистра 23.В противном случае в регистр 23 записывается информация, поступившая с входа 10 канала. 20При этом выдается сигнал транзита информации на выход 18 в первом случае и на выход 17 во втором случае.После записи информации в регистр 25 23 происходит установка триггера 27 в нулевое состояние, Канал переходит в режим последующего транзита. В зависимости от значений сигналов, поступающих на входы 7 и 8 канала, на 30 его выходах 17 и 18 также формируются единичные сигналы.Работа канала продолжается по ,описанному алгоритму.35Устройство для обмена информацией работает следующим образом.В исходном состоянии все элементыпамяти .находятся в нулевом состоянии.Цепи установки в нуль и цепи питания на фиг.1 условно не показаны.Протокол обмена информацией междуканалами, а также между процессорны"ми элементами и соответствующими ка-.налами задается устройством управления путем записи в регистры 1 и 2соответствующей информации, а такжепутем подачи на входы 4-6 каналовуправляющих сигналов.Рассмотрим последовательно функ"ционирование устройства для обмена ин 50формацией в режимах записи информации из процессорного элемента (впроцессорные элементы), активногопередатчика, активного приемника,транзита информации и в режиме последующего транзита информации,Режим записи информации из процессорного элемента. На вход 4 канала поступает единичный сигнал, который поступает на соответствующий разрешающий вход регистра 23. На первый информационный вход 9 канала поступает код с выхода соответствующего процессорного элемента. По заднему фронту синхроимпульса, поступающего на третий управляющий вход 6 канала, информация записывается в регистр 23.Режим записи информации в процессорный элемент.Данный режим характеризуется отсутствием на входе канала как управляющих, так и информационных сигналов. Код, записанный в регистр 23, выдается непрерывно на первый информационный выход 14 канала.Режим активного передатчика.Этот режим характеризуется тем, что в реГистр 1 поступает код, который содержит информацию об адресах каналов передатчиков и адресах каналов приемников.Признаком активности канала в режиме передачи информации служит единичное значение мпадшего разряда кода, поступающего на четвертый информационный вход 12 канала. В остальных разрядах кода содержится код адреса канала приемника. Единичным сигналом младшего разряда кода с входа 12 триггер 26 переводится в единичное состояние, На его единичном выходе появляется единичный сигнал, который поступает на первые входы элементов И 29 и 31, а также на первый управляющий вход мультиплексора 22.Информация с входа 12 канала пос,тупает через мультиплексор 22 на первый вход схемы 24 сравнения, На ее второй вход поступает код собственного адреса канала. В зависимости от результата сравнения Формируется единичный сигнал на первом или втором ее выходах. Единичный сигнал на первом выходе схемы 24 сравнения появляется в том случае, если код адреса приемника меньше кода адреса ка" нала, передающего информацию. Единичный сигнал на втором выходе схемы 24 сравнения адресов появляется в,том случае, если код адреса канала пРиемника информации больше кода адреса канала передатчика информации. При появлении единичного сигнала на втором выходе схемы 24 он поступает на управляющие входы мультиплексоров40 45 50 55 19 и 21, а также на второй вход коммутатора 34, на третий вход которого поступает единичный сигнал с нулевого выхода триггера 27, и на выходе коммутатора 34 формируется единичный сигнал который поступает на первый управляющий выход 17 канала, По единичному сигналу, поступившему на первый управляющий вход мультиплексора 21, последний осуществляет передачу на выход кода; поступившего на его второй информационный вход с выхода буферного регистра 23. Информация с выхода мультиплексора 21 поступает на первый информационный вход блока 35 элементов ИЛИ и на третий информационный выход 16 каналаНа выходе блока 35 элементов ИЛИ формируется единичный сигнал, который поступает на вход установки в нуль триггера 26 и переводит его в нулевое состояние. В результате этого канал переходит в исходное состояние.В том случае, если единичный сигнал сформирован на первом выходе схемы 24, он поступает на соответствующие управляюпрюе входы мультиплексоров 20 и 19 и на первый и второй входы коммутатора ЗЗ. На третий вход коммутатора 33 поступает единичный сигнал с нулевого выхода триггера 27. На выходе коммутатора 33 формируется единичный сигнал, который поступает на выход 18 канала. Единичный сигнал, поступивший на первый управляющий вход мультиплексора 20, разрешает передачу на выход 15 канала информации информации, поступившей на его второй информационный вход с выхода буферного регистра 23. В том случае, если код адреса канала приемника информации меньше кода адреса канала, передающего информацию, последний канал может осуществлять одновременно и пЕредачу информации в режиме транзита в от (+1)-го по М-й каналы. В этом случае единичный сигнал с единичного выхода триггера 26 поступает на первые входы элементов И 29 и 31 и открывает их. Если единичный сигнал поступает на вход 7 канала, то на выходе элемента И 31 формируется единичный сигнал, который поступает на четвертый управляющий вход мультиплексора 20. В результате этого на выход 15 канала будет передан код с входа 11 канала 10 15 20 25 30 35 одновременно с передачей на выход 16информации, записанной в регистр 23,Если код адреса канала приемникаинформации больше кода адреса кана-ла, передающего информацию,то последний канал может осуществлять одновременно и передачу информации в от(1.-1)-го по Т-й каналы,В этом случае единичный сигнал сединичного входа триггера 26 поступает на первые входы элементов И 29и 31 и открывает их.Если единичный сигнал поступаетна вход 8 канала, то на выходе элемента И 29 формируется единичный сигнал, который поступает на третий управляющий вход мультиплексора 21 ина четвертый управляющий вход мультиплексора 20, В результате этогоодновременно на выходы 16 и 15 канала будет передана соответствующаяинформация.Режим активного приемника канала.В этом случае единичным значениеммладшего разряда кода, поступающего:,.на пятый информационный вход 13 канала, триггер 27 переходит в единичное состояние. Единичный сигнал сединичного выхода триггера 27 поступает на второй управляющий вход муль"типлексора 22 и обеспечивает тем самым передачу на вход схемы 24 кодаадреса соответствующего канала передатчика.Единичный сигнал с выхода триггера 27 поступает на третий управляющий вход мультиплексора 19,обеспечивая тем самым передачу либо по его первому, либо по второму информацион" ному входу,На второй вход схемы 24 поступает. код адреса собственного канала и сравнивается с кодом адреса канала передатчика, Если код адреса канала передатчика больше кода адреса канала, то на втором выходе схемы 24 появляется единичный сигнал, который поступает на управляющий вход мультиплексора 19 и на первый и второй входы коммутатора 34, на третий вход которого поступает единичный сигнал с нулевого выхода триггера 27, На выходе коммутатора 34 формируется. единичный сигнал, который поступает,на первый управляющий выход7 канала, Мультиплексор 19 в соответствиис единичным сигналом на втором уп 13равляющем входе обеспечивает переда-. чу на второй информационный вход регистра 3 кода, поступившего на его 2третий информационный вход с второго информационного входа 10 канала.Если же единичный сигнал сформирован на первом выходе схемы 24 сравнения, то он поступает на первый управляющий вход мультиплексора 19 и на первый и второй входы коммутатора 33, на третий и четвертый входы которого поступает нулевой сигнал с нулевого выхода триггера 27,На выходе коммутатора 33 формируется единичный сигнал, который поступает на второй управляющий выход 18 канала. Мультиплексор 19 в соответствии с значениями управляющих сигналов на его управляющих входах осуществляет передачу кода, поступившего с третьего информационного вхоа 11 канала на второй информационный вход регистра 23, По синхроимпульсу, поступившему с третьего управляющего входа 6 канала на вход синхронизации регистра 23, информация записывается в последний.При этом на выходе элемента ИЛИ 36 формируется единичный сигнал,который устанавливает триггер 27 в исходное (нулевое) состояние. Если на входы 7 и 8 канала единичные сигналы не поступят, то на выходе коммутаторов 33 (или 34) единичный сигнал исчезнет и станет равным нулю. При поступлении указанных сигналов на входы.7 и 8 канала они передаются коммутаторами 34 и 33 на выходы 17 и 18 без изменения, а канал осуществляет транзит информации следующим образом.Если единичный сигнал транзита поступает на вход 7 канала, то на выходе элемента И 28, который открыт по первому входу единичным сигналом с единичного выхода триггера 27; формируется единичный сигнал. Единичный сигнал с выхода элемента И 28 поступает на четвертый управляющий вход мультиплексора 21, разрешая тем самым передачу информации к (х)-му каналу с входа 10 на выход 16. Если же единичный сигнал транзита поступает на вход 8 канала, то на выходе элемента И 30, который открыт по первому входу единичным сигналом с единичного выхода триггера 26, формиру.ется единичный сигнал. Этот сигнал с выхода элемента И 30 поступает начетвертый управляющий вход мультиплексора 20, разрешая тем самым пе 5редачу на выход 15 к (д+1)-му каналус входа 11.Режим последнего транзита.Данный режим характеризуется тем,что канал переходит в режим транзита после приема (записи) информациив буферный регистр 23 (из буферногорегистра 23), Единичным сигналом свыхода элемента ИЛИ 36 (блока 35 элементов ИЛИ) триггер 27 (триггер 26)устанавливается в нулевое состояние.Канал в этом случае переходит врежим транзита информации. Направление передачи информации определяетсяединичными значениями сигналов на2 О входах 7 и 8 канала На входы элемента И 32 поступают единичные сигналыи на его выходе формируется такжеединичный сигнал, который поступаетна вторые управляющие входы мульти 25 плексоров 20 и 21, подготавливая ихтем самым к передаче информации.Если на вход 7 канала поступает единичный сигнал, то он поступает на пятыйуправляющий вход коммутатора 21.Ин 3 О формация, поступившая на вход 10 канала, передается,на выход 16 черезмультиплексор 21. Если единичный сигнал поступает на вход 8 канала, тоон поступает также на пятый управляющий вход мультиплексора 20, На выход15 канала передается код с его входа11. Если же единичные сигналы поступают одновременно на входы 7 и 8 канала, то информация одновременно пе 40 редает на выход 15 с входа 11 и навыход 16 с входа 10,Таким образом, устройство для обмена информацией позволяет обеспечи.вать эффективный обмен информацией всилу возможности одновременной рабо-ты каждого канала в режиме приема ипередачи информации. Формула изобретения50Устройство для обмена информацией,содержащее два управляющих регистраи М каналов, причем первые информационные входы и выходы каналов являются входами и выходами устройства 55для подключения информационных входов и выходов процессорных элементов,второй информационный выход д-го канала ( = 1, М) соединен с вторыминформационным входом (+1)-го канала, нторбй информационный выход М-го канала соединен с вторым информационным входом первого канала, третий информационный выход -го канала5 (1 = М, 2) соединен с третьим информационным входом (х)-го канала,третий информационный выход первого канала соединен с третьим информационным входом М-го канала, вход, записи информации управления устройства соединен с входами записи первого и второго управляющих регистров, вход задания режима обмена устройства соеди нен с информационным входом первого управляющего регистра, выходы соответствующих групп разрядов которого соединены соответственно с четвертыми информационными входами с первого по М-й каналов, вход записи разрешения информации устройства соединен с информационным входом второго управляющего регистра, выходы соответствующих групп разрядов которого сое динены соответственно с пятыми информационными входами с первого по М-й каналов, вход задания направления обмена устройства соединен с первыми управляющими входами всех каналов, ЗО вход разрешения записи устройства соединен с вторыми управляющими входами всех каналов, вход синхронизации устройства соединен с третьими управляющими входами всех каналов, каждый из которых содержит три муль 35 типлексора и буферный регистр информации, причем первый информационный вход канала соединен с первым информационным входом буферного регистра, второй информационный вход канала соединен с первыми информационными входами первого и второго мультиплексоров, третий информационный вход канала соединен с вторым информационным входом первого мультиплексора и45 первым информационным входом третьего мультиплексора, выход первогомультиплексора соединен с вторым информационным входом буферного регистра, выход которого соединен с первым информационным выходом канала и с вто. рыми информационными входами второго и третьего мультиплексоров, выходы которых соединены соответственно с вторым и третьим информационными выходами канала, первый, второй и третий входы управления канала соединены соответственно с первым и вторым управляюшими входами буферного регистра и входом его синхронизации, о тл и ч а ю щ е е с я тем, что, сцелью повышения производительностивычислительной системы за счет обеспечения одновременной работы каждогоканала в режимах приема и передачи,в каждый канал дополнительно введены четвертый мультиплексор, блок элементов ИЛИ, схема сравнения адресов,блок формирования собственного адреса канала, первый и второй триггеры управления, первый и второйкоммутаторы, пять элементов И и триэлемента ИЛИ, причем в каждом канале четвертый и пятый информационные входы канала соединены соответственно с первым и вторым информационными входами четвертого мультиплексора, выход которого соединен спервым входом схемы сравнения адресов, выход блока формирования собственного адреса канала соединен с,вторым входом схемы сравнения адресов, первый выход которой соединенс первыми управляющими входами первого и второго мультиплексоров ипервым и вторым входами первого коммутатора, второй выход схемы сравнения адресов соединен с первым и вторым управляющими входами первого итретьего мультиплексоров, первым ивторым входами второго коммутатора,младшие разряды четвертого и пятоговходов канала соединены с входамиустановки первого и второго триггеров управления соответственно, единичный выход первого триггера управления соединен с первым управляющимвходом четвертого мультиплексора ипервыми входами первого и .второгоэлементов И, единичный выход второготриггера управления соединен с первыми входами третьего и четвертогоэлементов И, вторым управляющим входом четвертого мультиплексора итретьим управляющим входом первогомультиплексора, выход которого соединен с входами первого элемента ИЛИ,четвертый управляющий вход канала соединен с вторыми входами второго ичетвертого элементов И, пятый управляющий вход канала соединен с вторыми входами первого и третьего элементов И, выход первого элемента И сое.динен с первым входом второго элемента ИЛИ и вторым управляющим входом второго мультиплексора, выход17 1481 787 8Фиагтавитель А. И Сос вановТехред Г 1.Ходанич. Ко Редак В. Дан рН Заказ 2692 51 Т ВНИИПИ Государственног 113035аж 669комитета иИосква, ЖПодписноеизобретениям и открытиям и Раушская наб., д. 4/5 КНТ СС изводствеино-издательский комбинат "Патент", г.ужгород, ул. Гагарина второго элемента И соединен с первым нхадом третьего элемента ИЛИ ивторым упранляющим входом третьегомультиплексора, вход третьего элемента И соединен с вторым входамтретьего элемента ИЛИ, выход которого соединен с третьим упранляюшимвходом второго мультиплексора, выходчетвертого элемента И соединен с нторым входом второго элемента ИЛИ, выход которого соединен с третьем упранляющим входам третьего мультиплексора, выходы второго и третьего мультиплексоров соединены с первым ивторым нхадами блока элементов ИЛИсоответственно, выход которого соединен с входом сброса первого триггера упранления, прямой выход первоготриггера управления соединен с первым входом пятого элемента И, вых.дкоторого соединен с четвертыми управляющими входами второго и третьего мультиплексоров, выход первогоэлемента ИЛИ соединен с входом сбросавторого триггера управления, прямойвыход которого соединен с вторым входом пятого элемента И, с третьими и четвертыми входами первого и второго коммутаторов, четвертый управляющий 5вход канала соединен с пятым управляющим входом третьего мультиплексора, с пятым и шестым входами второго коммутатора, выход которого соединен с первым управляющим выходом канала, пятый управляющий вход канала соединен с пятым упранляющим ныходом второго мультиплексора и с пятым и шестым входами первого коммутаторавыход которого соединен с вторым уп равляющим выходом канала, первый управляющий выход -га канала (д =1,И) соединен с четвертым управляю-.щим входом (+1)-го канала, первый управляющий выход И-го. канала соеди нен с четвертым управляющим входомпервого канала, второй управляющий выход 1-го канала ( = И,2) соединен с пятым управляющим входом (-1)-го канала, второй управляющий выход пер наго канала соединен с пятым управляющим входомвканала.
СмотретьЗаявка
4292768, 03.08.1987
СТАВРОПОЛЬСКОЕ ВЫСШЕЕ ВОЕННОЕ ИНЖЕНЕРНОЕ УЧИЛИЩЕ СВЯЗИ ИМ. 60-ЛЕТИЯ ВЕЛИКОГО ОКТЯБРЯ
ГАХОВ РОМАН ПАВЕЛАСОВИЧ, САМАРСКИЙ ВИКТОР БОРИСОВИЧ, САВЧЕНКО СЕРГЕЙ ВАЛЕНТИНОВИЧ
МПК / Метки
МПК: G06F 13/14, G06F 15/16
Метки: информацией, обмена
Опубликовано: 23.05.1989
Код ссылки
<a href="https://patents.su/9-1481787-ustrojjstvo-dlya-obmena-informaciejj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для обмена информацией</a>
Предыдущий патент: Локальная вычислительная сеть
Следующий патент: Матричное устройство формирования векторов пути соединения
Случайный патент: Культиватор-плоскорез