G06F 15/16 — сочетание двух или более вычислительных машин, каждая из которых снабжена по меньшей мере арифметическим устройством, программным устройством и регистром, например для одновременной обработки нескольких программ
Трехкаскадная коммутирующая система
Номер патента: 1622886
Опубликовано: 23.01.1991
Авторы: Авдеев, Евтеев, Жила, Лукашкова
МПК: G06F 15/16
Метки: коммутирующая, трехкаскадная
...настройИдентификаторы х, поразрядно посту- ки блока 5 коммутации. В этом узле пая нэ сумматор 39 по модулю два, при идентификатор р разветвляется на два напервом неравенстве разрядов этих кодов 15 правления. Этот идентификатор проходит с сбросят триггер 35, В установленном состо- линии 13 связи через элемент И 131, открыянии останутся только триггеры 35 тех ячеек тый сигналом 137, на соответствующий вы коммутации, на входы 42 и 43 которых ход 139 и через вход 43 на сумматор 39 по поступят одинаковые коды идентификато- модулюдва. Крометого,тотжеидентификаров х. После прохождения всех разрядов 20 тор проходит через элемент И 130 того же идентификаторов х на сумматор 39 по моду- узла 72 горизонтальной настройки на соотлю два...
Устройство связи для вычислительной системы
Номер патента: 1624469
Опубликовано: 30.01.1991
Авторы: Заблоцкий, Самусев, Яскульдович
МПК: G06F 13/14, G06F 15/16
Метки: вычислительной, связи, системы
...выходе и входах 18 - лог. "1",В тех случаях, когда модули-процессоры выполняют программные блоки, которыми они были загружены, они запрашивают новые программные блоки, которые хранятся в блоках (модулях) памяти или во внешней памяти, путем передачи соответствующих сообщений в кольцо, Когда модули 4 памчти готовы для передачи программных 0 локов (представляемые в виде массива сообщений) они в любом такте выставляют на входах 37, 38 код 11, Возможны также случаи, когда в результате обработки в процессорах программных модулей формируются массивы данных, подлежащих дальнейшей обработке вдругих процессорах. В этом случае массив данных формируется е виде массива сообщений в модуль-процессор передатчик устанавливается в любом такте на входах...
Резервированная вычислительная система
Номер патента: 1624470
Опубликовано: 30.01.1991
Автор: Грецкий
МПК: G06F 11/20, G06F 15/16
Метки: вычислительная, резервированная
...триггера 8 и счетчика 9, если не было отказа и сбоя - запись по задержанному с помошью элемента 14 сигналу "Конец вывода кода" в регистр 13 для выбора новой триады блоков 3 в случае конфигурации и если в запас еще есть блоки 3, Если в запасе блоков 3 нет, реконфигурация не производится.Если был сбой или отказ с реконфигурацией, то блок 12 выдает сигнал "Сброс" по линии сбой. Сигнал "Отказ" фиксируется в соответствующем триггере 1 н и отказавший блок может начать работу лишь после команды с пульта и при очередной реконфигурации. Через блок 7 ошибочная информация пройдет на выход системы при ошибке в двух блоках 3 одновременно в одних и тех же оазрядах, Во время вывода фиксируется последняя из обнаруженных ошибок и соответствующий...
Устройство управления взаимным доступом процессора многопроцессорной системы
Номер патента: 1631548
Опубликовано: 28.02.1991
Автор: Зайончковский
МПК: G06F 15/16
Метки: взаимным, доступом, многопроцессорной, процессора, системы
...кодами инициализации выделенного обобщест 5 вленного устройства ввода-вывода - равноправного приемника информации в обменах взаимного доступа.Таким образом, каждая одноразрядная ячейка блока 13 памяти характеристик в системе имеет совокупность адресов - один для собственного локального процессора и ггуппу для остальных, а информационное слово линий вторых входов-выходов 63 данных в сеансе взаимного доступа в зазисимости от операции представляет собой код переменной, код номера запрашиваемой переменной ветви либо несущественную комбинацию. 20Фронт спада потенциала на входе- ,выходе 55 инициирует формирователь 17 импульсов, и с задержкой ь, равной времени установления устойчивых состояний в цепочке элементов ад ресных цепей, на его...
Устройство обработки информации
Номер патента: 1631549
Опубликовано: 28.02.1991
Авторы: Потапенко, Семенов, Сидоров
МПК: G06F 15/16
Метки: информации
...(первый вход 23квитирования и 402) и ответной квитанции (прямой выход 4 триггера 1), подготавливая триггер 1 для нового цикла обмена данными между процессбрами 401 и 40. Таким образом цикл асинхронного обмена информацией межпу процессорами 40 и 40 с применением режима взаимного квитирования завершается,Устройство в составе МПС дистрибутивной и ассоциативной структур работает следующим образом.Работа всей МПС начинается с поступления сигнала сброса (например, от кнопки) на входе 20 установки в ноль на входы установки триггеров 1 и 14 и процессора 7 (фиг.1) всех процессоров из состава МПС на фиг.7. Когда сигнал установки в ноль нахо" дится в состоянии "1", все процессо- . ры начинают функционировать в соответствии с программным...
Вычислительная система
Номер патента: 1633417
Опубликовано: 07.03.1991
Авторы: Скопачев, Слепов, Черкасов, Юрков
МПК: G06F 15/16
Метки: вычислительная
...(уровнем чтения) сигз,га зари ь.чтение, второй рдз - с низким уровнем этого сигнала (уровнем записи). Информация из ОЗУ 11 записывзезся и хранится до конца обмена в регистре 28 числа и с него выдается на блок 14 Затем она с выхода сумматора 3 через мультиплексор 29 переписьпается в ОЗУ 1. В зависимости от разряда адреса блока 6 постоянной памяти имеется возможность модифицировать инфорлдцию слелукшим образом.Б случае, когда информация не модифицируется, на информационные входы второй группы сумматора 3 выдается нъггевая информация, а на первые входы этементов И 30полная единичдя информдция Нд выходе сумматора 3 будет ггрисутствовать код регистра 28 цисца. Молификдцгп иВ случае арифметичес кой мс.1 ифцкзции нз первые входы элеметов И 30...
Устройство управления доступом к памяти для обмена массивами данных в многопроцессорной системе
Номер патента: 1633418
Опубликовано: 07.03.1991
Авторы: Белицкий, Зайончковский, Панина
МПК: G06F 13/14, G06F 15/16
Метки: данных, доступом, массивами, многопроцессорной, обмена, памяти, системе
...доступа между блоками внешней 38 и внутренней 37 памяти.В многопроцессорных конфигурациях кажльгй активный функционально олноролный элг мент-процессор, способный по собственной инициативе и асинхронно в системе выполнить поиск работы, реорганизацикг управляющих таблиц, управляющей информации и обмен данными с обшедоступнычи започинающичи устройствами - включает указанные функциональные узлы 1, 2, 7, 9, 1 20 и 37 с конечными элементами 4 - 6, 8 и 9 и способен при обменах задать состояние управляющих входов 2527.В многопроцессорной системе, состоягцей из х процессоров, таких устройсгв содержится М и при необходимости возмож. но совмещение двух и более обменов лля отдельных устройств, что знацительно уменьшает интенсивность обращения к...
Коммутационное устройство
Номер патента: 1635190
Опубликовано: 15.03.1991
Авторы: Гулида, Понеделко, Филиппенко
МПК: G06F 15/16
Метки: коммутационное
...1 выбора1появляются единичные потенциалы, коОторые поступают на соответствующиевходы 17 поиска каждого блока 3, Предположим, что оба единичных потенциала поступили на 1-ю ячейку 34 первойгруппы каждого блока 3. На выходах обоих элементов И-НГ 35 и 36 Г-й ячейки 34 первой группы 3 -го блока 3 стремятся установиться единичные потенциалы, запрешая друг другу прием сигнала поиска. В результате гоноч-. ной" борьбы один из этих элементов, обладающий меньшей инерционностью, подавив активность другого, подключается к приоритетному направлению, "Гоночная" борьба может развиваться в любой ступени 1-го блока ЗВ любом случае ячейка 36, в которой происходит "гоночная" борьба, выдаетна выход 13 поиска единичный потенциал, который, распространяясь...
Устройство обмена данными
Номер патента: 1636847
Опубликовано: 23.03.1991
Автор: Ваврук
МПК: G06F 15/16
...15 адреса операнда дляпроцессора 13, на выходе узла 4 появляется сигнал единичного уровня, который через открытый элемент И 9 поступает на вход выборки регистра 10,на второй информационный вход которого поступают данные о номере операнда в программе вычисления процессора13, После этого по сигналу на входестробирования регистров 10, поступающему по шине 16 управления, данные иэшины.14 и признаки, поступающие из узла 5, записываются в соответствущцийрегистр 10 (в данном случае 10). Одновременно эа стробом записи данныхна шине 16 Формируется стробпоступающий через открытый по первому входуэлемент И 6 на счетный вход счетчика7, увеличивая его содержание на 1,т.е. в дешифраторе 8 формируется сигнал на втором выходе, разрешакщийпрохождение...
Устройство управления передачей информации в многопроцессорной системе
Номер патента: 1640705
Опубликовано: 07.04.1991
МПК: G06F 13/376, G06F 15/16
Метки: информации, многопроцессорной, передачей, системе
...мультиплексора 20 и выходов регистра 24, а в конечном счетеи число элементов И, включая второй,третий элементы 15 и 16, а также элементы И 25, выбирается на этапе реализации конкретной системы, исходя1из устанавливаемого в ней количествапопыток предоставляемых каждому источнику в подобном режиме, для кача 1 б 40705ла передачи в данном интервале, оказавшемся свободным и используемым для свободной передачи. Чем больше будет количество попыток, тем ниже вероятность столкновений сообщений, С учетом выбранного числа попыток определяется и длина интервала передачи, а значит и емкость, т.е, коэффициент счета первого счетчика 9 и длина дешифратора 10 и емкость делителя 7.Длина интервала передачи выбирается при реализации конкретной системы по...
Устройство для подключения сетевых станций
Номер патента: 1640707
Опубликовано: 07.04.1991
МПК: G06F 15/16
Метки: подключения, сетевых, станций
...а кольцо подсети разрывается и информация передается из основного кольца через преобразователь 1, мультиплексор 9 и преобразователь 1 О. Образована конфигурация петли. Адаптеры подсети могут анализировать состояние канала основного кольца, принимать и обрабатывать передаваемую по нему информацию.В период между передачей кадров в основном кольце, когда исключена опасность сбоя, блок обработки вырабатывает УК=11, Эта комбинация пере 164070740 Блок обработки выполняет, в частности, операции по управлепно ретатам анализа диагностической информации. Блок обработки устанавливает.при этом в "0" сигнал "Готов" и УК=00. Состояние ф 00 ф линий 11 и 12передается следующим адаптером черезэлементы 14, 16, 19 и элементы 15,17 на элемент ИЛИ...
Коммутационное устройство
Номер патента: 1645963
Опубликовано: 30.04.1991
МПК: G06F 15/16
Метки: коммутационное
...1 и далее через вторые адресные входы блоков 3 коммутации - на вторые адресные входы коммутаторов 2. Кроме того, указанные адресные коды через мультиплексор 13 поступают на адресные входы блоков 5 памяти, на адресные входы первой группы которых с входа 18устройства подается адрес, соответст вующий настраиваемому фрагменту программы коммутации,Блоки 5 памяти приведены в режим чтения логическим сигналом низкого уровня, сформированным элементом ИЛИ 10. По каждому из адресных кодов, сформированных блоком 15 управления, из блоков "ь памяти выбирается информация об адресе входа коммутатора и признак достоверности выбран ной информации, причем на первых выходах блоков 5 памяти формируется признак достоверности выбранной информации, на...
Контроллер станции локальной сети
Номер патента: 1647590
Опубликовано: 07.05.1991
Авторы: Гавшин, Савчин, Щербатюк
МПК: G06F 15/16
Метки: контроллер, локальной, сети, станции
...схема18 выделения промежутка выдает сигнал"Промежуток", прекращается выдача импульсов синхрочастоты приема ГпА, декодером 12 линейного кода, Сигналом"Промежуток" обнуляется счетчик 13бит приема, а также сбрасываютсятриггер 40 анализа адреса и триггер43 приема н схеме 17 анализа адреса.Передний фронт сигнала Промежуток"соответствует моменту окончания приема пакета (когда весь пакет принятв блок 8 памяти станции, а на выходедекодера 15.проверочного кода установился результат анализа пакета накорректность). Этим фронтом осуществляется прерывание процессора 6,по которому процессор 6 анализируеткорректность принятого пакета (посостоянии выхода декодера 15 проверочного кода и его назначение (предназначенный абоненту данной станции...
Система коммутации
Номер патента: 1647596
Опубликовано: 07.05.1991
Авторы: Бобков, Коновалов, Кудряшов, Петров, Полковников
МПК: G06F 15/16
Метки: коммутации
...на своем выходе сигналлогической ".1", подготавливая триггер18 к установке в состояние "1 ф, Поистечении времени задержки в элементе 22 импульс опроса поступает натриггер 18 и устанавливает его в состояние "1", Сигнал с прямого выходатриггера открывает группу 21 элементов И, через которую код заявленногомаршрута поступает на шину 9 управления, Возбуждение линий шины 9 управления приводит к срабатыванию коммутаторов 1, инцедентных возбужденнымилиниями, и в результате к установлению соединения между абонентами 2 -инициатором и получателем.В случае, если заявленный маршрутпересекается хотя бы с одним из указанных маршрутов, схема 17 анализазанятости маршрута формирует на выходе сигнал логического "01, предотвращая установку триггера...
Многопроцессорная система
Номер патента: 1647597
Опубликовано: 07.05.1991
Авторы: Белицкий, Зайончковский, Панина
МПК: G06F 15/16
Метки: многопроцессорная
...выше, т.е, сопровождается Аормированием на выходе запроса данного блока процессора 1 сигнала требования внешней магистрали и в случае получения от арбитра 5 разрешающего сигнала через коммутаторы 16-20 внутренняя магистраль подключается квнешней.Схемой 33 сравнения осуществляетсясравнение адресных кодов, находящихсяна адресном выходе микропроцессора и на адресном. входе-выходе устройства7, а также сравниваются состояниявыхода "Обращение к памяти" микропро 1647597цессора и входа-выхода устройства 9.При совпадении указанных кодов,которое всегда возникает для активного (захватившего системную магистраль),процессора, на выходе схемы 33 сравнения появляется активный уровеньлог. "1", разрешающий при наличии сигнала готовности на входе-выходе...
Вычислительная система
Номер патента: 1654832
Опубликовано: 07.06.1991
МПК: G06F 15/16
Метки: вычислительная
...обмена (РО) который разрешает прохождение сигнала межмашинного запроса магистрали (МЗМ) через арбитр 3,3 магистрали. На выходе этого арбитра возникает сигнал системного запроса магистрали (СЗМ), который, в свою очередь, запрашивает внутреннюю магистраль третьего блока обработки, который разрешает захват магистрали, выдавая сигнал РЗМ. По окончании этого сигнала процессор третьего блока обраоотки останавливается. Третий арбитр вырабатывает сигнал подтверждения захвата (СПЗ), который удерживает процессор третьего блока обработки в режиме Останов", и сигнал подключения к магистрали (ПМ), с помощью которого внутренняя магистраль третьего блока обработки подключается к системной магистрали 2. Для подключения первого блока обработки к...
Ячейка коммутационной системы
Номер патента: 1654833
Опубликовано: 07.06.1991
Авторы: Гулида, Понеделко, Филиппенко
МПК: G06F 15/16, G06F 7/00
Метки: коммутационной, системы, ячейка
...(на который поступил единичныйпотенциал) 1-го первого блока 2 (1 с =- 1,Й) единичный потенциал поступаетна й-й вход 1-го элемента И-НЕ 30, 25на выходе которого удерживается единичный потенциал, и на 1-й вход первого элемента ИЛИ 26, на выходе которого устанавливается единичный потенциал. С выхода первого элемента ЗОИЛИ 26 1-го первого блока 2 единичный потенциал поступает на выход 12поиска данного блока 2 и далее на1-й выход 6 поиска ячейки, В результате прохождения сигнала поиска через1;-й вход 3 ячейки на всех выходах 6данной ячейки устанавливаются единичные потенциалы, которые поступают ксмежным ячейкам коммутационной системы .По окончании процесса прохождения сигнала поиска в коммутационнойсистеме образуется дерево...
Матричный мультиплексор-демультиплексор
Номер патента: 1656559
Опубликовано: 15.06.1991
Авторы: Осетров, Садовникова
МПК: G06F 15/16, G06F 15/347
Метки: матричный, мультиплексор-демультиплексор
...и является вторым входом-выходом "Информация принята один" мультиплексора-демультиплексора, третий вход-выход "Информация выдана два" которого соединен с третьим входом-выходом блока асинхронной передачи и с пятым входом блока управления дополнительного сдвигового регистра, шестой вход которого соединен с четвертым входом-выходом блока асинхронной передачи и является четвертым входом-выходом "Информация принята два" мультиплексора-демультиплексорэ. группа входов "Дешифрация закончена" которого соединена с группой входов индикатора дешифрации, выход которого соединен с первыми входами первого и второго элементов И, второй вход которого соединен с седьмыми входами блока управления сдвиговым регистром и блока. управления дополнительным...
Ячейка коммутационной системы
Номер патента: 1661782
Опубликовано: 07.07.1991
Авторы: Гулида, Денисенко, Филиппенко
МПК: G06F 15/16, G06F 7/00
Метки: коммутационной, системы, ячейка
...одновибратора 30 и связанном с ним выходе 16 отмены связи 1-го блока 1 формируется импульс положительной полярности, который выводится через 1-й выход 6 указанной ячейки на смежную ячейку, Сигнал отмены связи выводится через выход 6 рассматриваемой ячейки только при поступлении сигналов отмены связи на все входы 11 ячейки,Пусть сигнал поиска и код имени. распространяющиеся через рассматриваемую ячейку от второго источника, достигают не занятых приемников и каждый из приемни ков выставляет или сигнал отмены связи. или сигнал фиксации в виде единичного потенциала. Пусть на рассматриваемую ячейку через 1-й и 2-й входы 12 одновременно поступают сигналы фиксации. С входа 22 1-го блока 2 на второй вход элемента И 50 1-го узла 41 блока 2,...
Микропроцессорная система с встроенным контролем
Номер патента: 1417651
Опубликовано: 15.07.1991
Автор: Сенцов
МПК: G06F 11/30, G06F 15/16
Метки: встроенным, контролем, микропроцессорная
...триггера50 поступает на К-вход триггера 49,создавая на его информационных входамлогическую комбинацию " 10", при которой триггер 49, с приходом следующихсигналов с линии синхроииэации шины31, останется в состоянии логической "1", а также на вход элемента И 56, блокируя поступление синхроимпульсов на триггеры 47 и 48. По завершении операции на вход 30 устройства поступает сигнал завершения операций от абонента, который через элемент И 54поступает. на вход готовности формирователя управляющих сигналов 3, где 10формируется сигнал готовности на входмикропроцессора 1. Прохождение сигнала завершения чере элемент И 55 блокировано уровнем логической "1" с триггера 48. 15Микропроцессор 1 завершает опера-цию обращения к ресурсам внешней...
Вычислительная система
Номер патента: 1667093
Опубликовано: 30.07.1991
Авторы: Андреев, Кузнецов, Пантюхин, Филатов
МПК: G06F 15/16
Метки: вычислительная
...такте То, поскольку суммарная продолжительность решения поступивших заявок больше такта То. В этом случае блоком 3 осуществляется перекоммутация части заявок с процессора 1 на процессор 2,Формула изоореения 1, Вычислительная система, содержащая основной и дополнительный процессоры, информационные выходы которых являются выходами результатов решения задач системы, о т л и ч а ю щ а я с я тем, что, с целью расширения функциональных возможностей за счет адаптивного перераспределения загрузки процессоров, в нее введены блок контроля загрузки и блок переключения заявок, причем входы с первого по т-й (а - число источников заявок) блока контроля загрузки соединены соответственно с входами с первого по п-й блока переключения заявок и являются...
Система коммутации вычислительных устройств
Номер патента: 1667094
Опубликовано: 30.07.1991
Автор: Куклин
МПК: G06F 15/16, H04L 12/02
Метки: вычислительных, коммутации, устройств
...информации через мультиплексоры 3 и 4 на входы данных блоков 5 и 6, в результате чего группы выходов и входов обмена и-го модуля 1 подключаются 30 соответственно к группе входов обмена игруппе выходов обмена первого модуля 1, образуя готовую к обмену дуплексную линию связи.В случае, если, например, управляющий 35 модуль 1 устанавливает маршрут обменамежду двумя другими абонентами, например, между 1-м и и-м абонентами, то возникает необходимость выдачи в данные абоненты команд на проведение обмена, 40 Система коммутации обеспечивает возмож-.ность задания обмена различными способами, например, через первый модуль 2 последовательно устанавливаются маршруты обмена и транслируются команды на об мен: первый модуль 1 1-й модуль 1,...
Процессор для обработки семантических сетей
Номер патента: 1672462
Опубликовано: 23.08.1991
МПК: G06F 15/16
Метки: процессор, семантических, сетей
...правила 1 производится пе рестройка структуры сети путем изменения связей между элементами и вводавершинных элементов пирамид, соответствующих пересечениям множеств,а в процессе выполнения правила 2сеть достраивается путем объединенияв пирамиду объекта возбужденныхэлементов. Функционирование процессоров в составе мультипроцессорной однородной вычислительной системы при построении ПС н соответствии с приведенными правилами происходит следующим образом, Причем считается, что каждый процессор представляет собой один элемент сети (рецепторный или ассоциативный) со всеми его связями,1672462 Применение правила 2 Ввод описаний последующих объектов Применение правила 1 Вызвать через сдвиговыйрегистр ввода/выводасвободный процессор...
Адаптивная система обработки данных
Номер патента: 1672463
Опубликовано: 23.08.1991
МПК: G06F 15/16
Метки: адаптивная, данных
...прохождение сигнала с выходаразрешения блока 3 обработки черезэлемент И 14 группы на синхровходыприемопередатчиков узлов 6 и / и считывание информации с входов/выходов 30адреса 21 и данных 22 системы в блок3 обработки, а также разрешено прохождение сигнала с выхода селектора5 каналов через элемент И-ПЕ группына вход/выход 24 неисправности,благодаря чему значение сигнала на этойшине меняется с = "1" на "0",По импульсу, проходящему по входу/выходу 24 неисправности системы,запускается генератор 12 одиночногоимпульса (длительность импульса, выдаваемого генератором, равна длительности импульса, выдаваемого блоком 1памяти с его выхода разрешения), Устанавливается в 1 триггер 1. Наличие сигнала, равного "1 ", на прямомвыходе этого...
Двухпроводная система управления телевизионным приемником
Номер патента: 1674144
Опубликовано: 30.08.1991
Авторы: Басий, Кузина, Сташкив
МПК: G06F 13/38, G06F 15/16, H04N 5/44 ...
Метки: двухпроводная, приемником, телевизионным
...также блоком 5 ввода-вывода. Таким образом, имеется возможность передавать информацию из уст ройства 1 в устройство 2 и из него к конкретным приемникам, и наоборот, по адресу, выдаваемому блоком 4, устройством 2 выбирается источник информации и эта информация выдается на первый провод ли нии связи, откуда она вводится в блок 4.Как следует, выбор конкретного приемника или источника информации осуществляется по адресной части команды, выдаваемой устройством 1. Одна из команд 35 предназначена для обработки ее в устройстве 3 временной привязки, Обозначим адрес, передаваемый в этой команде, А 1. Допустим, что устройство 1 выдает команду с таким адресом (фиг. 5 А, Б), Через линию 40 связи она поступает на вход блока 9 ввода в устройстве 3...
Устройство для централизованного управления вычислительной системой
Номер патента: 1674146
Опубликовано: 30.08.1991
Авторы: Бабенко, Карпов, Катаев, Макаревич, Омаров
МПК: G06F 15/16
Метки: вычислительной, системой, централизованного
...загрузка процессоров 2 и формирователя 3 циклов. Загрузка формирователя 3 циклов осуществляется следующим образом; по первой группе разрядов шины 9 на регистре 68 устанавливается первый адрес блока 69 памяти, по второй группе разрядов шины 9 посылается управляющий код, Управляющий код (фиг, 5) состоит из четырех полей: поле "а" предназначено для хранения двоичных кодов номеров групп процессоров 2 и содержитразрядов (где= о 9 г и); поле "б." содержит один разряд и предназначено для запуска процессоров 2 по номеру групп процессоров 2; поле "в" содержит один разряд и предназначено для останова формирователя 3 циклов по окончанию формирования цикла решения задачи; поле "г" предназначено для хранения двоичных кодов циклов работы...
Устройство обработки данных для многопроцессорной системы
Номер патента: 1683039
Опубликовано: 07.10.1991
Авторы: Васильев, Гончаренко, Жабин, Макаров, Савченко, Ткаченко
МПК: G06F 15/16
Метки: данных, многопроцессорной, системы
...обмен данными. Для этого активный процессорный блок посылает команды включения пассивного процессорного блока (первая команда - процессор 4, устанавливает логическую "1" во 2-й разряд своего регистра 9 команд, что вызывает подключение локальной шины 13. к системной шине, вторая команда - установка логической "1" в 3-м разряде регистра 9.) команд, подчиненного процессорного блока).Затем выполняется обмен данными между активным 1. и пассивным 1.) процессорными блоками. Пересылка одного слова производится за два цикла обращения процессора активного процессорного блошка 1,к локальной памяти 5, (блок 12. синхронизирует свою работу по циклам обращения процессора к локальной памяти 5.; раэрешение работы БУ формируется при обращении...
Вычислительное устройство петлевой локальной сети
Номер патента: 1691846
Опубликовано: 15.11.1991
Авторы: Малахов, Медведев, Сосин
МПК: G06F 15/16, G06F 15/17
Метки: вычислительное, локальной, петлевой, сети
...вычислительное устройство, выполнявшее функцию контроллера петли, переходит в режим оконечного устройства, а5105 20 25 30 35 50 55 функция контроллера передается следующему петлевому интерфейсу, находившемуся до этого в режиме оконечного устройства. Уведомление об изменении режима работы в виде командного слова размещается в передающем регистре 3 вычислительного устройства - контроллера петли, а затем передается в петлю, Выбранное вычислительное устройство, находящееся в режиме оконечного устройства, принимает командное слово об изменении режима в приемный регистр 2 и распознает его блоком управления. Блок 4 управления изменяет режим оконечного устройства на режим контроллера петли, выдавая управляющее воздействие на блок 5...
Систолический процессор
Номер патента: 1691847
Опубликовано: 15.11.1991
МПК: G06F 15/16
Метки: процессор, систолический
...обработки в первую область блока 33 памяти устройства 102 обмена в ячейки состояния данных областей блока памяти соответственно первого 101 и второго 102 устройств обмена записывается нуль и единица. Одновременно с обработкой массива с первой области блока 33 памяти устройства 101 обмена во вторую область блока 33 памяти данного устройства обмена с входа 3 загружается второй массив данных со своей управляющей информацией, По окон- чании загрузки информации во вторую область блока 33 памяти устройства 101 обмена в ячейку состояния данной области блока 33 памяти записывается единица. По завершении обработки первого массива данных и загрузки результатов данной обработки в блок 33 памяти устройства 102 обмена вычислительный модуль 111...
Резервируемая вычислительная система
Номер патента: 1695317
Опубликовано: 30.11.1991
Авторы: Баранов, Потапенко, Чудов
МПК: G06F 11/18, G06F 15/16
Метки: вычислительная, резервируемая
...через выход системы на объекты регулирования. До передачи информации на группу мажоритарнь 1 х элементов по первому тактовому импульсу она поступает на входы схем сравнения 11 - 13, где происходит ее сравнение. В случае неравенства данных (появления неисправности) на выходах схем сравнения 11 - 13 формируется сигнал, поступающий на входы элементов И 14-15. При резервном канале 6 сигнал неисправности высокий уровень) появится только на выходе элемента И 14, т.к. входы элементов И 15, 16 будут блокированы низким уровнем сигнала от элемента НЕ 8. Сигнал неисправности поступает высоким уровнем на вход С триггера 19, устанавливая его в единичное состояние, на выход 32 элемента ИЛИ 18 и далее на входы каналов 4 - 6, на сигнализацию, на...