G06F 15/16 — сочетание двух или более вычислительных машин, каждая из которых снабжена по меньшей мере арифметическим устройством, программным устройством и регистром, например для одновременной обработки нескольких программ
Многоканальное цифровое вычислительное устройство
Номер патента: 600561
Опубликовано: 30.03.1978
Авторы: Ильин, Подколзин, Титов
МПК: G06F 15/16
Метки: вычислительное, многоканальное, цифровое
...сумматор 13 формирует окончательный результат вычисления алгоритма для 1-го канала управления путем образования суммы одновременно поступающих на него с решающих блоков составляющих алгоритма,Программный блок 14 осуществляет в предложенном устройстве все управление синхронизацию) и выполняет следующие функции; передачу командной информации с объекта управления через входной коммутатор 1; выдачу результатов вычисления (исполнительной информации) на объект через выходной коммутатор; запись информации в устройство оперативной памяти и считывание ее в арифметическое устройство; настройку решаюших блоков на выполнение требуемых по. алгоритму для выбранного канала управления математических операций; управление собственно процессом...
Вычислительная система последовательного действия
Номер патента: 602950
Опубликовано: 15.04.1978
Авторы: Голец, Захаров, Липовецкий, Польский, Проценко, Таякин, Хоменко
МПК: G06F 15/16
Метки: вычислительная, действия, последовательного
...осуществляются программным путем, По программе режима ожидания вычислительная машина. системы производит обращение к шине связи, т. е, прием информации срегистров сдвига в вычислительные машины сцелью выявления в информации, поступающейна вход данной вычислительной машины, идентификатора вычислительной машины. Еслиидентификатор вычислительной машины, указанный в поступившей информации, совпадает,то производится прием последующей информации с выхода регистра сдвига 7, 8 или 9 воперативную память вычислительной машины,выдача сигнала о приеме информации, анализинформации, и по результату анализа - вычисление по программе, указанной в принятойинформации, Если данная вычислительная мав шина не обнаружила свой идентификатор, тоосуществляется...
Дуплексная система электронно-вычислительных машин со взаимной диагностикой
Номер патента: 603995
Опубликовано: 25.04.1978
МПК: G06F 11/20, G06F 15/16
Метки: взаимной, диагностикой, дуплексная, машин, электронно-вычислительных
...который блокирует работу распределителя 9 и приводит его в исходное положение. Затем диагностирующая ЭВМ черезкоммутатор 29, второйвыход и второй вход диагностируемой ЭВМ записывает эталонную информацию н регистр 2, В следующей команде диагностирующая ЭВМ читает информацию с регистра 2 числа, для чего выдает через коммутатор 28, первый выход и первый вход диагностируемой ЭВМ единицу в девятнадцатом разряде, которая через днухвходоный элемент ИЛИ 31 поступит на второй вход коммутатора 29, и информация с регистра 2 через коммутатор 29, второй выход диагностируемой ЭВМ, второй вход диагностирующей ЭВМ поступит на регистр 2 для анализа. Если информация, поступившая на регистр 2 диагностирующей ЗВМ верна, то регистр 2 диагностируемой ЭВМ...
Контрольно-коммутирующее устройство для резервированных вычислительных комплексов
Номер патента: 608162
Опубликовано: 25.05.1978
МПК: G06F 11/20, G06F 15/16
Метки: вычислительных, комплексов, контрольно-коммутирующее, резервированных
...на ос. нованнн сигналов а 1,. а; а а 4 а, поступающих по шинам 10 и 7 с выходов устройств а 11 управления ВМ ком плекса по ал горитмам: Аа = с афа 1 а+1аф 4+ь аамь" фи А = а, аа а, а 4 а, а а,где Ф 4 Ф ЛБлок 4 фиксации неопределенности предназначен для выработки сигнала неопределеннос- тИ 8(г), подаваемого на вход блока 2 сигиа лов коммутации на основании входных сигналов пиподаваемых по шинам 9 с выхода ариф метического устройства 12, сигналов А, Ам, подаваемых с выходов блока 6 управления коммутацией и, в отличии от известного устройства, сигнала 8 О, подаваемого с выхода устройства 1 управления.Выработка сигнала осуществляется по сле.дующему выражению:4=И6," 5 о, Рц А;ч, 4 Ф 1. ЫФ, й 01Выходом является сигнал 8, (т),...
Цифровая система для обработки данных
Номер патента: 613327
Опубликовано: 30.06.1978
Авторы: Лапшин, Макаревич, Шмидт
МПК: G06F 15/16
...8, - 8, запоминания адресов связи второго уровня,т-ю группу элементов И 9, - 9 коммутатор 10.Процессоры 1 фоомируют по входным сло. вам и вложенному алгоритму соответствующие выходные слова. Группа регистров З,преобразует гараллельную последовательность выходных слов всех процессоров во временную последовательность и передает ее на входы соответствующих элементов И 7 и 9. Для того, чтобы обеспечить гибкую связь выхо-ов регистров 3 с входами элементов И 7 н 9 в зависимости от порядкового номера (1, 2, , т) введен коммутатор 10. Элементы И 7 и 9 выделяют пространственную составляющучо адреса связи под управлением блоков В, Элементы ИЛИ б объединяют одноименные выходы элементов И 7 и 9 и,передают информацию на элементы И 4, выделяющие...
Вычислительная система
Номер патента: 615483
Опубликовано: 15.07.1978
Авторы: Антимиров, Коробейщикова
МПК: G06F 15/16
Метки: вычислительная
...выходов 45 регистра состояний 11 каждыйи+1 выходы соединены, соответственно, с первым и вторым входами соответствующего элемента И 12 группы. Третьи входы всех элементов И 12 под-, 50 ключены к выходу блока управления 9, а выходы элементов И 12 группы соединены со входами соответствующего элемента ИЛИ 13 группы. Выходы элементов ИЛИ подключены к группе вхо дов блока управления 9.При возникновении отказа в каком- либо из устройств вычислительной системы сигнал с соответствующего устройства контроля поступает на вход 0 блока распределения 8. Этот .блок запрещает прохождение сигналов с тех устройств контроля, которые неисправны сами или уже известно, что контролируемые пми устройства неисправны и отключены соответствующим коммутатором. С...
Устройство для сопряжения двух цифровых вычислительных машин
Номер патента: 634265
Опубликовано: 25.11.1978
Авторы: Большанин, Гаврилюк, Долбилов, Медведев, Медведевских
МПК: G06F 13/00, G06F 15/16
Метки: вычислительных, двух, машин, сопряжения, цифровых
...слвига 42 поступает сигнал цз блока синхронизации ц управления 1 цкросц 1 срациями 27 на вход 17 четчцка сц)гов 16, после чего в ЦВМ 68 цз блока ицроццзации и управления мцкроопера Прц домене информацией по цццццытцве Ц В 51 )9стройство л ) я соГ ряжс)1 51 р 5100 т 1)ст сселуюлц оорызом.В с.учае наличия в ЦВМ 69 массива 11 цформациц, подготовленного к передаче в ЦВМ 68, ЦВМ 69 выставляет на вход 61 устройства команду Полво 1 зоны. которая здшцфровывдстся в шифраторе кссанл 11 в кол комдщы Запись в формате команлы 11 ВМ 68. РГ)зрешеццс на цп 1ы,)цк) цоступые" цд цхол 13 шифратор;1 к)ман,;1, 1 цз б.оКЫ Ицрпццэаццц ц уцрдц,1 ц 11 я МцнрОО Ц С Р 111 151 :5 10 15 20 25 30 35 40 45 50 55 1.:1 ямц 26 и:цт сцгцыл о готовности стройств 11...
Устройство для программного сопряжения электронных вычислительных машин
Номер патента: 641434
Опубликовано: 05.01.1979
Авторы: Барышников, Бродовский, Ивлева, Кривего, Поляков, Узинский
МПК: G06F 13/00, G06F 15/16
Метки: вычислительных, машин, программного, сопряжения, электронных
...35 для командной информации, либо по шине 36 для числовой информации,Процесс приема и упаковки числовой и командной информации заключается в следующем: информация, побайтно поступающая по магистрали данных, распределяется с помощью тактового распределителя и груп. пы элементов И в блоке синхронизации, за писывается в блок буферной памяти, представляеющей регистр памяти ца триггерах.Процесс распределения аналогичен распрелелецию начальной адресной информации в счетчике адреса 18, Тактовый рас. пределитель поочередно разрешает прохож децие поступающей на вторые входы второй группы элементов И 15 информации на входы соответствующих разрядов блока буферной памяти, Разрядность тактового распределителя 11 и коэффициент деления счетчика 12...
Устройство для сопряжения
Номер патента: 651335
Опубликовано: 05.03.1979
Авторы: Михайлов, Тужилин, Школин
МПК: G06F 13/00, G06F 15/16
Метки: сопряжения
...8 запроса, формирователь 9 управ устанавливает триггер 12 разрешения в едиляющих сигналов, элементы И 10 и 11 и ничное состояние. Триггеры 8 и 12 остаюттриггер 12 разрешения. ": ся в единичном положении все время работыУстройство работает следующим образом: данного коммутирующего элемента 2. СигОбмен информацией между, например, нал с триггера 12 поступает в формировавычислительными машинами (ВМ) внешни- тель 9, который формирует и передает слуми абонентами (ВА) производится через уст. жебное слово с уведомлением о предостав 30ройство сопряжения по интерфейсу, обеспе- ленин интерфейса ВА или об отказе в ВМ.чивающему передачу информационных и уп- После этого формирователь 9 блокирует церавляющих сигналов от ВМ к ВА и от ВА пи выдачи...
Многопроцессорная вычислительная система
Номер патента: 670937
Опубликовано: 30.06.1979
Авторы: Долкарт, Крамфус, Пурэ, Степанов, Федосеев
МПК: G06F 15/16
Метки: вычислительная, многопроцессорная
...устройства 3 управления прерыванием. Занесение программыв очередь процессором 1 осуществляетсяпутем передачи информации из блока 5 через его четвертый выход в блок 11 занесения в очередь, который через второй выходпередает информацию программы в ОЗУ 2,а через первый выход - запрос и номерприоритета программы на третий выходпроцессора 1, который соединен с входомблока 12. Блок 12 приоритетного выборазапросов при одновременном обращении кнему нескольких процессоров 1 выбираетнаиболее приоритетный (по позиционномуприоритету) и передает номер приоритетапрограммы в блок 13 установки регистразаполненных очередей, который устанавливает в 1 соответствующий разряд в регистре 14.Таким образом, по мере занесения операционной системой программы в...
Микропроцессорная вычислительная система
Номер патента: 674025
Опубликовано: 15.07.1979
Авторы: Васенков, Дшхунян, Машевич, Нестеров, Теленков, Чичерин, Юдицкий
МПК: G06F 15/16
Метки: вычислительная, микропроцессорная
...с вы,рения разрядности. Выход 42 блока 10водом 35, Совпадение этих условий вызыфункционирует при совпадении следующих веет отрицательный фронт 45 на выводеусловий цикл выполнения предыдущей мик и затем последовательное изменениерокоманды закончен, инициирующий сигнал потенциалов на выводах 36 и 37, связанна выводе 35 не возник, но возникли из ное с выработкой необходимой последоваменения потенциалов на выводах 36 и 37, 1 О тельности синхросигналов блока 10.связанные с работой блоков 10 других, Первый фронт 46 синхросигнада приемапараллельно связанных с ним однотипных микрокоманды возникает непосредственноустройств выполнения операций. При этом после окончания синхросигнада записи в в блоке 10 процессорного модуля,накото "предыдущем...
Устройство для синхронизации вычислительной системы
Номер патента: 717774
Опубликовано: 25.02.1980
Автор: Хельвас
МПК: G06F 1/04, G06F 15/16
Метки: вычислительной, синхронизации, системы
...на примере синхронизации одного из распределителей 3 импульсов с распределителем 2(рассмвтриваетса случай совпадения тактовых импульсов обоих распределителей).Все распределители импульсов формируютчетные импульсы из серии ГИ 2, а нечетные - из ГИ 1, причем, если после подачина распределитель импульсов импульсаГИ 2 .и формирования соответствующегочетного -имйулйса"следующий импульс ГИ 1на него не поступает, то при поступленииочередного импульса ГИ 2 на выходе рас-пределителя формируетси тот же четныйвыходной импульс,Распределителем 2 импульсов из входных серий импульсов ГИ 1 и ГИ 2 формируются восемь выходных сигналов ТИ 1-ТИ 8,как это показано на временной диаграмме(см. фиг. 3). Два из них (в рассматрива,емом случае ТИ 8 и ТИ 2)...
Устройство для сопряжения вычислительных машин
Номер патента: 732845
Опубликовано: 05.05.1980
Авторы: Редько, Стебунова, Тавьев, Тимофеев, Фесик
МПК: G06F 13/00, G06F 15/16
Метки: вычислительных, машин, сопряжения
...в линию 181 связи и приемом встречного кода команды из линии 184 связи, принимая (посылая соответствукнцие сигналы40, через внутреннюю магистраль 6 устройства в блок 7 усилителей связи с линией с/(на) управляющих шин 161 выдачи(обмена командами команд) устройствопереходит непосредственно к передаче данных. Приемом информации из канала ОМв устройство сопряжения управляет блок3 управления связью с основной машиной,БОсама информация с информационных шин10 выдачи основной машины поступает впервый буферный регистр 2 данных. Передачей информации из устройства сопряжения в линию 181 связи управляет блок 455управления линиями связи, информацияиз первого буферного регистра 2 данныхчерез внутреннюю магистраль 6 устройства и блок 74 усилителей...
Система для обработки данных в реальном масштабе времени
Номер патента: 734698
Опубликовано: 15.05.1980
Авторы: Дроздов, Назаров, Титов
МПК: G06F 15/16
Метки: времени, данных, масштабе, реальном
...схема 11 сравнения, устройство 12 управления, арифметическое устройство 13, постоянное запоминающее устройст 40 45 во (ПЗУ) 14 для хранения управляющих программ, оперативная память 15, коммутатор6 и выходной регистр 17, выходы 18 и 19,подключаемые к формирователям циклов, входы 20 и 21 и выход 22, подключаемые к устройствам обмена.Функционирование системы определяется управляющими программами, записанными в ПЗУ процессора 1, и сигналами, поступающими в устройство 12 управления, процессора 1 от устройств обмена. Коммутатор 16 по сигналам устройства управления проработы системы путем смены кода в регистре.35 цессора обеспечивает обмен информацией между вычислительными машинами через оперативную память 5. При выходе из строя некоторой...
Устройство для сопряжения основной и вспомогательной цифровых вычислительных машин
Номер патента: 744588
Опубликовано: 30.06.1980
Авторы: Бучельников, Гордон, Гришин, Матвеев, Никифоров, Сидоров, Смирнов, Соломатин
МПК: G06F 15/16
Метки: вспомогательной, вычислительных, машин, основной, сопряжения, цифровых
...в направлении обеих ЦВМ, блок8 управления устройством сопряжения,организующий работу блоков устройства, блоки 9 и 9 прерывания, дешифратор 10 команд вспомогательной ЦВМ2, регистр 11 адреса, принимающий адреса от вспомогательной ЦВМ 2, и регистр 12 адреса, принимающий адресиз селекторного канала 4 основнойЦВМ 3, схему 13 сравнения указанныхадресов. Устройство 5 сопряжения содержит и дешифратор 14 адресов, блок15 запоминания адресов и команд основной ЦВМ 3, выполненный в виде наборарегистров, в каждый из которых заносится команда в соответствии с приоритетом, определяемым командами вспомогательной ЦВМ, поступающими на коммутатор 16 и дополнительный коммутатор17, предназначенный для передачи адреса запроса в основную ЦВМ 3 в...
Мультипроцессорная вычислительная система
Номер патента: 752342
Опубликовано: 30.07.1980
Авторы: Макаров, Овчинников
МПК: G06F 15/16
Метки: вычислительная, мультипроцессорная
...обмена, Этим заканчивается фаза поиска дублера, Таким образом, если между ведущим процессо" ром и дублером имелось рассогласование, возникшее из-за несинхронной ответа на запрос, блок 11 памяти номера, коммутатор 12, блок 13 сопряжения с памятью,Работа системы производится следующим образом.Блоки 5 обеспечивают временноесогласование выполнения на асинхронно работающих блоках системы такихзадач реального масштаба времени,для решения которых требуется одновременная обработка на разных процессорах различной информации, принятой (снятой с датчиков) в один и тотже момент времени; одновременноеокончание некоторых программ (например, программ выдачи высших команд);дублированная работа процессорови модулей общей памяти для обеспечения...
Дуплексная система вычислительных машин
Номер патента: 752343
Опубликовано: 30.07.1980
МПК: G06F 11/00, G06F 15/16
Метки: вычислительных, дуплексная, машин
...восле каждого несовпадения результатов двух ВМ в диагностировании и повторном решении части задачи от последней точки промежуточного расчета.Переполнение счетчика сбоев классифицируется в системе как отказ в одной иэ ВМ. Только в этом случаенаступает прерывание в решениизадачи для диагностирования.Схема системы представлена начертежеУстройство содержит вычислительные машины 1, 2, блоки 3,4 управления, блоки 5 и 6 обработки прерываний, блоки 7, 8 основныхрегистров, включающие регистры 7.0,8,0 команд и индексные регистры7.1-7 п, 8.1-8 п, группы элементов И1 О 9 (9. О, 9,1-9 п), 10 (10. 0,10.1 "10. п),группы элементов ИЛИ 11,12, группыэлементов И 13 (13.0,13.1-13,п),14 (14. 0,14.1-14.п),15 (15. 0,15.1-15.п),1 (16.0,16.1-16.п), блоки...
Мультипроцессорная вычислительная система
Номер патента: 752344
Опубликовано: 30.07.1980
Авторы: Везенов, Зайцев, Лаврешин, Олеринский, Петренко, Фрольцов, Хамко, Цакоев
МПК: G06F 15/16
Метки: вычислительная, мультипроцессорная
...к общему для всей системы синхрониэирующему входу 3.Таким образом, в каждом процессоре на входе блока 1 О, в каждый момент времени имеется совокупность запросов от процессоров, ожидающих разрешения на передачу информации. Блок 10 в каждом процессоре из совокупности запросов с учетом собственного запроса выбирает старший по приоритету запрос.Если собственный запрос является старшим по приоритету, то в блок 8 поступает сигнал, разрешающий данному процессору передачу информации. Одновременно сигнал с выхода блока 10 поступает в блок 14 на первый вход узла временной привязки 18, на второй вход этого узла поступает 30 сигнал с блока 6 синхронизации. С первого ныхода узла временной привяз ки сигнал поступает на первые входы элементов И 17 и...
Вычислительная система
Номер патента: 692400
Опубликовано: 07.08.1980
Авторы: Бабаян, Бурцев, Горштейн, Жеренов, Лаут, Назаров, Никитин, Пентковский, Рыжов, Сахин, Хайлов, Ялунин
МПК: G06F 15/16
Метки: вычислительная
...и решить проблему защиты "между пользователями с помощью введения в систему математической памяти,когда для каждой задачи выделяется адресное пространство слов, которое расходуется во время прогона задачи. Разобщенность между различными математи.ческими памятями, выданными для пользователей, обеспечивая надежную защиту 55 между задачами, создает определенныетрудЪостй"в программирсвания операционной системы.Поэтому для обеспечения большейобщности адресации информации;находя- щщейся в разныхматематических памя"тяй,привилегйрованным процедурам,:операционной "сйстемй"разрешаЯЬя-ра-"ботать по Физическим адресам. Для некотоРых процедур операционной системы,5,например для процедур управления памятью, пользование физическими адресами довольно...
Вычислительная система
Номер патента: 809194
Опубликовано: 28.02.1981
МПК: G06F 15/16
Метки: вычислительная
...заносится в регистр 1 приращений по выходу 16. Состояние регистра 1 определяет режим работы УВМ 25 с оперативной памятью ВМ системы и устанавливается управляющей ВМ по цепи 16. Регистр 1 содержит несколько характерных участков, число которых зависит от количества различных причин (чтение операнда, запись результатов и других подобных обращений к оперативной памяти ВМ). Информация о состоянии регистра 1 через коммутатор 2 в промежутки времени, определяющие подачу управляющей ВМ разрешающих сигналов по выходу 17, поступаетна вход регистра 3. По состоянию регистра 3 дешифратор 4 на одном из выходов вырабатывает управляющий сигнал, по которому определяется номер ВМ. Код адреса обращения поступает на элементы 5 И по выходу 19 и далее...
Устройство для синхронизации двух-процессорной системы обработкиданных
Номер патента: 842825
Опубликовано: 30.06.1981
Авторы: Алексашина, Макаров
МПК: G06F 1/04, G06F 15/16
Метки: двух-процессорной, обработкиданных, синхронизации, системы
...блоков 1 и 2, узлы12 и 13 пересчета блоков 1 и 2, выходные шины 14 и 15 генераторов 4 и5.синхросигналов, выходные шины Хб и17 генераторов 6 и 7 часов, вйходная шина 18 сигнала конфигурации ипервый выход блока .3, выходная шина19 сигнала установки конфигурациии третйй выход блока 3, выходныешины 20 и 21 сигналов конца тактасинхронизации процессов (вторыевыходы) узлов 10 и 11, выходные шины22 и 23 сигнала конца пересчетачасов процессоров (первые выходы)узлов 12 и 13 выходные шины .24 и25 сигналов синхронизации (первые.выходы) узлов 8 и 9, выходные шины26 и 27 сигналов пересчета часов(вторые выходы) узлов 8 и .9.Узлы З.-и 9 подключении генераторов содержат (Фиг,2) элемент 2 задержки, первый элемечт И 29, эле"мент НЕ ЗО второй элемент...
Устройство для обработки данных
Номер патента: 849222
Опубликовано: 23.07.1981
МПК: G06F 15/16
Метки: данных
...прочитанная из ячейкиадресованного блока 2, выдаетсяэтим блоком на свой информационныйвыход. Если выполняется операциязаписи в память, информация, подлежащая записи, передается с выходаарифметического блока 11 на информационный выход процессора 1, затребовшего выполнение записи и по информационному входу блока 2, в которомвыполняется запись, указанная информация записывается в накопитель 3этого блока.Текущая конфигурация памяти однозначно отражается словом опроса, 40которое формируется на выходеопроса М-го блока 2 памяти и передается на вход схемы сравнения каждогопроцессора 1.Исходное значение слова опроса 45на входе 14 в простейшем вариантереализации устройства принимаетсянулевым. В процессе распространениясигналов опроса каждый...
Система автоматизации исследований
Номер патента: 900287
Опубликовано: 23.01.1982
Авторы: Ааринен, Вайнио, Григорьев, Домарацкий, Зудин, Кауппинен, Котик, Куклин, Лааксонен, Линдфорс, Лиснянский, Новиков, Попенко, Ситников, Тюрвяйнен, Шадрин
МПК: G06F 15/16
Метки: автоматизации, исследований
...снизить требования к каналу ввода-вывода ЭВМ второго уровня, Все освободившиеся за счет этого ресурсы ЭВМ второго уровня в данной местности ис ф пользуют для повышения производительности стратегической обработки данных. В качестве ЭВМ второго уровня можно использовать, например, СМ, ЭВМг также построенные по структуре "об щая шина", к которой подключены ряд процессоров, ОЗУ, дисплеев, накопителей на магнитных дисках для хранения всех основных пакетов программ исследований: на языке высокого уровня - 20 для стратегической обработки, на ассемблере - для тактической обработки, в кодах машины - для локальной обработки. Таким образом, в предлагаемой системе реализуется иерархия как ап паратных так и программных модулей, что обеспечивает...
Устройство для сопряжения
Номер патента: 903851
Опубликовано: 07.02.1982
Авторы: Аедоницкий, Баранов
МПК: G06F 15/16
Метки: сопряжения
...ВМ.Логические единицы 1 на выходах триггеров 6 контроля, соответствующие исправ 5 1 Е 15 20 25 30 35 4 О 45 ным ВМ, подключают к управляющим входам блоков 4 через элементы И 5 и управляющие выходы ВМ 3. Если какая-то ВМ 3 выставила единичный сигнал на управляющем выходе, то соответствующий блок 4 подключает информационный выход этой ВМ к своему выходу, давая ей возможность выводить информацию. При нулевом сигнале на управляющем входе блок 4 коммутирует вход и выход двух регистров 1.Таким образом, по кольцу регистровсдвига циркулирует информация, введенная из ВМ 3 и блоки 4 на соответствующие сдвиговые регистры 1. Каждой ВМ 3 присвоен адрес, опознаваемый ею в информационном сообщении, находящемся в регистре 1, При опознании своего адреса...
Мультимикропроцессорная система
Номер патента: 907551
Опубликовано: 23.02.1982
Авторы: Грек, Заблоцкий, Карабан, Спасский
МПК: G06F 15/16
Метки: мультимикропроцессорная
...с вторым управляющим входом 7551 34микропроцессорного блока приема сообщения, третий управляющий вход,третий, четвертый, пятый, шестой иседьмой управляющие выходы которогосоединены соответственно с выходомседьмого элемента ИЛИ, с третьимивходами третьего и шестого элементаИЛИ, с вторым входом четвертого элемента ИЛИ, с пятым входом первого и 10 с четвертым входом второго элементов ИЛИ управляющего микропроцессорного устройства, выход второго элемента ИЛИ управляющего микропроцес"сорного устройства соединен с чет вертым управляющим входом микропроцессорного блока распределения ресурсов, выход последнего разряда второйгруппы регистра запросов соединен спервым входом элемента И второй груп пы, выходы остальных разрядов вто-.рой группы...
Многоканальное устройство обмена для многомашинной вычислительной системы
Номер патента: 920695
Опубликовано: 15.04.1982
Авторы: Антонов, Артемьев, Домнин, Князев, Мамзелев, Швоев
МПК: G06F 13/00, G06F 15/16
Метки: вычислительной, многоканальное, многомашинной, обмена, системы
...информацией, Как только все машины5готовы к обмену информацией, передающая машина обращается к устрой"ству по адресу АЗ в цикле "Вывод",В информационной части цикла передаваемые данные через блок 24 посту Опают во внешний интерфейс по параллельным линиям 15. Параллельно данным во внешний интерфейс с выхода35 дешифратора управляющих сигналов 3 поступает стробирующий сиг - 5нал 14. В приемной машине данные слиний внешнего интерфейса 15 поступают на входы буферного регистра 4,и записываются в него по входномусигналу внешнего интерФейса 19. Од 20новремецно сигнал с выхода 35 сбрасывает триггер синхронизации 9 и устанавливает второй разряд регистрасостояний 8, активный уровень которого означает, что в буферный регистр 4 записаны данные,...
Адаптивная система обработки данных
Номер патента: 926662
Опубликовано: 07.05.1982
МПК: G06F 15/16
Метки: адаптивная, данных
...устройство 17 обмена. Затем включенное устройство выполббб 2 6цессора 2 элементы И б и элементы ИЛИ 5 всех предыдущих процессоров 2, поступает в память 1 заявок. После этого память 1 заявок, при наличии в ней хотя бы одной заявки, выдает сигнал разрешения, который последовательно проходит через блоки Зопроса и блоки 10 переключения режимов це-почки процессоров 2. При поступлении сигнала резрешения в первый в этой цепочке 10 процессор 2, выдавший запрос, дальнейшеепрохождение сигнала разрешения прекращается, а в этом процессоре 2 блок 3 опроса выдает на управляющий вход операционного .блока 4 сигнал начала работы, Данный нро.цессор 2 инициирует связь с памятью 1 заявок, считывает из нее по шине 11 данных первую в очереди заявку и...
Микропрограммная система обработки данных
Номер патента: 943736
Опубликовано: 15.07.1982
Авторы: Дряпак, Кузнецов, Палагин, Сыров
МПК: G06F 15/16
Метки: данных, микропрограммная
...И 7 иэлементов И 11, первые входы которых 25подключены соответственно к единичномуи нулевому выходам триггера занятостигруппы 12. Триггеры занятости группы 12имеют нулевой и единичный установочныеуходы, подключенные к соответствующим ЗОвыходам обрабатывающего блока 1. Выходы элементов И 7 также подключенык соответствующим управляющим входамблока управления ( последовательностьюмикрокоманд) 13, имеющего вход блокировки, связанный с выходом элементаИЛИ 14. Ко входам элемента ИЛИ 14подключены выходы элементов И первойгруппы 11, Каждый обрабатывающий блокимеет шину условий 15, подключеннуюк соответствующим входам блока управления последовательностью микрокоманд13, выход которой подключен ко входублока микропрограммной памяти 8....
Устройство для синхронизации
Номер патента: 943737
Опубликовано: 15.07.1982
МПК: G06F 1/04, G06F 15/16
Метки: синхронизации
...2) поступа 1 от тактовые импульсы142 1 от распределителя и управляющие сигналы 22 - 29. Блок местногоуправления состоит из восьми элементов 30 И - по числу тактовых импуль 7 4сов в одном рабочем цикле, элемента 31ИЛИ и элемента 32 И,Рассмотрим работу системы без сдвига синхроимпульсов в разных процессорах.Для этого необходимо подать управляющий сигнал на одноименные входы блоковместного управления 2 всех процессоров,например, на входы 29. В этом случаена выход 12 поступает каждый восьмойтактовый импульс,При синхронной работе передний, фронтимпульсов на тактовых входах триггеров8 (О-триггера с динамическим управлением, т, е, занесением по фронту синхросигнала) устанавливается внутри импульсов, поступающих на информационные вхогды, и на...
Трехканальная резервированная вычислительная система
Номер патента: 949864
Опубликовано: 07.08.1982
Авторы: Овчинников, Самсонов, Субботин
МПК: G06F 11/18, G06F 15/16
Метки: вычислительная, резервированная, трехканальная
...элемента. Аналогичнои функциональное назначение входов17-19 и выхода 14, с той лишь разницей, что информация передается отвнешнего устройства к вычислительному устройству. По выходам связи22 и 21 в каждое устройство диагностического контроля с блоков 5 сравнения поступает информация о состоянии (исправности или неисправности)каналов системы, что позволяет спомощью блоков б и регистра однозначно фиксировать номер неисправногоканала во всех каналах, системы.Функциональное назначение связеймежду вычислительными устройствами 1состоит в обеспечении возможностивосстановления сбившегося вычислителя с помощью информации из исправного канала и изменения структурысистемы.Система работает следующим образом.В исходном состоянии...