Плокс

Устройство для контроля информации в многоканальной локальной вычислительной сети

Загрузка...

Номер патента: 1446622

Опубликовано: 23.12.1988

Авторы: Васюкевич, Гладышев, Жуляков, Плокс

МПК: G06F 11/30

Метки: вычислительной, информации, локальной, многоканальной, сети

...в блоке 11 подсчитывается какобщее число принятых октетов послеполя ОНК, так и количество октетовинформационного поля кадра, Полученное значение принятых октетов с третьих выходов блока 11 подается науправляющие входы блока 7, а с вторых выходов блока 11 - на адресныевходы блока 7 подаются сформированные импульсы записи с помощью которых фиксируются соответственно посту 6622 6пающие с выхода буферного регистра 3октеты УУ 13 и 14,Затем ожидаемое число октетов 6,5закодированное в двоичном коде в октетах УУ 13 и 14, сравнивается в блоке 7 с действительным их количеством,подсчитанным в блоке 11 и поступившим на адресные входы блока 7,Результаты анализа и контроля вблоках 6 и 7 могут быть отображенына индикаторах, подключенным к выходам 17 н...

Имитатор для тестирования компонентов моноканальной локальной вычислительной сети

Загрузка...

Номер патента: 1446621

Опубликовано: 23.12.1988

Авторы: Банкович, Васюкевич, Жуляков, Плокс

МПК: G06F 11/22

Метки: вычислительной, имитатор, компонентов, локальной, моноканальной, сети, тестирования

...циклический характер. Цикл состоит из 16-ти тактов: ЗО восемь тактов (счет 0-7) для выборки восьми битов ЗУ 13 и восемь тактов (счет 8-15) для выборки восьми битов ЗУ 14. Сиена адреса ячеек ЗУ 13 прообразование уровней и гальваническуюразвязку соответствующих сигналов 5 144 б 62 1 6согласно стандарту 150 на интерфейсе с блока доступа с абонентскойсистемой.Формирователь 8 переводится битовой последовательностью с выходамультиплексора 4 в состояние, отвечающее расчетному значению, вычисляемому по алгоритму определения контрольной последовательности кадра встандарте 180 8802/3. Расчет КПКпроизводится по известной схеме циклического кодирования путем деленияна образующий полином 32-й степени.Функция деления входного номинала(двоичной...

Устройство для измерения временных параметров станции

Загрузка...

Номер патента: 1429119

Опубликовано: 07.10.1988

Авторы: Васюкевич, Гладышев, Жуляков, Плокс

МПК: G06F 11/00, G06F 15/16

Метки: временных, параметров, станции

...Вовремя приема кадра, до тех пор, пока на первый вход блока 1 счетавремени ожидания поступает сигнал"Носитель" (с выхода декодера 2,фиг.1), запрещается работа этого блока. По окончании приема кадра (в результате прекращения его передачистанцией по сигналу 1 Столкновение")снимается запрет на входе управления счетчика 26 времени задержки, иначинается счет синхроимпульсов определенной частоты следования (например, 10 Мгц), поступающих на вход счетчика 26 с входа 22 устройства внешней синхронизации. Импульс окончания счета появляется на выходе счетчика 26 по истечении времени Тид задержки (Фиг,4), величина которой, как указывалось ранее, является 10 постоянной и может быть предварительно запрограммированной выбором соответствующего...

Устройство задержки

Загрузка...

Номер патента: 900424

Опубликовано: 23.01.1982

Авторы: Жуляков, Плокс

МПК: H03K 5/13

Метки: задержки

...с периодом следования импульсов То. С приходом импульса запуска на вход 15, импульсом с выхода формирователя 4 эа.пускается регулируемая линия 5 задержки, им.пульсы на прямом и инверсном выходах которой по своей длительности равны паразитной "нулевой" задержке сигнала в цепях устройства задержки. По переднему фронту на пря мом выходе регулируемой линии 5 задержки фф триггер управления включается и его выходной сигнал, подключенный ко второму входу ключевого элемента 2 разрешает прохождение колиброванных импульсов с задающего гене.ратора 1 на вход пересчетного блока 6. После. ф 11 прохождения определенного количества импульсов (определяемого кодом) задержанный сигнал с вылдда пересчетного блока 6 сбрасывает триггер 3...

Устройство управления памятью

Загрузка...

Номер патента: 809182

Опубликовано: 28.02.1981

Авторы: Анучин, Пелипейко, Плокс

МПК: G06F 9/06

Метки: памятью

...5, могут быть записаны соответственно в регистр 8 адреса программы и в регистр 9 адреса. Управляющие импульсы, поступаюшие импульсы, поступающие из распределителя 5, осуществляют управление блоком 10 считывания адреса. С помощью этих импульсов в счетчик б адреса производится запись содержимого регистра 8 адреса программы, либо регистра 9 адреса. Вход 11 прерывания программы и вход 12 продолжения программы служат для установки распределителя 5 в режим прерывания или в режим продолжения соответственно.Сигнал прерывания по входу 11 прерывания поступает в распределитель 5,прерывает цикл считывания информации из памяти и устанавливает блок 3 записи и считывания в режим записи, Затем распределитель 5 последовательно во времени выдает два...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 658509

Опубликовано: 25.04.1979

Авторы: Жуляков, Пелипейко, Плокс

МПК: G01R 31/3177

Метки: блоков, логических

...которого сформированный стробсигнал подается на стробируемый входблока 9 сравнения, выход последнегоноединен с входом блока 11 памяти,анализа и регистрации.Устройство работает следующим образом.Программа проверки испытуемого блока 7, состоящая из тестовых наборов,последовательно вводится н формирователь 2 из блока 1. 60После записи одного тестового кабора из блока 3 на вход блока 4 поступает команда, н результате чего посигналу считына.ния с выхода блока 4считывания на входы испытуемого блока 7 подается записанный в Формиронателе 2 тестовый набор, Та же команда,которая подается н блок считывания,запускает генератор 5 импульсон, Характерной особенностью генератора 5явллется возможность регулируемогофазового сдвига импульсон и...

Формирователь импульсов

Загрузка...

Номер патента: 527818

Опубликовано: 05.09.1976

Авторы: Жуляков, Зейля, Плокс, Суббота, Субботин

МПК: H03K 5/156

Метки: импульсов, формирователь

...включении, Опорные напряжения, З 0определяющие верхний и нижний уровни логических сигналов на выходе формирователя,подключены к коллекторам соответствующихтранзисторов, эмиттерные выводы которыхобъединены и соединены с неинвертирующимвходом операционного усилителя 1. Резисторы 10 и 11 определяют базовые токи открытых транзисторов 8 и 9. Если на входеформирователя имеется сигнал "нуль", открывается транзистор 8 а транзистор 9 40закрывается сигналом "единица" с инвертоара 12. В этом случае напряжение БОппередается на операционный усилитель 1практически без потерь, так как с 1 ( 1 мВкзДля надежного запирания транзистора 9 45уровень фединица" на выходе инвертора 12должен превышать Б и . Одновременновходной сигнал фнульф поступая в...

Цифровой измеритель импульсных параметров

Загрузка...

Номер патента: 289347

Опубликовано: 01.01.1971

Авторы: Немировский, Плокс

МПК: G01R 27/00

Метки: измеритель, импульсных, параметров, цифровой

...образом, что в каждый данный момент времени показания цифрового индикатора соответствуют величине задержки в ЦЛЗ (в наносекундах), Задерживаемый импульс с выхода ЦЛЗ подается на формирователь переднего фронта строб-имлульса. Через туннельный диод дискриминатора до сформирования переднего фронта протекает ток, удерживающий рабочую точку туннельного диода на обратной ветви характеристик (область А на фиг 2,а). Импульс с выхода формирователя переднего фронта строб-импульса изменяет направления тока, протекающего через туннельный диод (импульс 1 на фиг. 2,а); 1, - величина тока переключения дискриминатора. Величина Л 1 определяется точками С, О, Е или какими-либо другими на переднем фронте импульса формирователя 3, т. е. измерением 1...

Устройство для контроля микроэлектронных логических схем

Загрузка...

Номер патента: 273342

Опубликовано: 01.01.1970

Авторы: Жул, Пелипейко, Плокс, Подв

МПК: G01R 31/28, G01R 31/3177

Метки: логических, микроэлектронных, схем

...селектора 11. На выходах проверяемой логической схемы сигналы реакции появляются с запаздыванием, зависящим от времени их задержки в цепях, которые подвергаются диагностической проверке в данном тесте.Через временной селектор 11 в амплитудный селектор 8 могут пройти лишь те сигналы реакции на входной тест, которые появились на выходах проверяемой логической схемыраньше, чем во временной селектор 11 из управляемой линии 9 задержки поступит сигнал запрета. Сигналы, прошедшие через временной селектор, подвергаются амплитудному контролю в амплитудном селекторе 8. В запоминающий регистр 12, таким образом, проходят только те сигналы, которые удовлетворяют как временным, так и амплитудным требованиям, заложенным в программу испытаний....