G06F 15/16 — сочетание двух или более вычислительных машин, каждая из которых снабжена по меньшей мере арифметическим устройством, программным устройством и регистром, например для одновременной обработки нескольких программ

Страница 8

Многопроцессорная система

Загрузка...

Номер патента: 1695318

Опубликовано: 30.11.1991

Авторы: Байда, Дмитров, Нестеренко, Середа, Тимонькин, Ткаченко, Харченко

МПК: G06F 15/16

Метки: многопроцессорная

...24 триггер 13 установится в нулевое состояние. Нулевой сигнал с его инверсного выхода закроет схему приоритета, образованную элементами 152025 30 354045 50 55 34,1 - 34.й, и откроет коммутатор 4 для прохода информации с выхода коммутатора 3, Среди свободных процессоров (о наличии в системе хотя бы одного свободного процессора свидетельствует единичный сигнал на выходе элемента И - НЕ 11) определяется только один. Этот процессор подключается к паре процессоров, которая выдала несравнение кодов, По заданному фронту импульса со входа 24,через коммутатор 31.К и коммутатор 3 на входы элементов сравнения 32,1 - 32.й поступает код задачи из регистра 27.К, Теперь единичные сигналы появятся на выходах двух элементов сравнения 32,К, 32.М....

Устройство обмена данными

Загрузка...

Номер патента: 1697083

Опубликовано: 07.12.1991

Авторы: Ваврук, Галкин, Чиркова

МПК: G06F 15/16

Метки: данными, обмена

...с выходов шифратора 9 в регистр 10 происходит по сигналу стробирования адреса, поступающего на вход стробирования адреса через шину 17, при наличии единичного сигнала признака идентификации (с выхода элемента И 12), Одновременно, сигнал единичного уровня с выхода элемента И 12 запускает формирователь 4 управляющих импульсов. В начальный момент времени и при первоМ считывании каждого из регистров узла б регистровой памяти, на вход счетчика 5 поступают все сигналы единичного уровня ("11111"), увеличение которых на+1 формирует на выходе счетчика 5 значение "00000", тем самым формируя на выходе дешифратора 11 сигнал выборки первого регистра определенной группы регистров блока 2 регистров. По сигналу на входе стробирования данных,...

Система потоковой обработки информации с интерпретацией функциональных языков

Загрузка...

Номер патента: 1697084

Опубликовано: 07.12.1991

Авторы: Карпович, Макаров, Махиборода, Палагин, Сергеев, Яковлев

МПК: G06F 15/16

Метки: интерпретацией, информации, потоковой, функциональных, языков

...функциональных записей.В блок 3 хранения структур данных по входу 20 с внешней магистрали 13 через блок 12 входного интерфейса в режиме пословной передачи информации поступают структурированные блоки данных, представляющие собой векторы, матрицы, многомерн ые массивы, списки и т.и., обозначенные определенным именем и оформленные в виде последовательностей слов описанного формата. Одновременно с приемом и размещением данных в блоке 3 происходит выделение и передача имени блока данных с выхода 47 блока 3 на вход 48 блока 9 хранения имен данных, который запоминает имена всех данных, размещенных в блоке 3.50 функционирования блоков 4 и 6-8 является поток исполняемых пакетов, образующих 55 граф траектории вычислительного процесса. Блок...

Устройство для обмена данными

Загрузка...

Номер патента: 1698893

Опубликовано: 15.12.1991

Авторы: Байда, Литвиненко, Середа, Тимонькин, Ткаченко, Харченко

МПК: G06F 15/16

Метки: данными, обмена

...о том, что в данный момент времени на выходе 50 приема данных находятся данные, адресованные этому абоненту. В это же время элемент сравнения 20 сравнивает циркулярные данные, записанные в приемном регистре 3, с данными, хранящимися в памяти 1, но не со всеми данными, находящимися там, а только с самыми "старыми", т.е, с теми, которые находятся на информационном выходе па,мяти 1,Как видно из временной диаграммы, эти данные не совпали и на выходе элемента сравнения сохранится нулевой сигнал, т.е. это циркулярное сообщение выдавалось в круговую шину не этим устройством и оно должно "пройти" дальше,Па очередному, седьмому, импульсу с второго входа 52 данные из приемного регистра 3 записываются в передающий регистр 8, попадая уже...

Устройство для управления вычислительной системой

Загрузка...

Номер патента: 1700556

Опубликовано: 23.12.1991

Авторы: Бабенко, Каляев, Макаревич, Чефранов

МПК: G06F 15/16, G06F 9/50

Метки: вычислительной, системой

...очередное обращение к устройству, После занесения исходных данных устройство запускается, при этом на выходе 9 устройства появляется нулевой потенциал, а на выходе 10 блока 1 - единичный потенциал. Затем в блоке 1 определяется готовая к решению задача с минимальным номером, и на выход 11 передается единичный сигнал о появлении готовой задачи, а на выход 12 поступает ее номер,510 задаче Сигнал с выхода 11 блока 1 поступает на вход 18 блока 2. Блок 2 анализирует информацию на входе 24 и выясняет, есть ли свободные процессоры. Если свободные процессоры имеются, то номер готовой к решению задачи передается с входа 19 блока 2 на свободный процессор с минимальным номером через выход 26, при этом на выходе 22 появляется единичный сигнал,...

Устройство автовыбора пакета сигналов

Загрузка...

Номер патента: 1700563

Опубликовано: 23.12.1991

Автор: Загурский

МПК: G06F 15/16

Метки: автовыбора, пакета, сигналов

...информационныхсигналов М с момента т 9, Абоненты А и О в30 момент т 9 обнаруживают пакет сигналовабонента С в среде Я,Абонент А прекратит передачу информационных М и начнет передачу вспомогательных й сигналов, а абонент О продолжит35 передачу вспомогательных й сигналов,Аналогично указанному в моменты с 1 о,112, 115 будет произведен выбор пакетов сигналов от абонента О(Ео=1), абонентыА(Ед=1) и С(Ес=2), Таким образом, будет на 40 чат автоматический выбор пакета сигналовв порту приема с наибольшим сигналомприоритета, установленным в соответствиис сигналами приоритета для всех портов поотношению к заданному (сформированно 45 му) сигналу минимального приоритета дляпорта ранее выбранного пакета сигналовабонента А,Начало передачи...

Процессор с микропрограммным управлением

Загрузка...

Номер патента: 1700564

Опубликовано: 23.12.1991

Авторы: Горбачев, Сакун, Шейнин

МПК: G06F 15/00, G06F 15/16

Метки: микропрограммным, процессор, управлением

...шину 34 адреса все время до следующей записи информации в регистр 7.Блок 8 оперативной памяти предназначен для хранения промежуточных результатов операций микропрограммного процессора. Блок 8 записывает информацию, появляющуюся на шине 33 данных, по сигналу записи данных, поступающему с одноименного выхода дешифратора 5 управляющих микроинструкций. Блок 8 обеспечивает выдачу информации на шину 33 данных по сигналу чтения, поступающему с выхода чтения регистра 4 микрокоманды, Адрес обращения к блоку 8 соответствует информации на шине 34 адреса, Выход блока 8 имеет три состояния,Блок 9 синхронизации предназначен .для формирования управляющих синхросигналов процессора, генератор 77 синхроимпульсов - для формирования на своем выходе...

Многопроцессорная система

Загрузка...

Номер патента: 1709330

Опубликовано: 30.01.1992

Авторы: Гончаренко, Жабин, Ишутин, Савченко, Ткаченко

МПК: G06F 15/16

Метки: многопроцессорная

...и выходных сигналов используются соответствующие сигналы этого микропроцессора (" Запрос шины", "Предоставление шины" и т. д,). Если число сигналов должно быть увеличено, то это достигается с помощью портов ввода-вывода, например, стандартных микросхем К 580 ВВ 55, В 1802 ВВ 1 и др.В состав общей шины 2 входят проводники, обеспечивающие передачу между устройствами адреса, данных и управляющих сигналов. Количество и назначение указанных проводников определяется выбранным процессором. Например, для процессора микроЭВМ "Электроника 60" число и назначение указанных проводников определяется в соответствии с ОСТ. Для построения системной памяти 3 могут быть использованы микросхемы типа К 565 РУЗ, К 565 РУ 6, а также К 573 РФЗ, К 537 РУ...

Устройство приоритетного доступа к общей шине

Загрузка...

Номер патента: 1711173

Опубликовано: 07.02.1992

Автор: Главатый

МПК: G06F 13/36, G06F 15/16

Метки: доступа, общей, приоритетного, шине

...регистра 21, поступают на вход "Захват" микропроцессоров 7.17.п и держат их в пассивном состоянии до прихода следующих управляющих сигналов. На выходе счетчика 19 номера микропроцессора и соответствующего ему регистра количества циклов в момент включения системы формируется нулевой код, который подается на вход дешифратора 13 номера микропроцессора, На выходе дешифратора 13 формируются сигналы, которые через регистр 12 поступают на управляющий вход "Чтение" группы регистров 10,1.10,п количества циклов, причем на вход регистра 10.1 подается сигнал с активным уровнем, а на все остальные - с пассивным. В связи с тем, что содержимое регистра 12, поступающее на схему 15 сравнения нулем "0", равно "0", на ее выходе вырабатывается импульс,...

Многоканальное устройство приоритета для подключения к общей магистрали

Загрузка...

Номер патента: 1714601

Опубликовано: 23.02.1992

Авторы: Ази, Мажников, Попов, Туравинин

МПК: G06F 15/16, G06F 9/50

Метки: магистрали, многоканальное, общей, подключения, приоритета

...содержит сигнальные выходы 1-3, каналы 4, каждый из которых включает запросный вход 5, элементы И 6 - 8, триггеры 9 и 10, элемент 11 задержки, формирователь 12 импульсов, информационный выход 13, элемент И 14, элемент ИЛИ 15, элемент 16 задержки и ответный вход 17,Соединение выходов соответствующих элементов каналов 4 на сигнальных выходах 1 и 2 реализует функцию МОНТАЖНОЕ И, а на сигнальном выходе 3 - МОНТАЖНОЕ ИЛИ.В каждом канале 4 запросный вход 5 соединен с первыми входами первого 6, второго 7 и четвертого 14 элементов И и входом формирователя 12 импульсов, выход которого соединен с входами сброса первого 9 и второго 10 триггеров, выход первого элемента И 6 соединен с вторым входом второго элемента И 7 и...

Устройство управления нагрузкой коммутационной среды мультипроцессорной системы

Загрузка...

Номер патента: 1730634

Опубликовано: 30.04.1992

Авторы: Емелин, Маматов, Пешков, Сердцев

МПК: G06F 15/16

Метки: коммутационной, мультипроцессорной, нагрузкой, системы, среды

...в буферный регистр. Элементы ИЛИ 22 служат для объединения сигналов записи в б;- ферные регистры от всех входных интерфейсов 9 и 10, Получив подтверждение о записи буферные оегистры блока 18 управления возвращаются в исходное состояние и данный входной интерфейс готов к работе. Такой способ построения коммутационных узлов является общепринятым.При возрастании общего количества пакетов (нагрузки на сеть) падает производительность сети, и при дальнейшем50 55 повышении нагрузки она может перейти в состояние блокировки.Для устранения эффекта блокировки применяются методы и устройства локального и глобального управления нагрузкой на сеть. Для управления нагрузкой использованы средства аналоговой техники.1. Производится преобразование...

Коммутационное устройство

Загрузка...

Номер патента: 1730635

Опубликовано: 30.04.1992

Авторы: Бартини, Макаревич, Пролейко, Сивцов

МПК: G06F 15/16

Метки: коммутационное

...блока коммутации объединены и подключены к второму управляющему входу)-го блока коммутации и)-му управляющему входу первой группы матричного коммутатора,)-й тактовый вход группы которого подключен к третьему управляющему входу каждого )-го блока коммутации матричного коммутатора и соединен с всеми третьими управляющими входами коммутаторов )-го блока коммутации, четвертые управляющие входы всех коммутаторов каждого )-го блока коммутации объединены и подключены к четвертому управляющему входу)-го блока коммутации и)-му управляющему входу второй группы матричного коммутатора введены второй и третий мультиплексоры, третий и четвертый дешифраторы, схема сравнения, второй элемент И, М блоков модификации адреса, причем второй выход...

Распределенная система управления

Загрузка...

Номер патента: 1732345

Опубликовано: 07.05.1992

Авторы: Карпов, Мясников

МПК: G06F 15/16, G06F 9/06

Метки: распределенная

...программируемую логическую матрицу (ПЛМ) 41, генератор 42 тактовых импульсов, регистр 43 сдига, регистр 44 режимов, регистр 45 состояния, буферный регистр 46, регистр 47 расширения адреса, счетчик 48 адресов, первый ВЯ-триггер 49, 0-триггер 50, второй ВЯ-триггер 51, первый 52, второй 53, третий 54 и четвертый 55 шинные формирователи, первый 56, второй 57 и третий 58 элементы ИЛ И, элемент И 59, элемент И-НЕ 60, первый 61, второй 62 и третий 63 элементы НЕ и шину 64 адреса- данных. Первый, второй и третий входы ПЛМ 41 соединены с выходами первого, второго и третьего разрядов регистра 43 сдвига соответственно, четвертый вход ПЛМ 41 подключен к выходу четвертого разряда регистра 43 сдвига и к входу сброса первого ВЯ-триггера 49, вход...

Мультипроцессорная система

Загрузка...

Номер патента: 1732351

Опубликовано: 07.05.1992

Авторы: Гончаренко, Жабин, Ткаченко

МПК: G06F 15/16

Метки: мультипроцессорная

...со стороны системной шины 2, так и со стороны локального канала 36., через кото рый процессор 38. о "уществляет обмен информацией со своей локальной памятью 37. и своим таймером 40При поступлении команды обращения к локальной памяти (" Открыть локальную па мять") конфигурация вычислительного блока 11, подчиненного процессорного блока 5. изменится и будет иметь вид, показанный на фиг, 9. В этом случае локальная память 37. и регистр 39. состояния подклю чены к системной шине 2, т.е, доступны для управляющего процессорного блока 5.1,В процессе обращения к локальной памяти 37, со стороны системной шины 2 процессор 38. вычислительного блока 11. переводится в режим ожидания (например, подачей с выхода 6-го разряда регистра 39состояния...

Вычислительная система

Загрузка...

Номер патента: 1734101

Опубликовано: 15.05.1992

Авторы: Вашкулат, Гегечкори, Мазурчук, Стасюк, Таранушко

МПК: G06F 15/16

Метки: вычислительная

...(2 г;1)-й информационный вход блока подключен к первому информационному входу 1-го сумматора, 2 1-й информационный вход блока подключен к второму информационному входу Ь-го сумматора и к входу 1 го элемента НЕ.Вычислительная система (фиг. 1) работает следующим образом,В режиме работы блока 9 вычисления квадратного корня во время цикла считывания центрального процессора 1 в соответствии с временной диаграммой (фиг. 4) реализуется выдача адреса с выхода мультиплексорной шины процессора 1 на вход проницаемого регистра-защелки 5. Через время т 1, равное задержке сигнала в регистре-защелке 5, с его выхода значение адреса поступает на шину адреса и далее на адресный вход блока 14 регистров. Кроме того, значения двух старших разрядов А...

Двухканальная резервированная вычислительная система

Загрузка...

Номер патента: 1734251

Опубликовано: 15.05.1992

Авторы: Дмитров, Миневич, Подзолов, Тимонькин, Ткаченко, Файвинов, Харченко, Хлебников

МПК: G06F 15/16, H05K 10/00

Метки: вычислительная, двухканальная, резервированная

...40. На его выходе имеется единичный сигнал, который открывает коммутатор 40 для прохода информации с выхода регистра 35,Работа блока 2.К контроля и управления реконфигурацией начинается с приходом кода задачи на вход 31. Код задачи с входа 31 сопровождается импульсом на входе 32, по заднему фронту которого происходит запись кода задачи в регистр 35, По очередному синхроимпульсу с входа 33 код задачи переписывается в регистр 37, задавая тем самым адрес выборки начальной микрокоманды, Выбранная микрокоманда поступа5 10 15 20 25 30 35 40 45 50 55 еть на выход 34.К в качестве сигнала прерывания, запуская систему в работу.Далее блок 2.К контроля и управления реконфигурацией ведет постоянный контроль состояния системы. Если появляется...

Многопроцессорная система

Загрузка...

Номер патента: 1735863

Опубликовано: 23.05.1992

Авторы: Булай, Тулакин

МПК: G06F 15/16

Метки: многопроцессорная

...19 ведет к установке "0" на выходе элемента И 43. Сигнал с.выхода элемента И 43 заставляет процессорный элемент 8 перевести в отключенное состояние все свои выходы и Ъключает шинный Формирователь 9, тем самым внутренняя магистраль 20 выбранного контроллера подключается к системной магистрали 15, Одновременно с этим сигнал с выхода элемен та И 33 (шина 19) задержанный наэлементе 3 Ь задержки, запрещает Формирование сигнала на выходе 17 и устанавливает в "0" сигнал на выходе элемента ИЛИ-НГ 37 Задержка необходима для обеспечения требуемой предустановки адреса по отношению к сигналу обмена на внутренней магистрали выбранного контроллера. Величина задержки зависит от быстродействия шинного Формирователя 9 и пропускной способности...

Устройство обработки информации

Загрузка...

Номер патента: 1735864

Опубликовано: 23.05.1992

Авторы: Родина, Сердюкова, Спирова, Тяпкин

МПК: G06F 15/16

Метки: информации

...При одновременном поступленииадреса процессора и внешнего адресас входной адресной шины предпочтениеотдается внешнему адресу, С выходамультиплексора 1 адрес выдается в ГПданного модуля, с выхода мультиплексора 4 адрес выдается нэ выходной адресный регистр 3 и далее на выходнуюадресную шину в (1+1)-й модуль, Приобращении процессора в собственную 0 15 20 25 30 35 ОП по записи число с выходной шинызаписи процессора поступает нэвход РП,Число, считанное из ОП данного .модуля, передается на вход мульти-плексора 2, если оно относится к процессору данного модуля, или на входмультиплексора 5 если оно относится к процессору другого модуля. Число, принимаемое от (+1)-го модуля,поступает с входной числовой шинына вход мультиплексора 2, если...

Отказоустойчивое устройство для управления реконфигурацией вычислительного комплекса

Загрузка...

Номер патента: 1735865

Опубликовано: 23.05.1992

Авторы: Алиханян, Магалян

МПК: G06F 15/16

Метки: вычислительного, комплекса, отказоустойчивое, реконфигурацией

...с процессором спервого по третий отказоустойчивогоустройства подключены к одноименнымвходам-выходам трех устройств управления, выход информации о состоянии первого устройства управлениясоединен с одноименными первыми вхо"дами второго и третьего устройствЗО управления, выход информации о сос 1 тоянии второго устройства управленияподключен к одноименному первому входу первого устройства управления ивторому входу третьего устройства упЗ 5 равления, выход информации о состоянии третьего устройства управленияподключен к .одноименным вторым входампервого и второго устройств управления, выход- вход управления реконфи 4 О гурацией каждого из устройств управления соединен с одноименным вхо"дом-выходом групповогс переключателяинтерфейсов, первая...

Многопроцессорная система

Загрузка...

Номер патента: 1735866

Опубликовано: 23.05.1992

Авторы: Бек, Дмитров, Тимонькин, Ткаченко, Харченко, Чернышов

МПК: G06F 15/16

Метки: многопроцессорная

...поэтому для нормальной работы системынеобходимо, цтобы процессоры выста.вили код результатов решения в пау"эах между импульсами с входов 45 аснимали после того, как получат сиг.нал о том, что код принят (поступитна соответствующий вход 37 1-37,п).Кроме того, два процессора, решающиеодну задачу, выдают коды результатарешения задачи в пределах, одноготакта импульсов с входа 45.После того, как коды результатоврешения задачи запишутся в регйст ры 17,К и 17,М, появляются единичные сигналы на выходах элементов ИЛИ31,К и 31,М, которые аереэ элементыИ 27.К, 27,М поступают в. блок 2 при"оритетов в качестве запросов.на .подфф клюцение к выходу коммутатора 3.Блок 2 приоритетов анализирует запросы, поступающие от всех каналов,и подключает...

Волновая коммутационная ячейка

Загрузка...

Номер патента: 1741125

Опубликовано: 15.06.1992

Авторы: Максименко, Ракошиц

МПК: G06F 15/16, G06F 7/00

Метки: волновая, коммутационная, ячейка

...процессов один из элементов И-НЕ 12, блокируя вход другого, оказывается подключенным к одному из входов 17, находящемуся под потенциалом поиска.Допустим, что потенциал поиска принимается элементом 12, При этом его инвертируемое значение с выхода элемента 12 прикладывается к входам со второго по (п+1)-й элементов И-НЕ 12, изолируя ячейку по-остальным входам и входу элемента И-НЕ 8. Инвертируясь элементом 8, потенциал поиска распространяется с первого по и-й выходам 23 на смежные ячейки в виде единичного потенциала. Так, в макроузле последовательно формируется концентрически расходящаяся волна потенциала поиска с центром в ячейке-источнике, Эта волна охватывает все исправные и незанятые в данный момент ячейки макроузла, Если ячейка...

Многопроцессорная система

Загрузка...

Номер патента: 1741144

Опубликовано: 15.06.1992

Авторы: Бек, Дмитров, Тимонькин, Ткаченко, Харченко, Чернышов

МПК: G06F 15/16

Метки: многопроцессорная

...(допустим, в процессоры 42,К и 42,М). В этом случае на инверсном выходе триггера 22.К будет единичный сигнал. Элемент И 14.К будет открыт. Сигналы с выхода элемента ИЛИ 31.К поступят через открытый элемент И 14.К в блок 2 приоритетов в качестве сигнала запроса. Блок 2 приоритетов анализирует все поступившие запросы и выдает единичный сигнал на одном из выходов 12.1 - 12,п. Если нет более высокоприоритетных запросов, то выдается единичный сигнал на выходе 12,К, разрешая проход кода задачи и кода результата решения задачи с выходов регистров 16.К и 17,К соответственно через коммутатор 3, Код задачи с выхода коммутатора 3 поступает на входы всех блоков сравнения 20.1-20.п, на другие входы которых поступают коды с выходов...

Электронная вычислительная машина с прямым доступом в память

Загрузка...

Номер патента: 1751776

Опубликовано: 30.07.1992

Автор: Потапенко

МПК: G06F 15/16

Метки: вычислительная, доступом, память, прямым, электронная

...памяти 40 4 щ и с третьими входами задания режимов М блоков управления па мятью З,Зп, выходы 18 признака обращения к памяти операционного блока 1 и контроллера 2 прямого доступа в память обьединены через МОНТАЖНОЕ ИЛИ и соединены с входами запуска М блоков управления памятью 30."Зт, вцход подтверждения выборки 6 контроллера прямого доступа 2 соединен с входом подтверждения блокировки операционного блока 1 и с входами задания режима М блоков управления памятью 33 п, информационный вход-выход 7 операционного блока 1 через информационную шину соединен с информационным выходом контроллера 2 прямого доступа в память и с первыми информационными входами-выходами М блоков управления памятью 3,3 п 1, выход требования 8 передачи блока...

Резервированная вычислительная система

Загрузка...

Номер патента: 1753479

Опубликовано: 07.08.1992

Авторы: Бек, Кукуруза, Тимонькин, Ткаченко, Харченко, Чернышов

МПК: G06F 11/18, G06F 15/16

Метки: вычислительная, резервированная

...И 51, открывая его для прохождения тактового импульса,Элемент И 51 формирует тактовый импульс сигнала, поступающий на ходы синхронизации регистров 38 и 39 Система работает в режимах нормального функционирования и функционирования при сбоях.55 Режим 1, Предположим, что необходимо решить некоторую задачу Е, В исходном состоянии все регистры, счетчики, дешифратор, триггеры, счетчики обнуления, за исключением триггеров регистра 54 и триггеров регистров 30 блоков 1-3, соответствующих"1". В результате на выходе мажоритарногоэлемента 5 присутствует единичный сигнал"Конец решения" (фиг. 6),На вход устройства поступает код задачи 2, По тактовому импульсу т 1 в регистр 6записывается код задачи Е, Триггер 11 устанавливается в единичное состояние,...

Резервированная вычислительная система

Загрузка...

Номер патента: 1755400

Опубликовано: 15.08.1992

Авторы: Коберник, Николаев, Сидоров

МПК: G06F 15/16, H05K 10/00

Метки: вычислительная, резервированная

...нулевые сигналы, свидетельствующие о готовности процессоров принять данные, Так как на выходах 56, 57, 58 не все единицы, то на выходе четвертого элемента И 45 нулевой потенциал, который открывает по запрещающему входу элементы группы запрета 44, разрешая прохождение управляющих сигналов 56 на первый коммутатор 42 связей, 57 - на второй коммутатора 43 связей, 58 - на первый коммутатор 42 связей, На 21 коммутаторе ввода-вывода будет., -. осуществлена следующая коммутация. Код 10 на входах 56, 58 обеспечивает соединение входа 17 и выхода 18 коммутатора ввода-вывода, что показано на фиг.7 а, Код 10 навходе 57 и выходе четвертого 45 элемента Иобеспечивает соединение входа 17 и выхода20 коммутатора ввода-вывода (фиг.7,б).Рассмотрим...

Ячейка однородной среды

Загрузка...

Номер патента: 1756898

Опубликовано: 23.08.1992

Авторы: Бек, Литвиненко, Тимонькин, Ткаченко, Харченко, Чернышов

МПК: G06F 15/16

Метки: однородной, среды, ячейка

...на выход 28 (Ц) ячейки (Ц), поступая на вход 34 х(,-1) ячейки (, )+1), Элемент И 16 открыт, так как на оба инверсных входа элемента И.15 поступают нули в этом режиме работает следующим образом,К моменту появления единицы на входе 32 (Ц) ячейки на входах 37 (-Ц) и 34 х(,-1) со входа 29 Ео и 34 х(, 3-1) ячейки. Едининосительно данного(Ц) ПЭ отказал и в данной строкелевее ПЭ (Ц) есть Отказавший ПЭ, относйтельно которого произведена Описанная горизонтальная перестройка. ца с выхода элемента И 15 проходит черезэлемент ИЛИ 9, открывая тем самым элемент И 16,Все остальные элементы И ячейки (Ц) Единица, появившаяся на входе 32 (Ц) созакрыты, следовательно изменений сигна- ответствующей ячейки и свидетельствуюлов на остальных выходах не...

Устройство для обработки информации

Загрузка...

Номер патента: 1758649

Опубликовано: 30.08.1992

Авторы: Потапенко, Рыбаков

МПК: G06F 11/18, G06F 15/16

Метки: информации

...одноименным входам всех резервируемых 13 выцислительных каналов, первый-третий входы установки резерва 64164 з устройства подключены к входам установки, соответственно, первого - третьего 38-40 триггеров,40 выходы которых подключены ко входам включения 60160 з одноименных 13 резервируемых вычислительных каналов и через одноименные элементы НЕ 2426 к первым входам, соответственно, четверто 50 55 го-шестого 3032 элементов И, вторые входы шестого 32. четвертого 30 и пятого 31 элементов И подключены к выходам первого 24, второго 25 и третьего 26 элементов НЕ, соответственно, а третьи входы - к выходам, соответственно, третьей 10, первой 8 и второй 9 схегл сравнения, выход четвертого 41 триггера подключен к первым.входам первого 27 и второго...

Вычислительная система

Загрузка...

Номер патента: 1777148

Опубликовано: 23.11.1992

Авторы: Бабаян, Волконский, Горштейн, Ким, Назаров, Сахин, Семенихин

МПК: G06F 15/16, G06F 15/76

Метки: вычислительная

...зто процессор 2-1), по шине 7 производит инициализацию процессора ввода-вывода 3-1, имеющего младший номер в системе, после чего последний по каналам обмена 8 пересылает операционную систему с внешнего10 15 20 30 35 40 45 50 запоминающего устройства в общую оперативную память 1-1 - 1-8.Путь передачи из процессора ввода-вывода 3-1 по шине 7 в коммутатор 23 ввода- вывода центрального процессора 2-1 и через устройство сопряжения 21 по шине 6 в устройства 1 оперативной памяти. После выполнения этой пересылки все центральные процессоры 3 загружают операционную систему по шине 6 из устройств 1 общей оперативной памяти в свои устройства 22 - локальной оперативной памяти и инициализируют каналы обмена 8 во всех процессорах ввода-вывода...

Многопроцессорная система

Загрузка...

Номер патента: 1783538

Опубликовано: 23.12.1992

Авторы: Бек, Дмитров, Тимонькин, Ткаченко, Харченко, Цветинский, Чернышов

МПК: G06F 15/16

Метки: многопроцессорная

...быть нулевая информация.В блоке 1 регистров дешифратор 123 выдает управляющие сигналы записи очередной задачи в тот или иной канал, Задачи с наибольшей степенью важности записываются в канале 124.1, а с наименьшей - в канале 124,3.Код важности задачи - это двухразрядный код, причем задаче с наибольшим кодом важности соответствует код "ОО", задаче, которая должна решаться в двух процессорах соответствует код "01", а задача, которая должна решаться в одном процессоре, несет код "10". В соответствии с этими кодами и управляющие сигналы на выходах дешифратора 123 появляются для канала 124.1-124,2-124.3;В регистрах 118.1-118,1 всех каналов 10 15 20 25 предусмотрен разряд лишь для второго разряда кода важности, т.е. в этом разряде...

Устройство для коммутации многоадресных сообщений

Загрузка...

Номер патента: 1784991

Опубликовано: 30.12.1992

Авторы: Глуховец, Ивченко, Талалаев

МПК: G06F 15/16

Метки: коммутации, многоадресных, сообщений

...входы тех элементов И 11, которые ведут к абонентам-получателям с адресами, для которых выполняется условие логического включения. После окончания цикла работы блока 8 по сигналу из блока 5 через соответствующие элементы И 11, открываются соответствующие ключи 12 для выдачи текстовой части сообщения. Одновременно сигнал из блока 5 поступает на третий вход входного ключа 1, открывая его для приема очередного сообщения. По сигналам блока 5 устанавливаются в "0" триггеры 10 и подготавливается к очередному циклу блок 8,Таким образом, обеспечивается высокое быстродействие устройства, так для кодовой комбинации дизьюнктивного кода справедливо соотношение Я пМ,где й - длина кодовых комбинаций дизьюнктивного кода;20 30 ветственно к входу...