G06F 15/16 — сочетание двух или более вычислительных машин, каждая из которых снабжена по меньшей мере арифметическим устройством, программным устройством и регистром, например для одновременной обработки нескольких программ

Страница 3

Устройство для ввода информации

Загрузка...

Номер патента: 980100

Опубликовано: 07.12.1982

Авторы: Антонов, Балаев, Журавлев, Козлов, Корсаков

МПК: G06F 15/16

Метки: ввода, информации

...первого дешифратора и подключен к выходу накопителя, второй вход соединен с выходом блока сравнения и с входом блока переключения режимов обработки информации, первый выход распределителя соединен с первым входом накопителя, третий и. четвертый входы и второй и 10 третий выходы являются соответствующими входами и выходами устройства, второй вход накопителя и вход второго дешифратора объединены и являются информационным входом устройства, выходы 15 дешифраторов подключены к соответствующим входам счетчика, выход которого соединен с первым входом блока сравнения, второй вход которого подключен к выходу регистра, выходы задатчика кода соединены с соответствующими входами блока ключей, выход которого подключен к входу регистра.5...

Устройство для контроля двухпроцессорной системы

Загрузка...

Номер патента: 1013962

Опубликовано: 23.04.1983

Авторы: Гурьев, Епинин, Куракин, Платонов, Сокирко, Тарасов, Шанин

МПК: G06F 15/16

Метки: двухпроцессорной, системы

...устройства, входные шимента ИЛИ, выходом соединенного с ны 28 и 29 отказа процессора устсоответствующей выходной шиной пуска ройства, входные шины ЗО тактовыхпосле отказа устройства, а вторым импульсов устройства, входные шивходом - с соответствующей вход- ны 31 и 32 установки режима процесной шиной отказа. контролируемого соров устройства, выходную шину 33процессора, выход первого элемента . начального сброса устройства, выИЛИ соединен с соответствующей ши ходные шины 34 сброса процессораной сброса контролируемого процес- устройства, выходные шины 35 началь.сора, счетный вход сЧетчика времени ного пуска процессора устройстваподключен к выходу четвертого эле- и выходные шины 36 пуска после отмента И, первым входом соединенного...

Многопроцессорная вычислительная система

Загрузка...

Номер патента: 751238

Опубликовано: 15.07.1983

Авторы: Бирюков, Виленкин, Головань, Жуков, Затуливетер, Итенберг, Костелянский, Медведев, Набатов, Пивоваров, Прангишвили, Резанов, Фищенко

МПК: G06F 15/16

Метки: вычислительная, многопроцессорная

...управления, информационнойшиной и буферной памятью, второйвход которой соединен с седьмымвходом процессора, память и буферная память соединены двустороннейсвязью между собой, а узел загрузки содержит счетчик, коммутатор,шифратор и регистр, причем, первый и второй выходы счетчика соединеныс первым и вторым выходами узла, первый вход которого через последовательно соединенныерегистр и шифратор соединены с первым входом коМмутатора, второй вход которого является вторым входом узла, а третийвход соединен со вторым выходомсчетчика, выход коммутатора соединен с входом счетчика и третьим. выходом узла.Функциональная охема многопроцессорной вычислительной системы представлена на чертеже и содержит следующие блоки: процессоры 1, операционный...

Оптико-электронное устройство хранения и отображения информации

Загрузка...

Номер патента: 1048491

Опубликовано: 15.10.1983

Авторы: Васильев, Гибин, Кибирев, Панков, Пен, Твердохлеб

МПК: G06F 15/16

Метки: информации, оптико-электронное, отображения, хранения

...блок связан с буферным многоканальным накопителем, который через пятый механический транспортный блок связан с блоком отображе ния и копирования данных, подключенным через интерфейсный блок к блоку управ ления, буферный многоканальный накопитель подключен к интерфейсному блоку.Блок отображения и копирования содержит набор визуализаторов по числу каналов в буферном многоканальном накопите-. ле, причем каждый визуализатор содержит узел ввода, узел обработки данных, узел визуализации и узел считьвания данных с голографических микрофиш, подключенный к узлу обработки данных, соединен ному с узлом ввода и узлом визуализа- . циивАссоциативный накопитель содержит узел управления, голографический накопитель, фотоматричный параллельный...

Коммутатор для многопроцессорной системы в поле галуа (2 )

Загрузка...

Номер патента: 1057951

Опубликовано: 30.11.1983

Автор: Никитюк

МПК: G06F 15/16

Метки: галуа, коммутатор, многопроцессорной, поле, системы

...8-5 и 8-6. Эти связи определяются позициями единиц в столбцах матрицы Н, если счет вести сверху вниз. Причем при изменении числа е такие связи носят нерегулярный харак тер и их невозможно задать с помощью рекуррентных соотношений. Остается поэтому общепринятый способ заданиясвязей с помощью матрицы Н.Блок 10 умножения элементов вполе 6 г(2 )содержит элементы И 14"0-,14-8 и элементы 15-9-15-11 сумма помодулю два.сумма поКоммутатор работает следующим образомм.Пусть необходимо передать сигнал от входа 0 на вход 3триггера 13-3 группы. 8 этом случае на входы1-1" 11-3 дешифратора 7 подается код а.= 100, который дешифрируется, при этом открывается элемент И 8-.0. Сиг.нал с выхода этого элемента поступает на вход схемы 9-0 сумма по модулю два....

Мультипроцессорный крейтконтроллер

Загрузка...

Номер патента: 1072054

Опубликовано: 07.02.1984

Авторы: Александр, Ангел, Костадин, Любомир

МПК: G06F 15/16

Метки: крейтконтроллер, мультипроцессорный

...5, мультиплексором 6, адресным регистром 7, регистром 8 страниц, процессором 9 об работки прерываний, адресным регистром 10 данных, регистром 11 данных,микропроцессорной магистралью 3, магистралью 12 системы КАМАК, причемпрограммная память 5 соединена с 50 микропроцессорной магистралью 3, регистром 8 страниц, мультиплексоромб и адресным регистром 10 данных,мультиплексор б соединен с микропроцессорной магистралью 3 н адреснымрегистром 7 программной памятью,при этом адресный регистр 7 программной памяти соединен с микропроцессорной магистралью 3; регистр 8 страниц связан и с магистралью 12 КАМАК;процессор 9 обработки прерываний, 60 адресный регистр 10 данных и регистр11 данных соединены и с микропроцессорной магистралью 3 и...

Устройство для обработки данных

Загрузка...

Номер патента: 1156086

Опубликовано: 15.05.1985

Авторы: Головань, Заблоцкий, Радкевич

МПК: G06F 15/16

Метки: данных

...всех процессо-,ров, вход и выход счетчика адресакаждого процессора соединены соответственно с выходом генератора синх.роимпульсов и вторым адресным входом блока памяти микропрограмм тогоже процессора, а первый и второй входы и выход схемы сравнения каждогопроцессора подключены соответственно к выходу регистра адреса2 еаза 3 ыбюрка ррагиенпт микропрограммь из одщеи"имли микрощогуаии Ю;ыбсрка иикокоиднд и йока 10 и быпозиениеФиг.б Составитель Г, Виталиевсеенко Техред Т.фанта (орректор , ДМ, Демчи Редактор Л дписное Тираж 710 Зак ектнсударственного комитета СССРм изобретений и открытийква, Ж, Раушская наб., д.1, . 4СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 19) (1) 4(Р 1) С 06 Р 15/16 яющих вы ход бло ена к группе упра стройства, первый...

Устройство обработки дискретной информации

Загрузка...

Номер патента: 1156087

Опубликовано: 15.05.1985

Авторы: Головин, Денищенко, Ерзаков

МПК: G06F 11/18, G06F 15/16

Метки: дискретной, информации

...(БС) .Устройство (фиг. 1) содержит про цессоры 1-3, мажоритарные элементы 4, блок 5 синхронизации, магистральные усилители 6-9, элемент НЕ 10, блок 11 контроля, вход 12 устройства.Блок 11 контроля (фиг. 2) содер жит группу дешифраторов 13 элементы ИЛИ 14-16, элемент НЕ 17, счетчик18-20, мажоритарный элемент 21.Блок 5 синхронизации (фиг. 3) содержит К групп элементов задержки 22,25элемент И-НЕ 23, элемент ИЛИ-НЕ 24, формирователь 25 импульса, группу из К мажоритарных элементов 26.Устройство работает следующим образом. 30В исходном состоянии первый, второй и третий магистральные усилители 6-8 находятся в режиме "Ввод", а четвертый 9 - в закрытом состоянии. На первые управляющие входы поступает сигнал лог. 0" с выхода элемента НЕ...

Мультипроцессорная система

Загрузка...

Номер патента: 1156088

Опубликовано: 15.05.1985

Авторы: Белицкий, Малиновский, Палагин, Сигалов

МПК: G06F 15/16

Метки: мультипроцессорная

...чтопараллельная программа состоит издвух ветвей;Ветвь 1,Ь 1, Захватить семафор ветви 1,Считать А.зом,Каждый процессор 1 может обращаться к общему запоминающему устройству 2 и к коммутатору общих устройствввода-вывода 3 с помощью магистралей5, 6 и 7. При необходимости использовать эти магистрали процессор устанавливает высокий уровень на своем 23выходе запроса шин. Сигналы запросашины, поступающие от всех элементарных процессоров, анализируются блоком 4, который устанавливает сигналвысокого уровня на входе разрешения 30шины того из запросивших шину элементарных процессоров, чей приоритетмаксимален.Каждый из элементарных процессоров, получив сигнал РазРешения шины, Зиспользуя магистрали 5-7, выполняетобращение к устройству 2 или...

Трехканальная резервированная вычислительная система

Загрузка...

Номер патента: 1156273

Опубликовано: 15.05.1985

Авторы: Овчинников, Самсонов, Субботин

МПК: G06F 11/18, G06F 15/16

Метки: вычислительная, резервированная, трехканальная

...23 двунаправленные 45 выводы связи; выход запрета 24 соединен с выходом элемента 4 НЕ, вход которого соединен с выходом 20 прерывания. Выходы всех разрядов контрольного регистра 10 соединены 50 со входами элемента 11 ИЛИ, входы всех разрядов - с выходами соответствующих элементов 9 И, а последовательный вывод - с выходом 21 для последовательной передачи ин формации устройства диагностического контроля 3, выход 20 прерывания которого соединен с выходом элемен 73 гта ИЛИ, а информационные входы 15-17 и 12-14 и выходы 8 и 19 - со входами и выходами перво,го и второго мажоритарных элементов 5, выходы которых соединены с первыми входами первого и второго элементов сравнения 6 соответственно, вторые входы которых соединены с соответствующими...

Трехканальная резервированная вычислительная система

Загрузка...

Номер патента: 1156274

Опубликовано: 15.05.1985

Авторы: Кенин, Пьянков

МПК: G06F 11/18, G06F 15/16

Метки: вычислительная, резервированная, трехканальная

...устройства к вычислительному устройству. По выходам связи 27 и 28 в каждое устройство диагностического контроля блоков 9 анализа поступает информация о состоянии . (исправности или неисравности) каналов системы, что позволяет однозначно фиксировать номер неисправного канала во всех каналах системы при работе в режиме трехканального резервирования и фиксировать неисправность одного из каналов при работе в дуплексном режиме. По управляющим входам 30 в устройство диагностического контроля каждого канала на управляющие входы мультиплексоров поступает двухраэрядный код задания режима работы системы, соответствующий одному из трех выполняемых режимов. функциональное назначение связей между вычислительными устройствами 1 состоит в обеспечении...

Устройство связи для вычислительной системы

Загрузка...

Номер патента: 1164722

Опубликовано: 30.06.1985

Авторы: Заблоцкий, Самусев, Спасский, Яскульдович

МПК: G06F 15/16

Метки: вычислительной, связи, системы

...мультиплексора подключены к выходам управления работой второго мультиплексора блока управления канала связи, вход состояния регистра передачи которого и выходы подтверждения приема и признака приема подключены к группе управляющих входов-выходов канала связи, а в каждом межгрупповом, коммутаторе выходы регистра адреса предыдущей группы подключены к четвертой группе информационных входов блока сравнения межгруппового коммутатора, первые и вторые группы информационных входов второго и третьего мультиплексоров объединены и подключены к первой и второи группам информационных входов меж. группового коммутатора соответственно, выходы первого, второго и третье-, го мультиплексоров подключены к входам первого, второго и третьего реги стров...

Устройство для связи независимо работающих подсистем обработки данных

Загрузка...

Номер патента: 1166129

Опубликовано: 07.07.1985

Авторы: Арсенин, Гордон

МПК: G06F 15/16

Метки: данных, независимо, подсистем, работающих, связи

...прерывания и узел 10 выбора номера ЭВМ, включающий наборное поле 11 номера ЭВМ, схему 12 сравнения принимаемого номера, первые входы которой подключены к наборному полю номера ЭВМ, а вторые входы - к линиям данных второй группы входов-выходов обмена, первый элемент И 13, первый вход. которого подключен к выходу схемы сравнения, усилитель-приемник 14 сигнала, выход которого подключен к второму входу первого элемента И, усилитель-нередатчик 15 сигнала, выход которого, как и вход усилителя-приемника, подключен к двунаправленному входу-выходу передачи-приема сигнала-идентификатора номера ЭВМ на третьей группе входов-выходов 7 обмена, второй элемент И 16, выход которого подключен к входу усилителя-передатчика, .а первый вход подключен к...

Устройство для связи в многопроцессорной системе

Загрузка...

Номер патента: 1180914

Опубликовано: 23.09.1985

Авторы: Дмитриенко, Ланцов

МПК: G06F 15/16

Метки: многопроцессорной, связи, системе

...порта А, действующий навходе 21;19 - квитанция об установлении связи, поступающаянизким уровнем на входвыход 22 из собственного блока 4;В - квитанция, поступающаяна вход-выход 22 от -абонента, связанного спортом А и имеющегособстьенный .номер 3+равныйСигнал с выхода блока 5 поступает на входы элементов И 9 и 10 где1 формируются сигналы х и х. вклю 1чения канала с учетом состояния Тв ,(вход 25) выходного порта В с которым согласно значению должно произойти соединение:х=ЛТ х, х =ЛТ х,1 81 2 В 2Одновременно сигналы х и х ис 7 пользуются для Формирования в блоке 20 квитанции:Ю =рС (х х ), (3) где С - синхросигнал на вход Далее работа устройства опреде ется блоком 4, диаграмма перех которого показана на Фиг.3, где Зов исходное...

Система коммутации вычислительных устройств, устройство коммутации связи и устройство сопряжения

Загрузка...

Номер патента: 1180915

Опубликовано: 23.09.1985

Авторы: Бокарев, Криворученко, Кузнецов, Садонина, Смирнов

МПК: G06F 15/16

Метки: вычислительных, коммутации, связи, сопряжения, устройств

...элементы И 30-34, и с первой по третью группы элементов ИЛИ 35-37, первый и второй элементы ИЛИ 38 и 39, с первого по третий элементы НЕ 40-43, элемент 44 задержки, выходы 45 шин данных, выход 46 линии "Запрос на передачу данных", выход 47 линии "Запрос на передачу состояния", вход 48 синхронизации данных, вход 49 линии "Запись", вход 50 линии "Чтение", вход 51 линии начальной выборки, вход 52 линии "Адрес канала", входы 53 шин канала, вход 54 линии "Информация канала", вход 55 линии "Считы 110 вание адреса", вход 56 линии "Считывание информации абонента".Устройство 8 сопряжения (фиг.3) содержит с первого по третий усилители-приемники 20.1-20.3 с первого по четвертый усилители-передатчики 21.1-21.4 передатчики, дешифратор 57 номера...

Устройство для сопряжения вычислительных машин в многопроцессорной вычислительной системе

Загрузка...

Номер патента: 1191915

Опубликовано: 15.11.1985

Авторы: Горбачев, Пуйто, Сакун, Тушин

МПК: G06F 15/16

Метки: вычислительной, вычислительных, машин, многопроцессорной, системе, сопряжения

...триггера 5 ответа, являющийсявыходом 38 квитирования, долженбыть соединен со всеми смежнымиустройствами, а именно с одним изих входов квитирования,.Регистр 6 приема информации обес"печивает хранение принятой извнеинформации.Буферный усилитель 7 информацииобеспечивает передачу принятой информации в ЭВМ для обработки,Буферный усилитель 8 подтверждения предназначен для выдачи в ЭВИ че"реэ второй информационный выход 29устройства состояния группы иэ Нвходов подтверждения.Коммутатор 9 запросов обеспечивает выбор одного иэ сигналов запросана установление сеанса связи, поступивших на один из его внешнихвходовКоммутатор 10 сопровождения предназначен для выбора одного из входов 37 сопровождения, соединенного стем смежным устройством, с...

Устройство для сопряжения процессоров в многопроцессорной вычислительной системе

Загрузка...

Номер патента: 1211747

Опубликовано: 15.02.1986

Авторы: Горбачев, Сакун

МПК: G06F 15/16

Метки: вычислительной, многопроцессорной, процессоров, системе, сопряжения

...противном случае выход буферного усилителя 7 находится в третьем состоянии (высокого импеданса).Мультиплексор 8 запросов обеспечивает выбор одного из сигналов запроса на установление сеанса связи, йоступивших на один из Х его внешних вхсщов, в соответствии с управляющей информацией на своем управляющем входе. Выход мультиплексора 8 запроса подключен к первому выходу35 прерывания устройства и к первому входу счетчика 12 каналов. Мультиплексор 9 сопровождения предназначен для выбора одного из входов 40 сопровождения; соединенного с тем смежным устройством, с которым установлен сеанс связи и от которого принимается информация. Выход мультиплексора 9 сопровождения соединен с вторым выходом 36 прерывания устройства.Входной мультиплексор 10...

Устройство для многоуровневой коммутации процессоров и блоков памяти

Загрузка...

Номер патента: 1213474

Опубликовано: 23.02.1986

Автор: Березкин

МПК: G06F 13/00, G06F 15/16

Метки: блоков, коммутации, многоуровневой, памяти, процессоров

...в устройстве3 пути передачи информации удерживаются при наличии на соответствующемвходе единичного сигнала запроса,после снятия которого элементы устройства 3 освобождаются для постро=ения очередного пути для связи про -цессора с блоком памяти,Матричные коммутаторы -го уровня (группы) коммутации модулей коммутации запросов и модулей коммутацииданных связаны своими выходами с вхо"дами матричных коммутаторов (К )-гоуровня (группы) коммутации того же модуля по прпщипу двоичного дерева, При этом обеспечивается полнодоступная связь на первом уровне коммутации между парой входов (четным и нечетнымвходами) и парой выходов каждого матричного коммутатора первого уровня.На втором уровне между четверкой10 входов и четверкой выходов двух мат -ричных...

Мажоритарно-резервированная управляющая система

Загрузка...

Номер патента: 1221658

Опубликовано: 30.03.1986

Авторы: Гройсберг, Рохлин

МПК: G06F 11/16, G06F 15/16

Метки: мажоритарно-резервированная, управляющая

...9 блока 3 второго канала сигнал о неисправности блока 2 поступает на вход 11 коммутатора 5 второго канала и вход 12 коммутатора .5 первого канала. В результате, элементы 6 и 7 второго канала отключены, а элементы 6 и 7 первого канала попеременно через цикл работают на адресно-информацион 58 6но-управляющие шины 16 и 17 соответственно первого и второго каналов,Более того если обнаруживается неисправность еще в одном из оставшихся блоков 2, принадлежащих первомуили третьему каналам, то и в этомслучае система сохранит работоспособность, так как исправный блок 2 одного из каналов, например, третьего,через адресно-информационно-управляющие шины 18 и 16 попеременно (черезцикл) обслуживают блоки 8 своеготретьего и первого каналов...

Децентрализованная система коммутации

Загрузка...

Номер патента: 1228110

Опубликовано: 30.04.1986

Авторы: Касторский, Маслова, Петров, Полковников, Романов, Серегин, Сулин, Ширко

МПК: G06F 15/16

Метки: децентрализованная, коммутации

...2, а через вход 8 - запрос на обмен. По адресу из блока 14 считывается код назначенного маршрута между абонентами, а в схеме 15 определяется возможность занять его (по состоянию линий 5), т.е. устанавливается факт незанятости всех входящих в назначенный маршрут информационных шин 3.С приходом по линии б разрешающего сигнала осуществляется .захват маршрута, т,е. устанавливается в "1" триггер 17 и на линиях 5, соответствующих захватываемым информационным шинам 3, появляются логические единицы.В результате срабатывают блоки 9 управления теми коммутаторами 1, которые должны соединить захватываемые информационные шины 3, коммутаторы 1 производят требуемые соединения.После обмена абонент-инициатор 2 снимает запрос на обмен по входу 8, что...

Блок управления для ячейки волновой коммутационной системы

Загрузка...

Номер патента: 1247885

Опубликовано: 30.07.1986

Авторы: Денисенко, Макаревич, Маркин

МПК: G06F 15/16

Метки: блок, волновой, коммутационной, системы, ячейки

...в направленииячейки, осуществляющей передачу сигнала поиска. Таким образом, от ячей"ки к ячейке сигнал выделения, копируя пути прохождения сигнала поиска,достигает вершину-источник. При этомпо образовавшемуся встречному каналу могут быть переданы "квитанции"вершине-источнику в виде кодов вершин-приемников, подключившихся в результате вызова,Процессы распространения сигналов поиска и вь.деления осуществляются без прерывания передачи информации по установленным ранее каналам.Достигается это за счет удержания нашине 34 единичного потенциала, разрешающего элементу И 19 блоков управления всех ячеек принимать признакзанятости, в качестве которого используется наличие в ячейках сигналов поиска и выделения одновременно,При этом...

Устройство для сопряжения процессоров в вычислительных сетях

Загрузка...

Номер патента: 1249525

Опубликовано: 07.08.1986

Авторы: Нерославский, Охинченко, Скверчинский, Тихонов

МПК: G06F 13/36, G06F 15/16

Метки: вычислительных, процессоров, сетях, сопряжения

...и соблюденииочередности передавать сообщение.В случае,еслипредыдущее в очереди устройство не отправило свое сообщение, счетчик 16, на счетный вход которого поступают тактовые импульсы с выхода генератора 14 импульсов, через фиксированный интервал времени дТ формирует сигнал, увеличивающий содержимое счетчика 17 на единицу, тем самым предоставляя возможность отправить сообщение следую 12 Ы 25щему в очереди устройству. Если же рдвляемого шинного формирователя янпредыдущее в очереди устройство отпра- ляется входом - выходом связи с общей вило свое сообщение,то с выхода раздели- шиной устройства, выход входного усителя 6 сигналон поступает сигнал, лителя соединен с входом установкисбрасывающий счетчик 16, который в 5 второго триггера, с...

Устройство для централизованного управления вычислительной системой

Загрузка...

Номер патента: 1259261

Опубликовано: 23.09.1986

Автор: Омаров

МПК: G06F 15/16

Метки: вычислительной, системой, централизованного

...работоспособных процессоров 2, управляющий процессор 1 осуществляет распределение ресурсов и производит загрузку процессоров 2 программами и данными следующим образом. По шине 12 выдается номер процессора 2, который дешифруется дешифратором 45,и открывается коммутатор 46, и по шине 13 осуществляется загрузку блока 39 памяти процессора 2. Кроме того, на регистре 30 текущего адреса команд процессора 2 устанавливается начальный адрес ячейки выполняемой программы, Затем осуществляется загрузка Формирователя 3 циклов, по шине 9 выдается адрес ячейки блока 48 памяти, а по шине 9 - управляющий код. По окончании загрузки блока 48 памяти в счетчик 47 записывается начальный адрес ячейки программы формирования циклов решения задачи. Далее...

Устройство для сопряжения процессоров в конвейерной вычислительной системе

Загрузка...

Номер патента: 1259277

Опубликовано: 23.09.1986

Авторы: Бальва, Марчук, Орлов, Самойлов

МПК: G06F 15/16

Метки: вычислительной, конвейерной, процессоров, системе, сопряжения

...ожидания приема информации процессора 1,0 с блока 4 ответов поступает по одной из шин ответов на вход блока 2 анализа ответов, а с,шины 57 блока 2 анализа ответов поступает на один из информационных входов ключа 72, Выполняя свою про. грамму моделирования процессор 15 выдает на шину 12 адреса код, соответствующий адресу своего блока 2 анализа ответов, на шину 13 управления - управляющие сигналы. Блок 2 анализа ответов принимает по шине 78 код адреса и выдает с дешифратора 70 на управляющий вход ключа 74 сигнал, по которому сигналы управления с шины 79 поступают на выход ключа 7, По сигналу с выхода ключа 74, поступающему на управляющий вход ключа 72, сигнал ожидания через. элемент ИЛИ 75 и мультиплексор 68 поступает на выход 80, а затем...

Устройство для связи в многопроцессорной системе

Загрузка...

Номер патента: 1259279

Опубликовано: 23.09.1986

Автор: Ланцов

МПК: G06F 15/16

Метки: многопроцессорной, связи, системе

...побочных направлений, примькающих к основному. Далее автоматически произойдет возврат оставшихся каналов в побочных направлениях в состояние Я, в той последовательности, которая бы59279 1 О 9 12 котором указанные состояния задаются двухразрядным регистром 48. Для формирования кода следующего состояния используются мультиплексоры 49 и 50. При этом в текущем состоянии Б. и в1 каждом иэ мультиплексоров производится выборка -го канала. Дешифрация состояний Б, производится в дешифраторе 10, где выходам 44-47 соответствуют состояния Б Б . Причем состояние Б представляется низким уровнем, а остальные состояния высоким уровнем.Выходная функция демультиплексора 2 б представлена в табл. 3.В исходном состоянии Б по сигналу 44 низким уровнем на...

Децентрализованная система коммутации с приоритетным обслуживанием

Загрузка...

Номер патента: 1262517

Опубликовано: 07.10.1986

Авторы: Гонтарь, Касторский, Нураев, Петров, Полковников

МПК: G06F 15/16

Метки: децентрализованная, коммутации, обслуживанием, приоритетным

...30 задержки.Первый и второй входы блока 18 образуют соответственно первый и второй вход элемента И 26, выход которого подключен к первому инверсному входу элемента И 27 и к первому входу элемента И 28. Третий вход блока18 (линия опроса) подключен к вторым входам элементов И 27 и 28, Выход элемента И 27 соединен с первым нходом элемента ИЛИ 29, выход которого является выходом блока. Выход элемента И 28 соединен с входом элемента 30 задержки, выход которого соединен с вторым входом элемента ИЛИ 29.Коммутатор 6 импульса опроса для к -го абонента (фиг.б) содержит элемент ИЛИ 31 и элементы И 32 и 33. Входами элемента ИЛИ 31 является(к - 1) линии 11 блокировки от блоков 16 захвата маршрутов абонентов, приоритет которых выше приоритета...

Адаптивная система обработки данных

Загрузка...

Номер патента: 1267429

Опубликовано: 30.10.1986

Авторы: Куракин, Макаров, Чуркин

МПК: G06F 15/16

Метки: адаптивная, данных

...( считывание-запись), задаваемые в поляхА 1 и А 2. Причем считывание данных извыбранного регистра производится вфазе с синхроимпульсом 42, а записьв противофазе .синхроимпульсом 42,поступающим на синхровход группы регистров 10. ЬНа управлявшие входы регистра 9 признаков выдаются сигналы управления логикой признаков, кодируемые в поле Х 1, С помощью этих сигналов осуществляется маскирование определенных разрядов регистра 9, В общемслучае в регистре 9 содержится следующая информация о результатах выполнения операций в АЛУ 8: И=1, ес 1ли результат отрицательный, 2=1,если результат равен О, Ч =1, еслибыло переполнение при выполненииарифметической операции, С=1 при переносе из старшегс разряда,При равенстве нулю определенного разряда в...

Многопроцессорная вычислительная система

Загрузка...

Номер патента: 1277129

Опубликовано: 15.12.1986

Авторы: Андрющенко, Белицкий, Леонтьев, Палагин, Сигалов

МПК: G06F 15/16

Метки: вычислительная, многопроцессорная

...цикле устройства 2 и 3 устанавливают на шине 25сигнал уровня "Лог, О и переводятего в состояние "Лог. 1" тогда, когда устройство, к которому производится обращение, оказывается готовым к завершению цикла обмена информацией. До тех пор, пока по шине 25поступает сигнал "Лог. 0", на выходеэлемента И 15 сохраняется сигнал1 1Лог. 1 и вход синхронизации микропроцессора 7 блокирован. При поступлении по шине 25 сигнала "Лог,блокировка входа синхронизации прекращается. Пусть блок 5 содержит 4 к ячеек с разрядностью 2 (соответствует числу состояний процессора: "0" - процесс не готов к исполнению, "1" - процесс готов к исполнению, но не исполняется, "2" - процесс исполняется, "3" -( Б:=Б при БО, Б: =Я+1 при Б=1,Б:=Б при М 1,прОцесс выполнен)....

Децентрализованная система коммутации

Загрузка...

Номер патента: 1282149

Опубликовано: 07.01.1987

Авторы: Бобков, Гонтарь, Гутник, Нураев, Петров, Полковников

МПК: G06F 15/16

Метки: децентрализованная, коммутации

...5 приоритетов запросов, В коммутаторе 9 запрос через элементы И 22 и ИЛИ 23 подается на вход установки в единицу триггера 24 и устанавливает его в единичное состояние (при этом на обоих входах установки в нуль триггера низкий потенциал). С выхода триггера 24 сиг 3 12821нал по линии 10 поступает в устройство 7 управления обменом, котороес приходом импульса опроса по линии 12 выполняет процедуру захватамаршрута, 5В ожидании сигнала опроса по линии 12 возможна выдача одним из або -кентов более приоритетного запроса,В этом случае блок 4 перебросит единицу на более приоритетный выход 8, 10триггер 24 коммутатора 9 сброситсяпо второму входу установки в нуль иснимется готовность устройства 7 к попытке захвата маршрута.После обслуживания всех...

Децентрализованная система коммутации

Загрузка...

Номер патента: 1282150

Опубликовано: 07.01.1987

Авторы: Бобков, Нураев, Петров, Полковников

МПК: G06F 15/16

Метки: децентрализованная, коммутации

...маршрута. Кроме того, 20 независимо от выполнения условий захвата возбуждаются соответствующие назначенному маршруту линии 7, подключенные к выходам запрета устройства. В результате следующему по прио ритету абоненту запрещается использовать информационные шины, входящие в назначенный маршрут данного, более приоритетного абонента, даже, если последнему в силу занятости маршрута 30 не удалось его захватить. Такой алгоритм захвата маршрута однозначно определяет приоритет абонентов. Приоритет тем выше, чем "левее" по петле опроса находится соответствующее уст ройство управления. Наивысшим приоритетом обладает абонент в устройстве 4 управления которого на входы запрета подаются сигналы логического нуля. 40 Коммутаторы содержат...