Устройство для обучения записи информации в память эвм
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕтСНИХсоцидлистичеснРЕСПУБЛИН 19) ( 1)5 ь 09 В 9/00 ГОСУДСТВЕННОЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙЗОБРВТЕНИЯ ЕЛЬСТВУ(56) Авторское свидетельство СССР У 444239, кл. 6 11 С 7/00, 1973.Авторское свидетельство СССР В 429466, кл.б 11 С 11/00, 193. (54)(57) УСТРОЙСТВО ДЛЯ ОБУЧЕНИЯ ЗЫИСИ ИНФОИВЦИИ В ПАИЯТЬ ЭВИ, держащее формирователь кодов адреса, подключенный через первый и второй адресные коммутаторы соответственно к первому и второму входам накопителя, третий вход которого через Формирователь импульсов соединен с выходом Формирователя кодов числа,ИСАНИЕ И первый,. второй и третий входы которого подключены соответственно квыходу накопителя и первому и второму выходам распределителя импульсов,третий выход которого соединен свходом формирователя кодов .адреса,о т л и ч а ю щ е е с я тем, что,с целью расширения дидактическихвозможностей устройства, в него введены регулятор длительности импульсов, вход которого соединен с четвертым выходом распределителя импульсов,первый выход - с вторыми входами .адресных коммутаторов, а второй выход - с вторым входом формирователяимпульсов, и последовательно включенные генератор контрольных кодов икоммутатор режимов работы, выход которого соединен с четвертым входомформирователя кодов числа, вход генератора контрольных кодов подключенк выходу Формирователя кодов адреса,153340 1Изобретение относится к учебнолабораторному оборудованию и служитдля обучения студентов записи информации в память ЭВМ.Цель изобретения - расширение 5дидактических возможностей устройства,На Фиг.1 представлена Функциональная схема прибора; на фиг.2 - функциональная схема распределителя им- Опульсов; на фиг,З - схема регуляторадлительности импульсов,Устройство для обучения записиинформации в память ЭВМ содержитФормирователь 1 кодов адреса, подключенный через первый 2 и второй 3адресные коммутаторы соответственнок первому и второму входам наколителя 4, третий вход которого через формирователь 5 импульсов соединен с 2 Овыходом Формирователя б кодов числа,первый, второй и третий входы. которого подключены соответственно к выходу накопителя 4 и первому и второму выходам распределителя 7 импульсов, третий выход которого соединенс входом Формирователя 1 кодов адреса, регулятор 8 длительности импульсов, вход которого соединен с четвертым выходом распределителя 7 им- ЗОпульсов, первый выход - с вторымивходами адресных коммутаторов 2 и 3,а второй выход - с вторым входомФормирователя 5 импульсов, и последовательно включенные генератор 9контрольных кодов и коммутатор 1 Орежимов работы, выход которого соединен с четвертым входом Формирователя б кодов числа, вход генератора 9контрольных кодов подключен к выхо- щду Формирователя 1 кодов адреса.Распределитель 7 импульсов (фиг,2содержит последовательно соединенныегенератор 11 синхронизирующих импуль; сов иформирователь 12 сигналов управления формирователем 1 кодов адресаи Формирователем 6 кодов числа, выходы которого являются выходами распределителя 7 импульсов и подключенык входам Формирователей кодов адреса 5 Ои кодов числа соответственно, выходгенератора 11 синхрониэирующих импульсов является выходом блока исоединен с входом регулятора 8 длиттельности импульсов. 55Регулятор 8 длительности импульсовФиг.З) содержит последовательносоединенные переключатель 13 импульсов и формирователь 14 сигналов переменной ллительности, выходы которогоявляются выходами регулятора и подключены соответственно к адреснымкоммутаторам 2,3 и формирователю 5импульсов, вход переключателя 13 импульсов является входом регулятораи соединен с выходом распределителя7 импульсов,Устройство работает следующимобразом.Формирователькодов адреса управляет выбором нужной ячейки (сердечника) накопителя 4, формирует и хранити-разрядный код адреса, состоящий издвух в/2-разрядных групп (код адресапо координатам Х и У). Кажая изэтих групп управляет соответственнопервым и вторым адресными коммутаторами 2 и 3. Адресные коммутаторы обеспечивают возбуждение одной адреснойшины по координате Х и одной адреснойшины по координате У соответственнокоду адреса, переключают направлениетоков в адресных шинах в зависимостиот режима "Чтениеф или "Запись".Числовая часть устройства содержит Формирователь б кодов числа иФормирователь 5 импульсов,-разрядный код числа иэ формирователя 6 кодов числа через Формирователь 5 импульсов заносится в ячейкунакопителя 4, адрес которой хранится Формирователем 1 кодов адреса.Формирователь 5 импульсов управляет разрядными обмотками (обмотками запрета,1 накопителя 4 и обеспечи-вает в них ток, равный по величине,адресному полутоку записи. Формирователь работает в такте "Запись" и посылает ток в обмотки запрета, когдав соответствующую ячейку накопителя4 необходимо запи.ать "О".Формирователь 6 кодов числа принимает и хранит код числа, считанныйс сердечников накопителя 4 и усиленный усилителями воспроизведения (непоказаны)Формирователь 1 кодов адресауправляет генератором 9 контрольныхкодов, выход которого через коммутатор 10 режимов работы может бытьподключен к входу любого иэ в разрядов формирователя 6 кодов числа,Запись контрольного кода в накопитель 1 производится только в режиме"контрольный код", формирователь 1в этом случае обеспечивает естествен 3 15ный перебор адресов. Синхронно с нимгенератор 9 контрольных кодов вырабатывает числовую последовательность(контрольный код - чередование нулей и единиц, при записи которых5в накопитель и последующем считыванииих создается экстремальный, т.е.самый тяжелый режим работы накопителя 4, когда суммарная некомпенсиро-ванная помеха на проводе считывания 0приближается к максимальному значению.Распределитель 7 импульсов обеспе.чивает автономную работу устройстваи вырабатывает сигналы управлениянеобходимой мощности, длительностии с определенными временными интервалами в зависимости от режимов работыи команд, управляет адресной и числовой частями устройства, 20Предлагаемое устройство являетсяучебным и обладает широкими дидакти-.ческими возможностями.Регулятор 8 длительности импульсовдает возможность управлять длительностью импульсов координатных адресных токов, которые адресные коммутаторы 2 и 3 посылают в адресные шины Х и У накопителя 4 в такте "Чтение", а также длительностью временного интервала между двумя соседнимиимпульсами "Чтение-Запись" в сторону уменьшения и увеличения от номинального значения. Это дает возможность наглядно демонстрировать временные параметры запоминающего устройства, такие, как быстродействие,выявить предельное быстродействие,допустимое для данного запоминающего устройства,В адресных коммутаторах 2 и 3предусмотрена возможность контроляи замера величины тока непосредственно в координатных шинах Х и У накопителя 4 в тактах "Чтение" и "За 45пись". Это необходимо для снятия характеристик, например, для определе."ния областия надежного хранения информации.Коммутатор 1 О режимов, работыобеспечивает выполнение, например,в двух режимах - одноразовом и. непрерывном - пяти команд: Чтение", "Запись", "Запись контрольного кода","Очистка накопителя", "Очистка ячейки".;При выполнении первых двух командобращение осуществляется в однукакую-либо ячейку памяти, адрес ко 3340 4торой задается Формирователемкодов адреса, Нри выполнении команд"Запись контрольного кода , Очистканакопителя" адреса задаются автоматически в порядке возрастания. Привыполнении команды "Очистка ячейки стирается информация вячейке,адрес которой заданформирователемкодов адреса.Все характерные точки разрядных (числовых ) и адресных каналов выведены на контрольные гнезда (не показаны ) н доступны для наблюдения с помощью индикатоРа, например осциллографа, за процессами, происходящими в установке прн чтении или записи информации в накопителе.Выходы усилителей воспроизведения, усиливающих сигналы в обмотке считывания матриц накопителя 4, также выведены на контрольные гнезда ( не показаны). Тракт воспроизведения в одном из разрядов выведен для контроля более подробно. В этом разряде имеется регулировка амплитуды сигнала на выходе усилителя, здесь же можно наблюдать процесс стробирования выходного сигнала (для исключения помех основанный на принципе временной селекции.Входы формирователя 6 кодов числа через коммутатор 1 О режимов работы соединены с выходами генератора 9 контрольных кодов. Команда "Запись контрольного кода" дает возможность проверять работу накопителя в режиме записи, хранения и считывания "тяжелого" кода, когда суммарная некомпенсированная помеха на проводе считывания приближается к максимальному значению.Елок растровой развертки дает возможность наблюдаГь на экране осциллографа сразу весь запоминающий массив поразрядно (не показан 1. Контрольные гнезда распределителя 7 импульсов (не показаны )дают воэможность наблюдать на индикаторе основные сигналы, составляющие цикл обращения к запоминающему устройству.Эти сигналы обеспечивают синхронную работу всех узлов устройства.Последовательность сигналов цикла обрамлена специальными вспомогательными сигналами (для синхронизации например, осциллографа ), Можно наблюдать, как применяется эта последовательность в зависимости от выполняемой команды.153340 ктор В. Гирняк дактор И.Рыбченк Тираж 4 дписное НИИПИ Государственного комитета ССС по делам изобретений и открытий 113035,Москва,Ж,Раущская наб.,д.4
СмотретьЗаявка
3673786, 15.12.1983
ВСЕСОЮЗНОЕ СПЕЦИАЛИЗИРОВАННОЕ НАУЧНО-ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "СОЮЗВУЗПРИБОР"
ФЕДОТОВА ТАМАРА АЛЕКСЕЕВНА, ФЕДОТОВ НИКОЛАЙ ДМИТРИЕВИЧ, ОСОКИНА ТАТЬЯНА АЛЕКСАНДРОВНА
МПК / Метки
МПК: G09B 9/00
Метки: записи, информации, обучения, память, эвм
Опубликовано: 30.04.1985
Код ссылки
<a href="https://patents.su/4-1153340-ustrojjstvo-dlya-obucheniya-zapisi-informacii-v-pamyat-ehvm.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для обучения записи информации в память эвм</a>
Предыдущий патент: Тренажер оператора линии электропередач
Следующий патент: Устройство управления движением кабины тренажера
Случайный патент: Комбинированный способ изготовления песчаных стержней