Патенты с меткой «интегральных»

Страница 6

Шунтирующее устройство преимущественно для интегральных схем с планарными выводами

Загрузка...

Номер патента: 820637

Опубликовано: 30.06.1982

Авторы: Лебедев, Липилин, Меркулов, Новиков

МПК: H05F 3/00

Метки: выводами, интегральных, планарными, преимущественно, схем, шунтирующее

...стенок шунта выполнен канал, в который входит фланец носнтеля, образуя жесткое соединение 12.5 Недостатком данного технического ре.щения является то, что устройство состоит из двух различных по конфигурации деталей, для изготовления которых необходима сложная и точная технологическая осО пастка.3нарпыми выводами, содержащем крышкуи основание с элементами фиксации,крышка и основание выполнены 1 -образной формы, фланцы которых служатдля размеценпя выводов интегральной 5схемы, причем крышка и основание снабжены двумя элемецтамп фиксации Г-образной формы, расположенными ца торцорых поверхностях фланцев.На фпг. 1 показано предлагаемое шунтирующес устройство; на фиг, 2 - то же,общий вид.Шунтирующее устройство содержит основание 1 и крышку...

Устройство для измерения параметров линейных интегральных стабилизаторов напряжения

Загрузка...

Номер патента: 941912

Опубликовано: 07.07.1982

Авторы: Арутюнян, Давитян, Ераносьян

МПК: G01R 31/28

Метки: интегральных, линейных, параметров, стабилизаторов

...подключен к последовательно соединенным блоку цифровой обработки "и аналого-цифровому преобразователю, р 5 первый вход коммутатора соединен с вхо-. дом измерительного блока и одним выво" дом измерительного делителя, другой вывод которого подключен к выходу источника опорных напряжений, а сред 30 ний вьвод - ко второму входу коммутатора, второй выход которого соединен с выходом измерительного блока.На чертеже представлена структурная схема предлагаемого устройства.Устройство содержит блок 1 .задания режима,. состоящий из источника 2 напряжения и источника 3 тока, ф испытуемый стабилизатор 4, блок 5 цифрового управления, состоящий из генератора б импульсов и регистра 7 с запоминанием выходного кода, компаратор 8, регулятор 9...

Устройство для контроля цифровых интегральных схем

Загрузка...

Номер патента: 943747

Опубликовано: 15.07.1982

Авторы: Гасенегер, Микушин, Ростовцев

МПК: G06F 11/22

Метки: интегральных, схем, цифровых

...признак последовательной загрузки и позиционный код номера сдвигового регистра памяти 7, В буфер 47 4ный регистр 12 параллельным кодомзаписывается часть тестовой последовательности для одного выводаконтролируемой схемы 13, равная подлине формату машинного слова ЦВИ 1,Триггер 8 устанавливается в состояние, соответствующее режиму записиинформации в память 7.Затем в регистр 2 из ЦВИ 1 записывается код конечного адреса па мяти ИК, где И - количество разрядовбуферного регистра 12 (или Форматмашинного слова ЦВИ 1), К=1,2,3, -номер цикла зписи информации в буферный регистр 12,Схема сравнения 3 открывает элемент И 4, через который тактовыеимпульсы от генератора 5 поступают навходы счетчика б, буферного регистра12 и через коммутатор 9 на вход...

Контактное устройство для контроля интегральных схем

Загрузка...

Номер патента: 943924

Опубликовано: 15.07.1982

Авторы: Белов, Кононов, Махаев, Миненков

МПК: H01L 21/66

Метки: интегральных, контактное, схем

...устройство для контроля интегральных схем содержит корпус 1 с установленными в нем пружинящими контактами 2, механизм перемещения контактов и привод 3, Механизм 1 Б перемещения контактов состоит из двух планок 4 и П-образного ползуна 5, подвижно установленных внутри корпуса 1, Одной стороной каждая планка 4 взаимодействует с контак- рц тами 2, а другой -. с ползуном 5. В соприкасающихся поверхностях планки 4 и ползуна 5 выполнены лунки б, образующие паз 7, в котором размещен шарик 8, Между планками 4 уста ц новлены пружины 9. Ползун 5 соединен с приводом 3.В исходном состоянии контакты 2 находятся в разомкнутом положении с выводами 10 интегральной схемы 11. Замыкание контактов 2 с выводами 10 интегральной схемы 11 производят с...

Устройство для контроля интегральных операционных усилителей

Загрузка...

Номер патента: 945831

Опубликовано: 23.07.1982

Авторы: Богородицкий, Гарин, Казаков, Мартяшин, Цыпин

МПК: G01R 31/303

Метки: интегральных, операционных, усилителей

...источник 4опорных напряжений, усилитель 5, первый 6 и второй 7 пороговые элементы,инвертор 8, первый 9 и второй 10элементы совпадения, третий элемент11 совпадения, элемент ИЛИ 12, индикатор 13 и проверяемый интегральныйоперационный усилитель 14.Входы блока 1 вычитания подключа 35ются параллельно входам проверяемогоинтегрального операционного усилите-,ля 14, Выход блока 1 вычитания соединен через первый фильтр 2 постоянной составляющей с вторым входомпервого порогового элемента 6 и первым входом второго порогового элемента 7, Другие входы пороговых элементов б и 7 соединены с выходами источника 4 опорных напряжений.45Выход первого порогового элемента 6 соединен с входами первого 9и третьего 11 элементов совпадения.Второй вход...

Устройство для контроля функционирования интегральных схем памяти

Загрузка...

Номер патента: 947789

Опубликовано: 30.07.1982

Авторы: Ворожеев, Лучин, Панов

МПК: G01R 31/28

Метки: интегральных, памяти, схем, функционирования

...каскады 2, ,2 п , предназначенные для 35усиления согласования и развязкивходных сигналов с блока 3 заданиявходных воздействий, компараторы 4,,4 и данных аппо количеству контролируемых схем), блок 5 задания ожи даемой информации, регистры ббйпамяти результатов контроля, служащие для хранения информации о результатах проверки каждой схемы,блок 7 управления и ЭВМ 8. На чертеже для простоты понимания предлагаемого решения не показаны режимные источники питания, коммутаторывыводов испытуемых БИС, устройствасогласования уровней (БИС - транслято 50ры сигналов), блок формирования рабочей частоты и строб-импульсов, блокфОрмирования адресных сигналов.Устройство работает следующимобразом.КонтролируемЯе БИС ОЗУ помещаются 55в подключающие...

Устройство для определения интегральных характеристик гармонического сигнала

Загрузка...

Номер патента: 947957

Опубликовано: 30.07.1982

Авторы: Билинский, Вишенчук, Швецкий

МПК: H03K 13/02

Метки: гармонического, интегральных, сигнала, характеристик

...ключ и счетчик импульсовсоединен с выходом блока задержки,вход которого соединен с выходомблока управления, управляющим входомвторого триггера и входом генератора пилообразного напряжения, выход которого соединен с опорнымивходами блоков сравнения (13,Известно также устройство дляопределения интегральных характеристик гармонического сигнала, содержащее генератор импульсов, выходкоторого соединен с первыми входами. обретение относится к ой технике и может быт о в специализированной для определения интегр теристик гармоническог лого-цзмеритНедостявляетсяЦель и рестродействия.Указанная цель достигается тем, что в устройство для определения интегральных характеристик гармонического сигнала, содержащее генера-тор импульсов, выход которого...

Контактное устройство для контроля интегральных схем на подложке

Загрузка...

Номер патента: 947974

Опубликовано: 30.07.1982

Авторы: Коваль, Масленков, Минченко

МПК: H05K 1/18

Метки: интегральных, контактное, подложке, схем

...типа интегральных схем ( гдЕконтактные площадки имеют уже другиефункциональное назначение и расположение ) осуществляется узлом 7 за дания программы контроля, На узле 7задания программ контроля установлены соответствующие перемычки 19таким образом, чтобы каждый зонд .5контактирующего узла 4, контактные 60 площадки 17, 18 и входная измерительная цепь измерителя соответствовалисвоему функциональному назначению. Узел 7 задания грограммы контроля65 микросхем состоит из диэлектрической Контактное устройство содержит блок 1 позиционирования для перемещения контролируемой микросхемы, основание 2, соединительную плату 3, контактирующий узел 4 с зондами 5, микроскоп 6 (для настройки зондов на контактные площадки микросхеьи), узел 7...

Стекло для изготовления стеклокристаллического цемента для изоляции элементов интегральных схем

Загрузка...

Номер патента: 948921

Опубликовано: 07.08.1982

Авторы: Ермолаева, Кошелев, Петрова

МПК: C03C 3/22

Метки: изоляции, интегральных, стекло, стеклокристаллического, схем, цемента, элементов

...в течение 4 часов при темпе - ратуре 1600 С. Выработку стекол проводят в виде гранулята путем от- зо ливки расплава в дистиллированную воду. Полученный гранулят измельчают в яшмовом барабане на валковой мельнице до удельной поверхности 5000 см: /г.Покрытия ситалла на кремнии получают следующим образом. Из порошка стекла на изобутиловом спирте готовят пасту сметано-образной 1 консистенции. Тщательно перемешанную пасту наносят методом полива на кремниевые пластины, Диаметр используемых кремниевых пластин составлял 40 мм, толщина - 300 мкм.1 21 4Количество наносимой пасты подбираютопытным путем таким образом,. чтобыполучить после оплавления и кристаллизации ситалловый слой толщиной 50010 мкм. После нанесенияслой пасты высушивают на...

Устройство для контроля интегральных схем

Загрузка...

Номер патента: 960959

Опубликовано: 23.09.1982

Авторы: Александров, Арасланов, Пономаренко

МПК: G11C 29/00

Метки: интегральных, схем

...устройстводля контроля интегральных схем, общий вид на фиг. 2 - то же в плане;на фиг. 3 - разрез А-А на фиг. 2;на фиг, 4 - вид Б на фиг. 3.устройство содержит прозрачныйкондуктор 1, над которым располагается контролируемая доменная интегральная схема 2, первую 3 и вторую 4П-образные планки, планку 5 с уголковым вырезом, держатель 6, ось 7эксцентрика перемещения ИС по координате У, ось 8 эксцентрика перемещения ИС по координате Х, каретку 9,ось 10 эксцентрика кругового перемещения ИС, шарики 11, контакты 12,дисковую пружину 13, основание 14,шайбу 15, прухинный прижим 16 планки 4, стойки 17, пружинный прижим 18планки 3, пружинный прижим 19 планки5, вертикальный палец 20, эксцентрик21 перемещения ИС по координате У,эксцентрик 22...

Инструмент для присоединения внутренних выводов полупроводниковых приборов и интегральных схем

Загрузка...

Номер патента: 961901

Опубликовано: 30.09.1982

Авторы: Колычев, Щепин

МПК: B23K 20/10

Метки: внутренних, выводов, инструмент, интегральных, полупроводниковых, приборов, присоединения, схем

...цель достигается тем,что в инструменте, содержащем стер жень, имеющий продольную канавку нарабочем торце и боковое капиллярноеотверстие для подачи привариваемойпроволоки, боковое капиллярное отверстие выполнено овальным, при З 0 этом длина большей оси овала равна(2-3) й, а длина меньшей оси овала равна (1,2-1,4)с 1, где д - диаметр привариваемой проволоки.На Фиг. 1 и 2 показан инструмент в двух проекциях; на фиг. 3 - узел 1 на Фиг. 2; на фиг. 4 - сечение по 5 А-А, на Фиг. 3.Инструмент состоит из цилиндрического стержня 1, на конусном, торце которого имеется рабочая площадка 2 с пазом 3 и боковое капиллярное отвер стие 4.Работа инструмента осуществляетсяФ ледтющим образом,Проволоку пропускают через боковое капиллярное отверстие 4...

Тестовая структура для контроля отклонений размеров элементов интегральных схем

Загрузка...

Номер патента: 963121

Опубликовано: 30.09.1982

Автор: Устинов

МПК: H01L 21/66

Метки: интегральных, отклонений, размеров, структура, схем, тестовая, элементов

...резисторы 36, прямоугольный элемент 7 из поликристаллического кремния, прямоугольные окна 8 в диэлектрическом слое 9,проводники 10, контактные площадки11, прямоугольные области 12 с меньшим 1 чем у резисторов удельным сопротивлением.Пример применения тестовой структуры (ТС), имеющей прямоугольные области с меньшим, чем у материалатонкопленочных резисторов удельнымсопротивлением (фиг. 1 и 3).На окисленную поверхность 1 полупооводниковой подложки 2 нанесенылитографические слои, в которых выполнены тонкопленочные резисторы 3-6.Каждый из них представляет собой пря;моугольный элемент 7 из поликристаллического кремния, к которому сверхучерез прямоугольные окна 8 в диэлектрическом слое 9 контактируют проводники 10 и контактные...

Устройство для контроля интегральных схем

Загрузка...

Номер патента: 966628

Опубликовано: 15.10.1982

Авторы: Барткявичус, Курганов, Троицкий

МПК: G01R 31/303

Метки: интегральных, схем

...импульса накоммутатор 3 после чего генератор 2начинает вырабатывать линейно-нарастающее положительное напряжение 0,поступающее через резистор 5 и коммутатор 3 на вывод питания положительной полярности интегральной схемы 11(фиг,2) .Одновременно с запуском генератора 2, синхронизатор 1 запускаетблок 8 цифрового отсчета времени,который отсчитывает в двоичном кодевремя нарастания напряжения питанияна входе контролируемой интегральнойсхемы 11 до момента пробоя или нару- бОшення непрерывности нарастания питания.В связи с тем, что напряжение питания возрастает по линейному закону, циФровой отсчет времени в блоке 8 б 5 пропорционален текущему значению напряжения питания.Блок 6 дифференцнрует,поступающеена его вход линейно-возрастающее...

Устройство для контроля интегральных схем

Загрузка...

Номер патента: 966699

Опубликовано: 15.10.1982

Авторы: Агафонов, Галка, Крамской, Мущенко, Никитин, Петров, Хоменко, Щирин

МПК: G06F 11/263

Метки: интегральных, схем

...схемы выход амплитудного Формирователя блока 8 через контакты реле КР 1, повторитель56 - через контакты реле КР 2, корпус - через контакты реле КР 3, эквивалент нагрузки 55 - через контактыреле КР 4 и блок 1 О - через контактыреле КР 5,Команды управления реле записываются в регистры 4 с линии Д 7 - ДО,,9 9666а выбор требуемой коммутирующей ячейки 53 осуществляется по линиям адреса АУ-АО.При работе вывода контролируемойинтегральной схемы б в режиме приема зинформации включены контакты релеКР 1, При этом, из блока 8 на данныйвывод контролируемой интегральнойсхемы 6 через блок 5 подаются импульсы тестовой последовательности, сформированные по амплитуде.В режиме чтения информации из контролируемой интегральной схемы бвключены...

Устройство для измерения параметров интегральных схем

Загрузка...

Номер патента: 972423

Опубликовано: 07.11.1982

Авторы: Белогуб, Бровко, Еремин

МПК: G01R 31/28

Метки: интегральных, параметров, схем

...такжепрограммируемый источник 8 тока, дополнительный источник 9 тока и коммутатор 10,который вторым входом соединен с испытуемой схемой 5. Второй вход нуль-индикатора 7 подключен к выходу источника 4.Схема 2 управления соединена с выходомнуль-индикатора 7 и с управляющими входами источника 8, источника 9 и коммутатора 10. Аналоговые входы источников 4,8 и 9 подсоединены к выходу источника 11эталонного напряжения,5 10 15 20 25 30 35 40 45 50 55 Устройство работает следующим образом.В соответствии с программой, переданной из программатора 1, схема 2 управления устанавливает задатчик 3 исходных режимов и программируемый источник 4 испытательного напряжения в состояние, необходимое для контроля интегральной схемы 5. Ток программируемого...

Цифровой измеритель интегральных параметров импульсов

Загрузка...

Номер патента: 976401

Опубликовано: 23.11.1982

Авторы: Грязнов, Мусин, Тимофеев

МПК: G01R 29/02

Метки: измеритель, импульсов, интегральных, параметров, цифровой

...интегральных преобразователей импульсов.На чертеже представлена структурная электрическая схема устройстваУстройство состоит иэ интегральных преобразователей 1 импульсов, аналого 5 цифровых преобразователей ( АЦП) 2, блока 3 синхронизации, постоянного программируемого запоминающего блока 4, цифровых множительных блоков 5, вычислительного блока 6 и блока 7 1 О индикации.Устройство работает следующим образом.Исследуемые импульсы поступают на входы И интегральных преобразователей, иа выходаХ КотоРых формируат - ся импульсы экспоненциальной формы с амплитудой, зависящей как от амплитуды и длительности, так и от формы ВхОдных сигналове эти импульсы пОС 2 О тупают на первые входы АЦП 2, На второй вход каждого АЦП 2 подается...

Устройство для контроля контактирования интегральных схем

Загрузка...

Номер патента: 978085

Опубликовано: 30.11.1982

Автор: Терпигорев

МПК: G01R 31/02, G01R 31/28, G01R 31/303 ...

Метки: интегральных, контактирования, схем

...контроле контактирования ИС контактные площадки структур на пластине ( выводы готовых ИС) для подключения источника питания ИС закорачиваются на корпус, а осталь ные выводы ИС разбиты на две группы в зависимости от типа канала выходного транзистора ( полярности подключения защитного диода ) и подключены через токоограничивающие резисторы 5 к разноименным выходам источника 6 напряжения таким образом, чтобы обеспечить открытое состояние этого транзистора (прямое смещение диода). При коротком замыкании контролируемого вывода на общую шину на входе двухпорогового дискриминатора 7 присутствует нулевой уровень потенциала, при отсутствии контакта - высокий уровень потенциала (равный напряжению источника 6), а при наличии контакта для...

Способ контроля прочности внутренних выводов полупроводниковых интегральных схем

Загрузка...

Номер патента: 979935

Опубликовано: 07.12.1982

Авторы: Лифанов, Хлопов, Чернуха

МПК: G01M 7/00

Метки: внутренних, выводов, интегральных, полупроводниковых, прочности, схем

...с противоположной стороныкорпуса 1 по его внешнему контуру. Дляприложения нагрузки в центре корпуса подвижный элемент 7 вибратора 5 делают выпуклым, Путем перемещения вибратора 5 в на.правлении опор 6 корпус 1 изгибают стати 50ческой нагрузкой, создающей в кристалле 2со стороны крепления внутренних выводов 3напряжения растяжения, воздействующие назаделку концов выводов 3, Уровень деформации изгиба корпуса 1 контролируется тензо.датчиком (не изображен), После достижения . 55требуемого уровня статической деформацииизгиба включают вибратор 5 и к корпусу 1прикладывают вибрационную нагрузку, созда 4ющую циклическую деформацию изгиба корпу.са. Амплитуду вибрации поддерживают постоян.ной, а частоту физменяют в...

Способ контроля параметров аналоговых интегральных микросхем

Загрузка...

Номер патента: 980029

Опубликовано: 07.12.1982

Авторы: Самарцев, Туз

МПК: G01R 31/316

Метки: аналоговых, интегральных, микросхем, параметров

...выходных сигналов постоянными и равными соответсто Хй+)и Х(+)Как видно из графиков на фиг, 2 дпяинтервалов М, в которых мгновенные значения выходного сигнала К контролируемой схемы превышают мгновенные значения выходного сигнала Х р Я) эталонной схемы, т.е. Х И) ) Хэ й) (например, щтя 1=К, т.е. д) вероятность Р превышения случайным сигналом Х Хзначения Х И) = Х Йк),равного значению 33выходного сигнала контролируемой схемы в интервале д 1 в момент выборки равиа величине9 9800 случайных сигналов 11. Импульсы с формирователя 12 поступают на стробирующий вход компаратора 9, и одновременно списывают содержимое счетчика 13. Если в момент прихода импульса на стробирующий вход компаратора 9, случайный сигнал с выхода умножителя 10 больше...

Способ изготовления интегральных магнитных головок

Загрузка...

Номер патента: 980145

Опубликовано: 07.12.1982

Авторы: Борисенко, Галанский, Миронов, Недоступ

МПК: G11B 5/42

Метки: головок, интегральных, магнитных

...следующим образом.На немагнитную пластину 1 из диэлектрического или полупроводнико вого материала наносят первую часть обмотки. Нанесение первой части обмотки производят осаждением электропроводящих полос 2 ионным легированием. После нанесения первой части обмотки в немагнитной пластине 1 ионноплазменным травлением формируют паз 3, который в данном случае выполнен замкнутым и имеет выступ 4, определяющий ширину и глубину рабочего зазора. Однако паз 3 может иметь .и другие формы, определяемые конструкцией изготавливаемой интегральной магнитной головки, После. формирования паза 3 в нем осуществляют последовательное нанесение диэлектрического слоя 5 и пленки б магнитного сердечника, осаждаемых электронно-лучевым испарением, Затем...

Устройство для контроля параметров линейных интегральных микросхем

Загрузка...

Номер патента: 981906

Опубликовано: 15.12.1982

Авторы: Волохин, Самарцев

МПК: G01R 31/303

Метки: интегральных, линейных, микросхем, параметров

...также на высокочастотный коммутатор 4. Го полученной команде выход генератора 1 соединяется с входом блока 7=1 эталонных нагрузок, соединенного с первым выводом микросхемы 5 блок 7=1 эталонных нагрузок, по которой эталонный резистор 26 (например 26=1) соответствующий пределу модуля измеряемого импеданса, включается последовательно с первым выводом микросхемы 5, Формирователь строб-импульсов 8 по комаиде блока 21 задает определенную частоту следования строб-импульсов с его выхода на смесители 2 и 6=1-6=д опорного и сигнального каналов. Низкочастотный коммутатор 9 подключает выход сме сителя 6=1, соединенного с первым выводом микросхемы, к нормируюшему усилителю 10 сигнального канала. Коммутатор 12 режимов работы подключает выход...

Устройство для параметрического контроля интегральных схем

Загрузка...

Номер патента: 985755

Опубликовано: 30.12.1982

Авторы: Гаврилов, Скороходова

МПК: G01R 31/303

Метки: интегральных, параметрического, схем

...регистра 3 и сдвигает единицув сдвиговом регистре 2 на один разряд. Сдвиговый регистр 2 через коммутатор 7 подключает выводы интегральной схемы 6 к измерителю 4. Кроме того, сдвиговый регистр 2 черезкоммутационную планку 10, соединенс регистром 17, который задает режим измерений на программируемыйблок 11 питающего напряжения,подключаемый к выводам интегральной схемы 6 через измеритель 4, для задания измерительного напряжения. Триггер 5 блокирует выход измерителячерез схему И 16 и открывает элемент И 14 по одному входу, При этомна другой вход элемента И 14 подаетсясигнал с коммутационной планки 10.По этому сигналу разрешается подачанапряжения с блока 12 питающего напряжения через электронный ключ 8на подложку ИС 6.Подача напряжения...

Зондовое устройство для контроля электрических параметров интегральных схем

Загрузка...

Номер патента: 999181

Опубликовано: 23.02.1983

Автор: Гончаров

МПК: H05K 1/18

Метки: зондовое, интегральных, параметров, схем, электрических

...контроля электрическихпараметров интегральных схем, снабжено шарнирно закрепленным на основаниидополнительным рычагом с пазом и штифтом, закрепленным нв подвижной головке и размещенным в пазу дополнительного рычага, взаимодействующего с роликом механизма подъема головки,На чертеже изображно предлагаемоеустройство,Зондовое устройство для контроля электрических параметров интегральных схем,содержит основание 1, ц направляющих2 которого размещена подвижная головка 3 со штифтом 4, Головка 3 снабженаупругими контактами 5, служащими дляподключения к измерительной системе,Штифт 4 размещен в пазу рычага 6, который с помощью шарнира 7 соединен соснованием 1. Рычаг 6 взаимодействуетс механизмом подъема головки, состоящим из качающегося рычага 8 с...

Кассета для интегральных схем

Загрузка...

Номер патента: 1008823

Опубликовано: 30.03.1983

Авторы: Зырянов, Орлов

МПК: H01L 21/77

Метки: интегральных, кассета, схем

...направляющие ребра 5, выполненные из металла для снятия статэлектричества. С противополож; ных сторон основания 1 между каждой парой направляющих ребер 3 н углубле-. 65 ниях установлены фиксирующие замки б Г-образной формы, которые установлены на оси 7 и снабжены пружиной 8, С обратной стороны основания имеются прорези 9, в которых закреплены оси 7.Крышка 2 фиксируется на основании с Помощью штифтов 10 и отверстий 11.Крышка устанавливается так, что между направляющими ребрами основания и крышки имеется зазор 12, который задается упорными ножками 13 . Величина зазора зависит от толщины выводон . Каждая пара направляющих ребер основания и крышки в сборе образует закрытый канал для интегральных схем, который соответствует размеру корпуса...

Устройство для контроля подложки больших интегральных схем

Загрузка...

Номер патента: 1027654

Опубликовано: 07.07.1983

Авторы: Гурылев, Дикушин, Зюзин, Ковешников, Лопухин, Шумилин

МПК: G01R 31/28, H01L 21/66

Метки: больших, интегральных, подложки, схем

...соответственно к шестому выходу перво го бпока 1 управления и к выходу блока 2 представления первичной информации, а первый выход - к второму входу анализатора 3 годности, бпок 8 установки в исходное состояние, два входа которого З подключены соответственно к седьмому выходу первого блока 1 управления и второму выходу биока 7 управляемого сопоставления, два выхода - к первому входу первого блока 1 управиения и третьему входу биока 7 управляемого сопоставления, мультиплексор 9, три первых входа которого подключены соответственно к восьмому выходу первого блока 1 управления, выходу анализатора 3 годности и второму выходу блока 5 сравнения, а первый выход - к третьему входу блока 5 сравнения, второй блок 10 управления, первые два входа...

Устройство для контроля интегральных операционных усилителей

Загрузка...

Номер патента: 1027655

Опубликовано: 07.07.1983

Авторы: Казаков, Мартяшин, Цыпин

МПК: G01R 31/303

Метки: интегральных, операционных, усилителей

...блока 1 вычитания. Выходное напряжение блока 1 вычитания О = = О + - О равно разностному сигналу, действующему на входах проверяемого интегрального .операционного усилителя 14. С помощью Фильтра 2 постоянной составляющей выделяется постоянная составляющая напряжения Од= О - Од и и подается на прямой и инвертирующйй входы пороговых элементов 7 и 6. Входы 18 пороговых элементов 6 и 7 являются прямыми, а входы 19 - инвертирующими, обозначаются на Функциональной схеме знаками "+" "-" соответственно. Пороги срабатыва" ния пороговых элементов 6 и 7 задаются источником 4 опорных напряжений равными паспортным предельно допустимым для данного типа операционногоЗО усилителя значениям, соответствекно Ои отрицательного О напряже- оО смрния...

Устройство для автоматического контроля больших интегральных схем

Загрузка...

Номер патента: 1027735

Опубликовано: 07.07.1983

Автор: Панов

МПК: G01R 31/303, G06F 11/14

Метки: больших, интегральных, схем

...конца испытаний, регистр 2 для восстановления начального адреса повторяющегося циклаиспытаний., регистр 3 служит буферной памятью для выравнивания задержек выходной тестовой комбинации,регистры 1-7 предназначены для хранения текущих адресов соответству"ющих памятейСчетчик 8 предназначен для уп.равления через регистры 1-7 адресами соответствующих памятей 2 Ь,счетчик 9 для определения числа.по"вторяющихся тестовых комбинаций,счетчик 10 .для подсчета, числа про"шедших циклов испытаний, счетчик 11для формирования кода управления дешифратором 36.Схема 12 сравнения служит для.сравнения конечного адреса, записанного в регистре 1, с текущим значением адреса в счетчике 8.Коммутатор 13 предназначен дляпропускания адреса начала цикла врегистр 2,...

Устройство для контроля интегральных схем

Загрузка...

Номер патента: 1029146

Опубликовано: 15.07.1983

Авторы: Архипов, Грунин, Рындыч, Угнивенко, Филиппович

МПК: G05B 23/02

Метки: интегральных, схем

...селекторасостояний, введены первый и второйрегистры и блок элементов И-НЕ, первые входы которого соединены с вто-.рыми выходами блока буферных элементов, вторые входы. - с выходами пер-.вого регистра, третьи входы - с вы-.ходами второго регистра, а выходы - .с входами эталонной интегральнойсхемы.На чертеже представлена блоксхема предлагаемого устройстваУстройство .содержит связанныйс входами 1 и. 2.устройства блок .буферных элементов З,.входы 4 и 5устройства, связанные с.вторымрегистром 7., блок .8 элементов И-НЕэталонную интегральную. схему 9,блоК 10 сравнения, блок 11 индикации, селектор 12 состояний,. дешифратор 13.Устройстно работает следующимобразом.15 Входы 1 и 2 устройства подключаются к выводам выбранной интегральной схемы...

Устройство для контроля параметров линейных интегральных схем

Загрузка...

Номер патента: 1030748

Опубликовано: 23.07.1983

Автор: Самарцев

МПК: G01R 31/303

Метки: интегральных, линейных, параметров, схем

...При положении переключающих элементов 20 внизу под воздействиемфуправляющего кода ячейки 16 ослабления включаются и напряжение, поступающее от микросхемы 1, ослабляется на,величину, соответствующую поступающему управляющему коду.Динамические характеристики первого 5 и второго 10 детекторов совпадают в точке, соответствующей значению их входногонапряжения, равного значению выходного напряжения, Формируемого источником 7 опорногоПри этом 45хск = х 1 му 1 р+ Ь. д = гогде КР,Ем - коэффициейты усилениямасштабного усилителя3 и первого регулируемого усилителя 4;Ад, - погрешность преобразования первого детектора среднеквадратичных значений 5,этом 1 ср= 1 Р = 1 сргде К " коэффициент усиления втоРЧ 0- рого регулируемого усилителя 9,Вместе с...

Аналого-цифровой преобразователь интегральных характеристик электрических величин

Загрузка...

Номер патента: 1035790

Опубликовано: 15.08.1983

Авторы: Доронина, Лавров, Швецкий

МПК: H03K 13/02

Метки: аналого-цифровой, величин, интегральных, характеристик, электрических

....на период, блок масштабирования, элементы И, ИЛИ, счетчик результата, триггер памяти знака, устройство.уп- равления, вход которого соединен с вторым выходом согласующего устрой,ства, первые выходы - соответственно с управляющими входами аналогового коикутатора, с первым, вторым и тре;тьим входами каждого аналогового блока, с входами реверса цифрового интегратора, с первым входом сумматора частот, с входом элемента задержки, с первым и вторыми входаии блока деле;ния иа период, с йервым и вторым входами блока масштабирования, первым входом элемента И, входом сброса счет 1035790чика результата, входами элемента ИЛИ, .входом извлекателя корня, вторые выходы - соответственно с входами управления первого, второгои третьего клю- . чей, с...