Устройство для контроля интегральных схем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 966628
Авторы: Барткявичус, Курганов, Троицкий
Текст
ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВМДЕТЕЛЬСТВУ о 1966628 Союз СоветскихСоциалистических(61) Дополнительное к авт. свид-ву(22) Заявлено 2201,81 (21) 3282009/18-21с присоединением заявки Нов)И) М. Кл.з С 01 к 31/28 Государственный комитет СССР но делам изобретений и открытий(72) Авторы изобретения С,.А,Курганов, С.В.Троицкий и П.К. Барткя 71 ) Заявитель ульяновский политехнический .институт(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ИНТЕГРАЛЬНЫХ СХЕМ Изобретение относится к контрольно-измерительной технике и может быть использовано для контроля линейных интегральных схем.Известно устройство для контроля линейных интегральных схем, содержащее задатчик напрФкения питания и компаратор 1.Однако это устройство характеризуется низкой достоверностью контроля, обусловленной тем, что напряжение питания задается дискретно, . в. статическом режиме, что не позволяет обнаруживать превышения тока потребления во всем диапазоне и контролировать непрерывность и отсутствие выбросов тока питания. Наиболее близким к предлагаеьюму,является характериограф ПНХТ содержащий синхронизатор, генераторлинейно-нарастающего напряжения,.резистор и электроннолучевую трубку 2 1,Недостатком этого устройства является низкая производительность,обусловленная необходимостью визуального контроля характеристик и низкая достоверность, обусловленная тем,что человек-оператор не обнаруживаЕт кратковременные относительно длительности развертки выбросы на характеристиках, обусловленные нарушениемнепрерывности нарастания тока питания.Цель изббретения - повнаение достоверности контроля и производитель"ности устройстваПоставленная цель достигаетсятем, что в устройство .для контроляинтегральных схем, содержащее сии"хронизатор, соединенный первым выходом с входом генератора линейно-нарастающего напряжения, соединенного 15 выходом с первым выводом резистора,введены блок цифрового отсчета вре, мени, дифференцирующий блок, блоксравнения, пороговый блок, блоканализа, индикатор и коьиутатор, сое"диненный первым входом с вторым вы"ходом синхронизатора, первым, вто. рым и третьим выходами - с соответ"ствующими входами контролируемойинтегральной схем, вторым входом с общей шиной устройства, третьим.входом - с вторым выводом резистораи первым входом дифференцирующегоблока, соединенного вторым входомс первым выводом резистора, выходом 30 через пороговый блок - с первым вхОдом блока сравнения и блока цифрового отсчета времени, второй вход ко;торого соединен с первым выходомсинхронизатора, выход - с вторымвходом блока сравнения, соединенного выходом через блок анализа с входом индикатора.На фиг. 1 приведена блок-схемаустройства, на фиг. 2 - временныедиаграммы его работы.На фиг. 2 - приняты обозначения( 10О - напряжение на первом выходесинхронизатора,0 - выходное напряжение генераторалинейно нарастающего напряжения;О - входное напряжение дифференцирующего блока;О - выходное напряжение дифферен 4 цирующего блока;0 - выходное напряжение пороговогоблока.Устройство содержит синхронизатор 1, генератор 2 линейно-нарастающего напряжения 2, коммутатор 3., ин"дикатор 4, резистор 5, дифференцирующий блок 6, пороговый блок 7, блок 8цифрового отсчета времени, блок 9сравнения, блок 10 анализаконтролируемая интегральная схема 11 в состав устройства не входит и показана для пояснения принципа действияустройства), ЗОУстройство работает следующим образам,Синхронизатор 1 выдает с первоговыхода запускающий импульс на входгенератора 2, а со второго выхода " 35на вход коммутатора 3 Под действи.ем управляющего импульса коммутатор 3устанавливается в положение, прикотором общая . шина устройства соединяется с выводом фЗемля" интегральной схемы 11, а выход генера=тора 2 соединяется с выводом питания положительной полярности интегральной схемы 11,Синхронизатор 1 Формирует запускающий импульс на генератор 2 с задержкой относительно импульса накоммутатор 3 после чего генератор 2начинает вырабатывать линейно-нарастающее положительное напряжение 0,поступающее через резистор 5 и коммутатор 3 на вывод питания положительной полярности интегральной схемы 11(фиг,2) .Одновременно с запуском генератора 2, синхронизатор 1 запускаетблок 8 цифрового отсчета времени,который отсчитывает в двоичном кодевремя нарастания напряжения питанияна входе контролируемой интегральнойсхемы 11 до момента пробоя или нару- бОшення непрерывности нарастания питания.В связи с тем, что напряжение питания возрастает по линейному закону, циФровой отсчет времени в блоке 8 б 5 пропорционален текущему значению напряжения питания.Блок 6 дифференцнрует,поступающеена его вход линейно-возрастающее напряжение 0 и на выходе вырабатываетпостоянное напряжение О посту-пающее на вход порогового блока 7.Крутизна нарастания напряжения Ц 9н порог срабатывания блока 7 подобраны так, что при заданной крутизне нарастания 0 пороговый блок 7 не срабатывает,При увеличении крутизны нарастания напряжения О, что происходитв момент начала йробоя по цепям питания, или наличии прерывности перегибов, скачков, выбросов тока питанияинтегральной схемы 11, амплитуда выходного напряжения 04 блока 6 увели"чива 4 тся и может превысить пороговоенапряжение блока 7фиг.2) , Приэтсм блок 7 формирует импульс остИ-,навливающий отсчет времени в блоке 8и запускающий блок 9 сравнения,Код величины достигнутого напряжения питания поступает с блока 8 навход блока 9 и сравнивается этимблоком с заданнымиуставками. Еслинапряжение пробега меньше задан-,ноГо в блоке 9 допустимого, то блок 9Формирует на выходе сигнал фБрак".Если напряжение пробоя больше допустимого, то блок 10 формирует навыходе сигнал Годен" и одновременно выдает признак, характеризующийк какому поддиапаэону годных значений напряжения питания относитсяданная интегральная схема,Результаты срабатывания блока 9запоминаются в блоке 10 анализа после чего синхронизатор 1 выдаетвторой управляющий импульс на коммутатор 3, который. подключает резистор 5 к выводу напряжения питанияотрицательной полярности интегральной схемы 11. Генератор 2 выдает линейно-нарастающее напряжение отрицательнойполярности, которое поступает на вывод питания отрицательной полярности интегральной схемы 11. При этомустройство повторяет цикл контроля,описанный для напряжения питанияположительной полярности.Блок 10 анализа сравнивает результаты контроля при напряжениях питания интегральной схемы 11 разнойполярности, классифицирует качество схеьи 11 по наихудшему иэ двухполученных результатов и выдаетрезультат классификации на индикатор 4 для визуальноГо контроля.Гаким образом, введение блоковпозволяет автоматизировать контрольдопустимого напряжения питания, интегральных сХЕм 11, а также обнаруживать кратковременные нарушения непрерывности при возрастании испытательного напряжения, что повышаетпроизводительность устройства и достоверность результатов контроля. Формула изобретения5Устройство для контроля интегральных схем, содержащее синхронизатор, соединенный первым выходом с входом генератора линейно-нарастающего напряжения, соединенного выходом с первым выводом резистора, о т л ич а ю щ е е с я тем, что, с целью повышения достоверности контроля и производительности устройства, в него введены блок цифрового отсчета 15 времени, дифференцирующий блок, блок сравнения, пороговый блок, блок анализа, индикатор и коммутатор, соединенный первым входом с вторым выходом синхронизатора, первьм, вторым и 20 третьим выходами - с соответствующими входами контролируемой интегральной схемы, вторым входом - с общейшиной устройства, третьим входом -с вторьи выводсм резистора и первымвходом дифференцирующего блока, соединенного вторым входом с первым выводом резистора, выходом через пороговый блок - с первым входом блока сравнения и блока цифрового отсчета вре- .мени, второй вход которого соединенс первым выходом синхронизатора, выход - с вторим входом блоиа сравнения, соединенного выходом черезблок анализа с входом индикатора.Источники информации,принятне во внимание при экспертизе1. Авторское свидетельство СССРВ 325571, кл. 6 01 й 31/28, 1972.2. Характериограф ПИХТ. - В кн.Перельман Б.Л , Сидоров В.Г. Методы испытаний и оборудование дляконтроля качества полупроводниковыхприборов. М., "Высшая школаф, 1979,с. 56 (прототип).966628 Составитель ф,ДворкинТехред М. Рейвес Корректор О. Билак й. Кщат е 4/ Филиал ППП "Патентф, г. ужгород, ул. П ая, 4 акаэ 7837/бЗ - Тираж ВНИИПИ Государст по делам изобре 113035, Москва, 717венноготений иЖ,. Р Подписноеомитета СССР
СмотретьЗаявка
3282009, 22.01.1981
УЛЬЯНОВСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ
КУРГАНОВ СЕРГЕЙ АЛЕКСАНДРОВИЧ, ТРОИЦКИЙ СЕРГЕЙ ВЯЧЕСЛАВОВИЧ, БАРТКЯВИЧУС ПРАНАС КАЗЕВИЧ
МПК / Метки
МПК: G01R 31/303
Метки: интегральных, схем
Опубликовано: 15.10.1982
Код ссылки
<a href="https://patents.su/4-966628-ustrojjstvo-dlya-kontrolya-integralnykh-skhem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля интегральных схем</a>