Архив за 1983 год
Генератор псевдослучайной последовательности
Номер патента: 1013954
Опубликовано: 23.04.1983
МПК: G06F 7/58
Метки: генератор, последовательности, псевдослучайной
...последовательности, содержащий генератор тактовых импульсов, счетчик,сумматор по модулю два, выход которого соединен с информационным входом блока памяти, введены коммутатор, параллельный сумматор, дваР-триггера, Т-триггер, два элемента И и элемент ИЛИ, выход которогосоединен с управляющим входом бло- . 60ка памяти, выход которого соединенс Р-входами Р-триггеров, выходыкоторых соединены со входами сумматора по модулю два соответственно,выход генератора .тактовых импульсов 65 соединен со входом Т-триггера и с первыми входами первого и второго элементов И, выходы которых соединены с С-входами соответствующих Р-триггеров, прямой выход Т-триггера соединен с управляющим входом коммутатора, с первым входом элемента ИЛИ и со вторым входом...
Генератор псевдослучайных чисел
Номер патента: 1013955
Опубликовано: 23.04.1983
Авторы: Добрис, Федоров, Яковлев
МПК: G06F 7/58
Метки: генератор, псевдослучайных«, чисел
...три элемента НЕ, элемент ИЛИ, шесть эле ментов И и генератор импульсов; выходкоторого соединен с первым входом первого элемента И, второй ,вход которого подключен к дыходу первого триггера, единичный вход которого является входом Пуск блока,а также соединен с первым входом эле:мента ИЛИ и единичным входом второго триггера,.нулевой вход которого соединен со вторым входом элемен- . 25 та ИЛИ и с выходом первого счетчика, счетный вход которого подключен к выходу второго элемента И, первый вход которого соединен с Выходом третьего элемента И и является первым выходом блока, вторым, третьим и четвертым выходами которого являются соответственно Выходы четвертого, пятого и шестого элементов И, единичный выход второго триггера соединен со...
Устройство для контроля логических схем
Номер патента: 1013956
Опубликовано: 23.04.1983
Авторы: Дракова, Киселев, Королев, Русанов, Хайдаров
МПК: G06F 11/30
Метки: логических, схем
...регистра и третьим входом третьего коммутатора, выходы которого соединены с входами второго и третьегоэлементов И и третьего счетчика, третий выход второго дешифратора соединен с входом второго компаратора и черезвторой элемент И - с входом четвертого коммутатора, первый выход которого через второй компаратор сое 10 динен с первым выходом устройства,четвертый выход второго дешифраторачерез третий счетчик соединен с вто"рм входом второй памяти и вторымвходом второго дешифратора, пятый15 выход которого соединен с вторымвходом блока ввода, третий выходкоторого соединен с первым входомтриггера, выход которого соединенс третьим входом второй памяти ичерез третий элемент И - с четвертым входом второй памяти, выход,которой соединен с...
Устройство для обнаружения ошибок в системе остаточных классов
Номер патента: 1013957
Опубликовано: 23.04.1983
Авторы: Давыдов, Краснобаев
МПК: G06F 11/08
Метки: классов, обнаружения, остаточных, ошибок, системе
...сумматора по моду лям . Рки Рк второго уровня,и блок формирования сигнала ошибок, причем пвходов устройства соединены,с .входами первого блока. памяти Г 13. ф со второй группой входов всех сумматоров по модулю 0 .Сущность изобретения. основывается на следующем очевидном равенстве5 (а+а;)+(б, +а)адьо (вой 4; ),где ц Р -О (=А,и)Отсюда следует, что(а+ а ) = 0. -(а +а. )Для факта наличия или отсутствияошибки нет необходимости вычислятьточное значение (аа,)вод д , а11 фдостаточно знать только факт=О (вод 0) . Если (а+ а )О, тои 0 -(а +а) )О, а еслй (а +а)=О,то и 0,) -(а+аЦ = О(вод 0 й),Таким образом, вместо (и) сумматоров по модулю Рд, которые определяют значения а= Р"-а,=2,3, л)достаточно иметь всего один сумматорпо модулю Р, который...
Устройство для контроля информации в коде хэмминга
Номер патента: 1013958
Опубликовано: 23.04.1983
МПК: G06F 11/10
Метки: информации, коде, хэмминга
...О О 1 1 О О 1 1 О О О 1 1 1 1 О О О О О О О где а. --й разряд регистра 1( =1,215) .Первый контрольный разряд форМируется в триггере 3 сложением по щод 2 техразрядов слова, кото 2контрольных выходов устройства, тактовый вход устройства. соединен со входом синхронизации каждого триггера группы и через элемент задержки сб счетным входом счетчика, выходы которого соединены с управляющими входами первого и второго мультиплексоров и с управляющими входами соответствующих триггеров группы, кроме п-го, выход второго мультиплексора соединен со счетным входом и-го триггера.На чертеже представлена схема предлагаемого устройства.Устройство содержит приемный регистр 1, мультиплексоры 2, и счетных триггеров 3 -3, сумматор 4 по модулю два, счетчик 5,...
Устройство для определения четности информации
Номер патента: 1013959
Опубликовано: 23.04.1983
МПК: G06F 11/10
Метки: информации, четности
...определения четности информации, содержащее регистр, первый и второй элементы ИЛИ, первый и второй элементы задержки, первый, второй, третий, четвертый и пятый элементы И, группу пар элементов И, первый, второй и третий триггеры, причем выход первого элемента ИЛЙ соединен со счетным входом первого триггера, единичный и нулевой вы-, ходы которого соединены с первыми входами первого и второго элементов И, разрядные входы регистра являются входами устройства и соединены с группой входов второго элемента ИЛИ, выход которого соединен с единичным входом второго триггера й через первый элемент задержки - с первым нходом третьего элемента И, выходы первого и нторого элементов И являются выходами устройства и соединены со входами третьего...
Устройство для контроля цифровых узлов
Номер патента: 1013960
Опубликовано: 23.04.1983
МПК: G06F 11/16
...за Р раз,Тестовая информация, которая записывается в регистр 6 теста, представляет совокупность входных воздей-.ствий и масок, Во все разряды регистра б, которые соответствуют входам проверяемого Узла 11, записываются входные воздействия, а на всеразряды, которые соответствуют выходам объекта контроля, одновременно записываются маски, Значения масок, которые соответствуют выходампроверяемого узла 11 и записываютсяна регистре 6 теста, должны быть такими, чтобы элементы с открытым коллектором 8 соответствующих разрядов 30Коммутатора 7 были закрыты, В этомслучае элементы с открытым коллектором не будут нагружать выходы проверяемого узла 11, Нагрузкой дляэтих ВыхОДОВ буДут толькО нысОКО- З 5омные ограничительные резисторы 9.Значения...
Силлогистическая машина
Номер патента: 1013961
Опубликовано: 23.04.1983
Авторы: Анишин, Колесников, Тимофеева
МПК: G06F 17/00, G06F 17/21, G06F 17/22 ...
Метки: силлогистическая
...типа посылок соединены 15соответственно с группами информационных входов третьего и четвертогокоммутаторов, выходы которых соединены соответственно с входами второго регистра типа посылок, информа" 20ционные входы пятого и шестого коммутаторов соединены соответственнос выходами регистра типа заключения,выходы подключены соответственнок входам дешйфратора типа заключения,На фиг,1 изображена, блок-схемамашины, на фиг.2 а и 2 о - схемаблока силлогического умножения; нафиг.З - схема блока матриц элементов И; на фиг.4 - схема коммутатора;на фиг.5 - схема блока сравнения;на фиг.б - схема коммутатора; нафиг.7 - 9 - таблицы, поясняющиеработу машины.35Предлагаемое устройство содержитшифраторы 1 типа посылок, коммутаторы 2, блок 3...
Устройство для контроля двухпроцессорной системы
Номер патента: 1013962
Опубликовано: 23.04.1983
Авторы: Гурьев, Епинин, Куракин, Платонов, Сокирко, Тарасов, Шанин
МПК: G06F 15/16
Метки: двухпроцессорной, системы
...устройства, входные шимента ИЛИ, выходом соединенного с ны 28 и 29 отказа процессора устсоответствующей выходной шиной пуска ройства, входные шины ЗО тактовыхпосле отказа устройства, а вторым импульсов устройства, входные шивходом - с соответствующей вход- ны 31 и 32 установки режима процесной шиной отказа. контролируемого соров устройства, выходную шину 33процессора, выход первого элемента . начального сброса устройства, выИЛИ соединен с соответствующей ши ходные шины 34 сброса процессораной сброса контролируемого процес- устройства, выходные шины 35 началь.сора, счетный вход сЧетчика времени ного пуска процессора устройстваподключен к выходу четвертого эле- и выходные шины 36 пуска после отмента И, первым входом соединенного...
Устройство для выбора заданий
Номер патента: 1013963
Опубликовано: 23.04.1983
Авторы: Ганитулин, Мазаник, Шутилов
...И 2, первый элемент ИЛИ 3, триггеры 4 матрицы 1,группу элементов ИЛИ 5, группу элементов И 6, группу счетчиков 7, счетчик 8 тактов, группу схем 9 сравнения, группу триггеров 10, группуэлементов И 11, группу триггеров 12,группу элементов 13 задержки, группы элементов И 14 и 15, элемент ИЛИ5 .16, счетчик 17 ресурсов, элемент НЕ.18, тактовый вход 19 устройства, информационный вход устройства 20,информационные выходы 21 устройства.Устройство работает следующим образом. Первоначально в матрицу 1 с помощью управляющей программы заносится информация о топологии графа (связях между заданиями), При этом соответствующие триггеры 4 устанавливаются в единичное состояние единичные входы. триггеров на чертеже не показаны), Номер триггера 4...
Вычислительное устройство для датчиков с частотным выходом
Номер патента: 1013964
Опубликовано: 23.04.1983
МПК: G06F 17/00
Метки: выходом, вычислительное, датчиков, частотным
...соответственно, выходы умножителей 5, 5 л, и 5 3 частоты и выходы счетчиков 8, 8 л и 8 соединены с соответствующйми входами первого коммутатора 6, выход которого соединен с информационным входом регистра 9, выходы 65 умножителей 5 , 52 и 52 частоты соединены с информационными входами регистров 9, 92 и 92 э соответ.ственно, выходы счетчков 8 , 82 и 8 соединены с входами разрешения записи регистров 92 л, 92 и 9 . соответственно, выходы регистров 9, 92 л, 92, 9 и выходы узлов 7 л, 7 , 7 тарировки соединены с соответствующими входами второго коммутатора 15, выход которого соединен с входом арифметического блока 10, оследовательно соединенного с выходным регистром 11 и блоком 12 индикации, управляющие входы первого и второго коммутаторов...
Устройство для моделирования сетевых графов
Номер патента: 1013965
Опубликовано: 23.04.1983
Авторы: Баженов, Левашов, Титов
МПК: G06F 15/173
Метки: графов, моделирования, сетевых
...-й вход первой группы входов которого подключен к первым входам первых элементов И формирователей. пути 1-й.строки, -й вход второй группы входов блока подключен к вторым входам первых элементов И формирователей пути -го столбца.Причем блок управления содержит в+2 триггера, четыре группы элемен20 на вход вентиля 9, а на выходе 46+появляется высокий потенциал, поступающий на входы вентильной группыЗ . В результате код, записанныйна регистре 2, через открытую вентильную группу 31 поступает через5группу элементов ИЛИ 4 на первыйвход сумматора 5 и элемент ИЛИ б.В зависимости от содержимого регистра 2 на выходе элемента ИЛИ бФормируется высокий или низкий Опотенциал, разрешающий или запрещающий запись результата суммирования в регистры 7. Если...
Устройство для моделирования диаграммы направленности антенны
Номер патента: 1013966
Опубликовано: 23.04.1983
Авторы: Лехин, Спиридонов
МПК: G01N 1/00
Метки: антенны, диаграммы, моделирования, направленности
...последовательно.соединенные счетчик импульсов-, узелпамяти и вычитающий счетчик импуль.сов, выход которого является выходомблока и соединен с информационнымвходом счетчика импульсов и входомразрешения записи вычитающего счетчика импульсов, установочный входформирователя угловой развертки соединен с установочными входами счетчика импульсов и вычитающего счетчи ка импульсов, другой вход которогоявляется входом формирователя.65вертки, выход которого соединен со счетным входом первого счетчика 8 импульсов. Входы установки счетчиков 5 и 8 импульсов и формирователя 7 угловой развертки подключены к установочному входу 9 устройства. Выход счетчика 8 импульсов соединен с информационным входом блока б вычитания, первый и второй установочные входы...
Вычислительное устройство для управления лучом плоской антенной решетки
Номер патента: 1013967
Опубликовано: 23.04.1983
Авторы: Ворошилов, Лобов, Шишов
МПК: G06F 17/00
Метки: антенной, вычислительное, лучом, плоской, решетки
...коммутирующих узлов.Причем блок. Формирования стробирующих импульсов содержит элементыИЛИ и элементы И, информационные вхо 1 Оды которых соединены соответственнос первой и второй группами информационных входов блока, а управляющиевходы подключены к входу. разрешения .считывания блока,. выход каждого элемента И, кроме первого, подключен кпервому входу соответствующего элемента ИЛИ, выходы которых и выходпервого элемента И являются выходамиблока, второй вход первого элемента 20ИЛИ соединен с выходом первого элемента И, второй вход каждого последующего элемента ИЛИ соединен с выходом предыдущего элемента ИЛИ.На фиг, 1 показана структурная 25схема вычислительного устройства;4" на фиг. 2 - .вариант схемы блока формирования...
Устройство для опроса абонентов
Номер патента: 1013968
Опубликовано: 23.04.1983
Авторы: Королев, Ларшин, Томашко, Чепуров, Широков
МПК: G06F 17/40
...подключены соответственно кобъединенным одноименным. выходампультов абонентов, информационные . 15входы блока буферной памяти соединены соответственно с выходами блокапамяти и регистра эталонного кода,управляющий вход соединен с выходом второго счетчика, выход блока буферной 20памяти подключен к входу блока согласующих усилителей, выход которогоявляется выходом устройства, вторыевыводы элементов индикации с одинаковыми номерами первой и второй групп 25соединены с выходами соответствующихусилителей первой и второй групп.На фиг. 1 представлена схемаустройства; на фиг, 2 - примеры схемного построения блока памяти и блока буферной памяти; на фиг, 3 - схема пульта абонента, на фиг, 4 - расположение .элементов индикации.устройство...
Периферийный процессор обработки сигналов
Номер патента: 1013969
Опубликовано: 23.04.1983
Авторы: Губарев, Елагин, Кальней
МПК: G01R 23/16, G06F 15/00, G06F 17/00 ...
Метки: периферийный, процессор, сигналов
...Фиг.1 представлена функциональная схема периферийного процессора; на фиг.2 - функциональная схема блока сложения, на фиг.З - функциональная схема блока умножения; на фиг.4 Функциональная схема устройства управления, на фиг.5 - функциональная схема блока сопряжения.Периферийный процессор обработки сигналов (Фиг.) подключен к магистрали 1 ЭВМ с асинхронным унифицированным интерфейсом. Процессор содер- жит блок 2 коммутации, блок 3 сопряжения, блок 4 коммутации двоичной инверсии, первый блок 5 сложения, второй блок 6 сложения, блок 7 умножения, первый блок.8 управления, второй блок 9 управления и блок 10 коммутации состояния.Вход-выход 11 первого блока 5 сложения соединен с магистралью 1 ЭВМ. Первая внутренняя магистраль 12 процессора...
Анализатор спектра
Номер патента: 1013970
Опубликовано: 23.04.1983
Авторы: Белинский, Горбатов, Жигулевцев, Колоникин, Милов
МПК: G01R 23/16, G06F 17/14
Метки: анализатор, спектра
...выходом анализатора и соединенс входом второго блока памяти, выход которого подключен к второмувходу второго сумматора, выход блокапостоянной памяти .соединен с управляющим входом коммутатора, второйвыход которого подключен к первомуФвходу третьего сумматора, выход ко"торого является вторым выходом анализатора и подключен к входу третьего блока памяти, выход которого соединен с вторым входом третьего сумматора, причемвход блока суммирования соединен с выходом первого сумматора.На фиг. 1 представлено предлага"емое устройство; на фиг, 2 - схемаблока суммирования,Устройство состоит иэ аналогоцифрового преобразователя 1, первого2, второго 3 и третьего ч блоков памяти (оперативной) первого 5, второго 6 и третьего 7 сумматоров, блока8...
Устройство для быстрого преобразования фурье
Номер патента: 1013971
Опубликовано: 23.04.1983
МПК: G06F 17/14
Метки: быстрого, преобразования, фурье
...сигнал разрешения записи информации в регистры 8 и 9, при этом на шинах 21 и 22 существует сигчал запрета.Таким образом, результаты получен" ные на суммирующем выходе 19 (1 аАМ и вычитающем выходе 20 (1 аВ, ) сумма 1+1 тора-вычитателя 5 в соответствии с выражениями (1) и (2), записываются в регистры 8 и 9 соответственно,При выполнении обратного БПФ работа устройства аналогична работе при выполнении прямого БПФ за исключением того, что в первом полутакте устанавливается сигнал "Единица" на шине 17 (,сумматор 4 выполняет операцию вычитания ) и на шине 16 управления сумматором 15 по модулю два ( знак инвертируется), а в течение второго полу" такта устанавливается нулевой сигнал на шине 17 и шине 1 Ь сумматором 15 по модулю два,3...
Устройство для спектрального анализа
Номер патента: 1013972
Опубликовано: 23.04.1983
Авторы: Нечаев, Садыхов, Чеголин, Шаренков
МПК: G01R 23/16, G06F 17/14, G06F 17/18 ...
Метки: анализа, спектрального
...большого числавычислительных операций,Целью изобретения является повышегние быстродействия (эа счет значительного уменьшения вычислительных35операций) и упрощение устройства.Поставленная цель достигаетсятем, цто устройство для спектральногоанализа, содержащее первый и второйблоки памяти, первый умножитель сумматор и двоичный счетчик, причемвход первого блока памяти является информационным входом устройства, входдвоичного счетчика является тактовымвходом устройства, содержит двоичный45 722дом разрешения второго умножителя,второй вход которого подключен к информационному выходу двоичного счет-.чика, выход переполнения которогосоединен с входом двоичного счетчи.ка циклова вход второго блока памяти.является выходом задания коэффициен"тов...
Вычислительное устройство
Номер патента: 1013973
Опубликовано: 23.04.1983
МПК: G06G 1/16
Метки: вычислительное
...от 1 по1000 м; шкала Х (с наклонной сеткой) значений площади сечения деривационного водовода от 1 до 300 м 2; шкала К (с наклонной сеткой) - значений коэффицие- Ъта пропорциональности- ) между ипотерями напора и М - квадратом скорости течения в деривации от 0,01 дой1,0 ; шкала р (с горизонтальноймсеткой) значений коэффициента системы2,о РК) от 0 001 до 0 1 двешкалы и (верхняя и нижняя с наклонной сеткой) значений потерь напора в деривационном водоводе с учетом скоростного напора потока в основании резервуара от 0,5 до 100 м; две шкалы Е (верхняя и нижняя с наклонной сеткой, которая совмещена со шкалой и ) значений колебаний уровня в резервуаре от 0,5 до 100 м;, кривые Т и Й на поле с координатами Р - Е ; прямая А на поле с координатами...
Устройство для выделения максимального динамического сигнала
Номер патента: 1013974
Опубликовано: 23.04.1983
Автор: Пахомов
МПК: G06G 7/02
Метки: выделения, динамического, максимального, сигнала
...максимального динамического сигнала, содержащее и суммирующих усилителей и и коммутирующих диодов, анодами соединенных с выходами суммирующих усилителей, допол нительно содержит две группы по п диффвренцирующе-сглаживающих фильтров и и ( о - 1 ) дополнительных коммутирующих диодов, при этом 1- й вход устройства, 1 = 1,2 , и , через 45 соответствующий дифференцирующе-сглаживающий фильтр первой группы и соединенный с ним последовательно коммутирующий диод связан с первым входом 1 -го суммирующего усилителя,выход 1го 5 О дифференцирующе-сглаживающего фильтра второй группы соединен с вторым входом 1 -го суммирующего усилителя, вход 1 -го дифференцирующе-сглаживающего фильтра второй группы чеРез соответствующие дополнительные...
Вычислительное устройство
Номер патента: 1013975
Опубликовано: 23.04.1983
Автор: Барьюдин
МПК: G06G 7/12
Метки: вычислительное
...соединен с первым15 входом блока сравнения, второй входпереключателя является вторым входомустройства, выход певеключателя сое"динен с входом ключа, выход элемента ИЛИподключен к второму входу первого20 . триггераНа чертеже изображена функциональ. ная схема вычислительного устройства.Устройство содержит первый триггер 1,накопительный конденсатор 2, разрядный резистор 3, ключ 4, блок 5 сравфф й- пения переключатель 6, второй и третий триггеры 7 и 8, элемент ИЛИ 9,блок 10 задержки, первый и второй в- элементы И 11 и 12 реверсивныйсчетчик 13 элемент И-ИЛИ 14, прогъраммный счетчик 15 шину 16 нулевого потенциала, первый и второй входы 17и 18, вход 19 запуска вход 20 устам новки начального значения кода,источник 21 образцовой частоты,...
Устройство с переменным коэффициентом передачи
Номер патента: 1013976
Опубликовано: 23.04.1983
Автор: Яковлев
МПК: G06G 7/16
Метки: коэффициентом, передачи, переменным
...подключенным к входу блока 1 умножения,а коммутатор 6- выход блока 1 умножения к резистору 3, Сразу после подачи питания конденсатор 9 находится в разряженном состоянии и1 напряжение 0 на выходе операционго усилителя 2 равно нулю. Следовательно, равно нулю напряжение 0 на выхооз де блока 1 умнокения и на йервом токозадающем резисторе 3, Под действием-. 30-(.1 зарядный конденсатор 9 начинает заряжаться и на выходе операционного усилителя появляется положительное напряжение. При этом напряжение на выходе блока 1 умножения соответствует значению тК 0 О . 11)ЬУ б 1 Оч 3 Положительное напряжение О, через первый токозадающий резистор 3 поступает на вход операционного усилителя 2, где суммируется с отрицательным напряжением - 01, поступающим на...
Время-импульсное множительное устройство (его варианты)
Номер патента: 1013977
Опубликовано: 23.04.1983
Авторы: Агрест, Дибер, Кизилов, Максимов, Машенков, Тверитин, Худокормов
МПК: G06G 7/161
Метки: варианты, время-импульсное, его, множительное
...и второй масштабныерезисторы, причем выход операционногоусилителя подключен к входу первогоключа, а через первый масштабный резистор соединен с инвертирующим вхо одом дополнительного операционного усилителя, неинвертирующий вход которого подключен к шине нулевого потенци"ала, второй масштабный резистор подключен между инвертирующим входом ивыходом дополнительного операционногоусилителя, выход первого ключа соединен с входом второго ключа, выход которого подключен к выходутретьего ключа и к входу выходногоФильтра, выход дополнительного опе"рационного усилителя соединен с вхо"дом четвертогоключа, выход которогоподключен к входу третьего ключа, ул"равляющие входы первого и третьего дключей соединены с первым выходомширотно-импульсного...
Аналого-цифровой интегратор
Номер патента: 1013978
Опубликовано: 23.04.1983
МПК: G06G 7/18
Метки: аналого-цифровой, интегратор
...третий компараторы, ана 15 логовый инвертор, преобразователь кодов, коммутатор, элемент .ИЛИ, дополнительный ключ и дополнительный интегрирующий конденсатор, включенный между входом и выходом операционного усилителя, вход дополнительного ключа соединен с входом операционного .усилителя, его выход " с выходом операционного усилителя, а управляющийвход соединен с соответствующим выходом регистра сдвига, вторые выходы двухпозиционных ключей подключены к шине нулевого потенциала, вход опор"ного напряжения подключен к первомувходу коммутатора и через аналоговыйинвертор - к первому входу второго ЗЗкомпаратора, вторым входом соединен"ного с выходом операционного усилите" ля, и к второму входу коммутатора, выход которого подключен к второму ....
Интегратор
Номер патента: 1013979
Опубликовано: 23.04.1983
Автор: Гаращук
МПК: G06G 7/186
Метки: интегратор
...напряжения на выходе конденсатора и, соответственно, на выходе операционного усилителя по интегральному закону при входном знакопеременном сигнале 2 1.Недостаток указанного интегратора заключается в том, что стабилитрон вносит дополнительную погрешность в интегрирование, определяемую изменением тока стабилизации при колебаниях напряжения источника напряжения, происходящих между моментами обнуления интетъратора. ного падения напряжения на диодах,зависящего от величины тока интегрирования.Целью изобретения является повышение точности интегрирования знакопеременных сигналов.Поставленная цель достигается тем,что в интегратор, содержащий операционный усилитель и мостовой ключевой элемент, в каждое плечо котороговключен управляемый...
Интегратор переменного напряжения
Номер патента: 1013980
Опубликовано: 23.04.1983
Автор: Мединский
МПК: G06G 7/186
Метки: интегратор, переменного
...конденсатор цепи обратной связи интегратора, приводит кнеустойчивости интегратора, так какпри этом возникает дополнительная цепьимпульсной обратной связи, связывающей выход интегратора с входом.Целью изобретения является повышение точности интегрирования и обеспечение устойчивости работы интегратора. З 5 Поставленная цель достигается тем, что интегратор переменного напряжения, содержащий операционный усилитель, между входом и выхсдом которогояв ляющимися соответственно входом и выходом интегратора, включены параллель.- но соединенные интегрирующий конденсатор и ключ, управляюший вход которого соединен с выходом генератора иь пульсов, содержит усилитель-ограничитень, инвертор и К 5- триггер, выход которого подключен к входу...
Генератор колебаний заданной формы
Номер патента: 1013981
Опубликовано: 23.04.1983
Авторы: Кудряшов, Пономарев, Попенко, Шаблий
МПК: G06G 7/26
Метки: генератор, заданной, колебаний, формы
...пара- э лебания, описываемые функциями Чебыметра. шева соответствующих порядков.Квантованное по времени постоянное Число различных Функций для описанапряжение, описываемое полиномом ния Формируемых генератором колебанулевого порядка Р (й), поступает ний определяется числом каналов в исО фм на интеграторы 2 и 5, с выходов кото- д 5 пользуемой многоканальнои системе и рых снимаются колебания, описываемые точностью численного моделирования, а Функциями времени й и полиномом пер- также особенностями моделирования прового порядка Р(с) = й+1 соответст- цесса распространения бегущих волн,Использование изобретения в многоВ свою очередь колебание описыва- канальных системах связи и телеуправлеВ 30емое временной функцией, поступает на ния...
Устройство для моделирования диагностических сигналов лентопротяжных механизмов
Номер патента: 1013982
Опубликовано: 23.04.1983
Авторы: Лебедис, Рагульскис
МПК: G06G 7/48
Метки: диагностических, лентопротяжных, механизмов, моделирования, сигналов
...вращающихсяэлементов - роликов, валов, катушеки других, столкновения деталей в сочленениях, подшипниках, цепях передачи движения) и случайных возмущений,10 Однако устройство характеризуетсянедостаточнои точностью моделироваг50ния диагностического сигнала лентопротяжного механизма, при котором неучитывается воздействие ударных воз"мущений носителя информации,Целью изобретения является повыше 55ние точности моделирования.Указанная цель достигается тем,что в устройство, дополнительно введеИзобретение относится к аналоговой вычислительной технике и предназначено для моделирования механи - ческих колебаний носителей информации,По основному авт, св, Ю 840965 5 известно устройство, содержащее генератор гармонического напряжения, первый и...
Устройство для моделирования импульсных помех
Номер патента: 1013983
Опубликовано: 23.04.1983
Автор: Матшин
МПК: G06G 7/48
Метки: импульсных, моделирования, помех
...катушку индуктивности, тиристор, зашунтированный зарядным диодом, атакже коммутирующий диод, анод которого подключен к конденсатору и квыходу ключа, а катод - к катодутиристора и к другому выходу ключа,13983 4 55 3 10На фиг. 1 приведена схема; нафиг. 2 - эпюры, поясняющие работуустройства,Устройство для моделированияимпульсных помех содержит источник1 питающего напряжения 1, Фильтр 2,выходы 3, разделительный трансформ.тор 4, задающий генератор 5, тиристорный формирователь 6 импульсов,нагрузочный резистор 7, ограничи тельный резистор 8, накопитель 9.источник 10 питания, подключенныйчерез накопитель 9 и ограничительный резистор 8 к Формирователю 6,соединенному управляющими входамис задающим генератором, а выходами - с нагруэочным...