Вычислительное устройство

Номер патента: 1013975

Автор: Барьюдин

ZIP архив

Текст

% ИИ бо г Е ИЗОБР И К АВТОРСКОМ ВИДЕТЕЛЬСТ кого инстит СУДАРСТВЕННЫЙ КОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(72) Э. Л. Барьюдин71) Смоленский филиал Московскогордена Ленина энергетичесга(56) 1. Авторское свидетельство СС423138,кл, С О 6 С 7/26, 19722. Авторское свидетельство СССРпо заявке2687511/18-24,кл. С 06 6 7/16, 1978 (прототип).(54) (57) ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО, содержащее блок сравнения, первый вход которого является первымвходом устройства, первый триггер, первый вход которого соединен с выходомблока сравнения, выход триггера подключен к управляющему входу ключа, выход которого через параллельно соединенные накопительный конденсатор и разрядный резистор подключен к шине нулевого потенциала, выход ключа соедунен с вторым входом блока сравнения,реверсивный счетчик, установочный входкоторого является входом установки начального значения кода устройства, вьходом которого являются выходы реверсивного счетчика, программный счетчик, счетный вход которого соединенс выходом источника опорной частоты,выходы реверсивного счетчика и программного счетчика соединены с соответствующими входами элемента И-ИЛИ, о ъл и ч а ю щ е е с я тем, что, с целью . повышения точности преобразования, в него введены второй и третий триггеры, блок задержки, элемент ИЛИ, первый и второй элементы И, пзреключатель, причем выход блока сравнения соединен со счетным входом второго триггера, вход установки которого является входом запуска устройства и соединен с первыми входами элемента ИЛИ и третьего триггера и с управляющим входом реверсивного счетчика, единичный выход второго триггера подключен к управпяющему входу переключателя и к первому входу первого элемента И, нулевойИ выход второго триггера соединен с вто Е рым входом третьего триггера, с входом блока задержки и с первым входом второго элемента И, выход блока задержки подключен к второму входу элемента ИЛИ и к вторым входам перво- Я го и второго элементов И, третьи входы которых подключены к выходу третье. го триггера, четвертые входы первого 4 е и второго элементов И подключены к выходу элемента И-ИЛИ, выходы пер- М вого и второго элементов И соединены СФ соответственно с вычитающим и суммиф 4 руюшим входами реверсивного счетчика, ЯД первый вход переключателя соединен с первым входом блока сравления, второй вход переключателя явпяется вторым входом устройства, выход переключателя соединен с входом ключа, выход эле- фЬ мента ИЛИ подключен к второму входу первого триггера,входом третьего триггера,с входом блока задержки и с первым входом второго элемента И, выход блока задержкиподключен к второму входу элемента ИЛИи к вторым входам первого и второгоэлементов И, третьи входы которых в подключены к выходу третьего триггера,четвертые входы первого и второгоэлементов И подключены к выходу эле10 мента И-ИЛИ, выходы первого и второго элементов И соединены соответственно с вычитающим и суммирующим входами реверсивного счетчика, первыйвход переключателя соединен с первым15 входом блока сравнения, второй входпереключателя является вторым входомустройства, выход певеключателя сое"динен с входом ключа, выход элемента ИЛИподключен к второму входу первого20 . триггераНа чертеже изображена функциональ. ная схема вычислительного устройства.Устройство содержит первый триггер 1,накопительный конденсатор 2, разрядный резистор 3, ключ 4, блок 5 сравфф й- пения переключатель 6, второй и третий триггеры 7 и 8, элемент ИЛИ 9,блок 10 задержки, первый и второй в- элементы И 11 и 12 реверсивныйсчетчик 13 элемент И-ИЛИ 14, прогъраммный счетчик 15 шину 16 нулевого потенциала, первый и второй входы 17и 18, вход 19 запуска вход 20 устам новки начального значения кода,источник 21 образцовой частоты, выход 22,Вычислительное устройство работеетследующим образом.В исходном состоянии напряжениес второго входа 18 черед переключа 40тель 6 и ключ 4 подведено к накопительному конденсатору 2. Поэтому на 45 50 55 10Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговыхвычиспительных машинах.Известно вычислительное устройство,содержащее блок сравнения, генераторфункционального напряжения, блок упраления 1 1.Однако устройство обладает низкойточностью работы,Наиболее близким к изобретению является вычислительное устройство, содержащее блок сравнения, триггер, накопительный конденсатор, разрядныйрезистор, ключ, информационный реверсивный и программный счетчики, генратор опорной частоты 1 2 1 .Недостатком известного устройстваявляется сравнительно низкая точностьработы,11 ель изобретения - повышение точности преобразования.Поставленная цель достигается тем,что в вычислительное устройство, содержащее блок сравнения, первый входкоторого является первым входом устроства, первый триггер, первый вход которого соединен с выходом блока сравнения, выход триггера подключен к упраляющему входу ключа, выход которогочерез параллельно соединенные накопительный конденсатор и разрядный резистор подключен к шине нулевого потенциала, выход ключа соединен с вторывходом блока сравнения, реверсивныйсчетчик, установочный вход которогоявляется входом установки начальногозначения кода устройства, выходом которого являются выходы реверсивногосчетчика, программный счетчик, счетный вход которого соединен с вьходомисточника опорной частоты, выходыреверсивного счетчика и программногосчетчика соединены с соответствующимивходами элемента И-ИЛИ, введены второй и третий триггеры, блок задержки,элемент ИЛИ, первый и. второй эдемыты И, переключатель, причем выходблока сравнения соединен со счетнымвходом второго триггера, вход установки которого является входом запускаустройства и соединен с первыми входами элемента ИЛИ и третьего триггера и с управляющим входом реверсивного счетчика, единичный выход второго триггера подключен к управляющемувходу перекпючатепя и к первому вхсду первого элемента И, нулевой выходвторого триггера соединен с вторым 13975 г 4 копительный конденсатор 2 заряжен до напряжения с второго входа 18.Сигнал с входа 19 запуска переводит первый, второй и третий триггер. ры 1, 7 и 8 в единичное состояние, причем первый триггер 1 переводится в это состояние через элемент ИЛИ 9 Одновременно в реверсивном счетщ- ке 13 с входа 20 записывается начальный код. В этом состоянии открыт первый элемент И 11, через который импульсы опорной частоты с выхода элемента И-ИЛИ 14 поступают.на вычитающий вход реверсивного счетчика 13. Одновременно размыкается ключ 4 и накопитель ный конденсатор 2 разряжается через разрядный резистор 3. При этом накопительный конденсатор 2 и разрядныйФилиал ПЛП "Патент, г, Ужгороп, ул. Проектна ВНИИПИ Заказ 3019/ 1013975 Тираж 704 Подписн

Смотреть

Заявка

3286922, 23.02.1981

СМОЛЕНСКИЙ ФИЛИАЛ МОСКОВСКОГО ОРДЕНА ЛЕНИНА ЭНЕРГЕТИЧЕСКОГО ИНСТИТУТА

БАРЬЮДИН ЭРНЕСТ ЛЕОНИДОВИЧ

МПК / Метки

МПК: G06G 7/12

Метки: вычислительное

Опубликовано: 23.04.1983

Код ссылки

<a href="https://patents.su/4-1013975-vychislitelnoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Вычислительное устройство</a>

Похожие патенты