Патенты опубликованные 15.03.1983

Страница 42

Устройство для ввода информации

Загрузка...

Номер патента: 1005016

Опубликовано: 15.03.1983

Автор: Соколов

МПК: G06F 3/02

Метки: ввода, информации

...который устанавливает счетчик 5 и регистры 3группы в исходное Нулевое состояние. При этом информация содержащаяся в счетчике 5, переписывается во второй регистр 12, так как науправляющем входе его присутствуетн этом случае Разрешающий сигнал, Далее при нажатии необходимой клавиши 45(знака, символа и т,д.) на клавиатуре1 на выходе элемента 4 ИЛИ формируется сигнал, который отключает входывторого регис-ра 12 от счетчика 5,подключает входы первого регистра 11к выходам второго регистра 12 и нходы дешифратора 6 к выходам перногорегистра 11, а также обеспечиваетформирование следуюцего по порядкуадреса соответствуюцего регистра 3группы в счетчике 5. В зависимостиот нажатия той или иной клавиши наклавиатуре 1 из блока 2 памяти выбирается...

Устройство для ввода и вывода графической информации

Загрузка...

Номер патента: 1005017

Опубликовано: 15.03.1983

Авторы: Архангельский, Блюм

МПК: G06F 3/033

Метки: ввода, вывода, графической, информации

...3 и второй 4 блоки ключей, генератор 5 импульсов, счетчик б, дешифратор 7, блок памяти 8, третий 9и четвертый 10 блоки ключей, первыйэлемент ИЛИ 11, емкостной преобразователь 12 для съема координат, усилитель 13 считывания, первый 14 ивторой 15 элементы И, второй 1 б итретий 17 элементы ИЛИ, первый 18и второй 19 элементы задержки.Устройство работает следующим образом,В режиме ручного ввода информации в устройство с помощью емкостногопреобразователя 12 блок управления 1выдает сигнал .РазРешениЯ записи наблок памяти 8 и через элемент ИЛИ16 на первый блок ключей 3 матричного индикатора 2. Сигнал разрешениязаписи на второй блок кличей 4 поступает через третий элемент ИЛИ 17 ипервый элемент И 14, включение кото50 рого синхронизируется...

Устройство для сопряжения вычислительных машин

Загрузка...

Номер патента: 1005018

Опубликовано: 15.03.1983

Авторы: Баранов, Голодняк, Кремез, Роздобара

МПК: G06F 3/04

Метки: вычислительных, машин, сопряжения

...который имеет три поля: поле 56 содержит один разряд, отводимый под код операции (команда записи кодируется единицей), поле 57 - группу из и разрядов (единица в 1 -том разряде этой группы означает, что 1-тая ВМ второго интерфейса является принимающей), и поле 58 - группу разрядов, содержащих информацию о количестве байт, подлежащих передаче.Разряды поля 57 поступают по шине 36 во второй интерфейс в качестве запросов в соответствующие каналы на подготовку к приему данных. Последние подтверждают готовность к приему данных сигналами по шине 69, которые гасят 1 соответствующие единичные разряды поля 57, .После того, как все принимающие ВМ подтвердили готовность к приему данных, значения всех разрядов в поле 57 нулевые, на выходе 41...

Устройство для ввода информации

Загрузка...

Номер патента: 1005019

Опубликовано: 15.03.1983

Авторы: Плешев, Полунин

МПК: G06F 3/04

Метки: ввода, информации

...выхода формирователя 31, проходящему через элемент 34, осуществля- . ется сдвиг на один разряд содержимого регистра 9. При совпадении сигнала с выхода элемента И 34 с единичными сигналами триггеоов 28 и 29 срабатывает элемент 2 И-ИЛИ 17 и увеличивает на единицу сОдержимое счетчика 4 чисел. В циклах 2,р работы формирователя 31 производится последовательная запись в блок 2 буферной памяти элементов 2, а начальной строки-й группы строк информационного массива. Запись производится аналогично записи первого элемента. В цикле работы формирователя счетчик 4 чисел вырабатывает сигнал переноса, который, проходя через элемент 2 И-ИЛИ 18, увеличивает на единицу содержимое счетчика 5, а проходя через элемент 2 И-ИЛИ 19 на вход стопа формирователя...

Устройство для управления обменом информацией

Загрузка...

Номер патента: 1005020

Опубликовано: 15.03.1983

Авторы: Жолковер, Коханов, Щербаков

МПК: G06F 3/04

Метки: информацией, обменом

...и элементы И 8,10. Триггеры 3 и 4 10 работают по синхроимпульсам, сдвинутым друг относительно друга с помощьюузла 5, причем первым срабатывает триггер, на который синхроимпульс приходит после переднего фронта сигнала сопровождения. Сигналом с нулевого выхода этот триггер блокирует срабатывание другого триггера.,Такими образом, один из триггеров 3 и 4 устанавливается в единичное состояние на все время передачи. Триггеры 3 и 4 управляют элементами И 7 и 9,на которые поступают сигналы с узла 5, причем зти синхросигналы подбираются таким образом, что на выходе элемента И, соединенного с триггером, установленным в единичное состояние, присутствует синхропоследовательность, задержанная на 0,25 Т цикла. Таким образом обеспечивается...

Устройство для сопряжения

Загрузка...

Номер патента: 1005021

Опубликовано: 15.03.1983

Автор: Кромпляс

МПК: G06F 3/04

Метки: сопряжения

...20-20 устройства третьейгруппы, нуль-органы 21-21 п и 221-22первой и второй групп, второй 23и третий 24 регистры, первый элементИЛИ 25, элемент ИЛИ-ЙЕ 26, элементы И. 27 -27 п второй группы, шифратор 28, выход 29 шифратора 28, второй, третий и четвертый.формирователй 30, 31 и 32 импульсов, элементИ 33, триггер 34, выход 35 элемента 33.На временных диаграммах работыустройства (фиг, 2) обозначены сигна,лы йа выходах делителя частоты 2 а,ШИМ 6 б, в, г, усилителей д, е,ж, суммарного сигнала в линии 10 3,сумматора 11 и, формирователей 30,31. и 32 импульсов к, амплитуда ступени группового сигнала Ч 5, амплитуда импульсной помехи Чк, длительность заднего и переднего фронтовимпульса формирователя 31 , Т 2,длительность импульса...

Устройство для ввода аналоговых сигналов

Загрузка...

Номер патента: 1005022

Опубликовано: 15.03.1983

Авторы: Герман, Гетманович, Мархасин, Полосенко, Сточек

МПК: G06F 3/04

Метки: аналоговых, ввода, сигналов

...преобразователем 5 вкод, который в соответствии с командой ЦВМ поступает через мультиплексор 8 на Вых.1 устройства. Частота, поступающая на Вх.2 устройства, интегрируется счетчиком б, кодкоторого через мультиплексор 8 всоответствии с командами от ЦВМ поступает на Вых.4.Работу устройства во втором режиме контроля и выработки сигнала"Исправность" поясняет временная диаграмма (фиг. 2).На Вх.5 поступаетпостоянный сигнал "Контрольф, по которому мультиплексор 2 коммутирует выход счетчика 1 с управляющим входом мультиплексора 8 и с входом дешифратора4, переключатель 18 соединяет выходпреобразователя 12 с входом преобразователя 5, переключатель 19 соединяет выход преобразователя 13 свходом счетчика б,. ключ 17 соединяет выход...

Печатающее устройство

Загрузка...

Номер патента: 1005023

Опубликовано: 15.03.1983

Автор: Филиппов

МПК: G06F 3/06

Метки: печатающее

...приэтом информация в буферных регистрахпреобразователей 1 в счетчике 10сохраняется. Импульс конца печативозвращает регистр б и счетчики 8в исходное состояние. Следующим импульсом начала печати вызываетсяповторный пуск и отрабатывается ещераз тот же результат, т.е. исправляется случайная ошибка, при этомсодержимое счетчика 10 увеличиваетсяна "1",Процесс печати повторяется до тех пор, пока не появляется или сигнал равный "1" на выходе элемента 5 или не происходит заполнение счетчика 10.Появление повторных пусков устроЯ- ства сигнализируется на пульте оператора, а их число свидетельствует о характере отказа - устойчивый или сбой.Работа блока .управления при от.сутствии неисправностей и сбоев в печатающем устройстве заключается в...

Устройство для приведения i-кодов фибоначчи к минимальной форме

Загрузка...

Номер патента: 1005024

Опубликовано: 15.03.1983

Авторы: Баранов, Захарчук, Кремез, Лачугин, Роздобара

МПК: H03M 13/23

Метки: i-кодов, минимальной, приведения, фибоначчи, форме

...и т,д.Рассматриваемый метод минимизации кодов можно пояснить следующимпримером,Формула изобретения В этом примере условие свертки выполняется для третьего разряда (т.е, :3). При этом необходимо произвести обнуление второго и первого разрядов, однако запись единицы в третий разряд производить не нужно. так как после этого выполняется условие свертки для пятого разряда, В этом случае необходимо обнулить четвертый разряд кода, а пятый разряд установить в единичное значение, так как для седьмого разряда условие свертки после этого не выполняется.В устройстве-прототипе для минимизации данного входного кода необ ходимо выполнить две смежные опеРации свертки 01001 Я 1 в010 Д 100- - 101010000).Метод, используемый в данном устройстве,...

Преобразователь двоично-десятичного кода в семисегментный код

Загрузка...

Номер патента: 1005025

Опубликовано: 15.03.1983

Авторы: Абакумова, Дерновой, Ковшов, Пурцеладзе, Эбралидзе

МПК: G06F 5/00

Метки: двоично-десятичного, код, кода, семисегментный

...аналитическом выражении для сегмента а будет шесть членов СНДФ, если составить его для индицируеьнх состояний, и всего четыре, если составить его для неиндицируеьых состояний,Исключение составляет сегмент Е, . 60у которого неиндицируемых состоянийшесть, а индицируемых - четыре. Упростить выраженйе для сегмента Г позволяет то обстоятельство, что длявсех его неиндицируеьых состояний, 65 1 1 1 0 0 1 1 1 1 О 1 1 1 1 1 0 1 1 1 1 1 0 0 0 1 1 О 1 0 1 0 1 1 1 0 О 1 1.выхода позволяет построить шифраторна элементах ИСКЛЮЧАЮЩЕЕ ИЛИ, имею,щих самостоятельное конструктивноеоформление в распространенных сериях ИС, что позволяет сократить число.элементов шифратора, так .как отпадает необходимость в .дополнительноминвертировании выходных сигналов...

Устройство для определения количества единиц в двоичном коде n-разрядного числа

Загрузка...

Номер патента: 1005026

Опубликовано: 15.03.1983

Авторы: Горшков, Иванюк

МПК: G06F 5/02

Метки: n-разрядного, двоичном, единиц, коде, количества, числа

...13 соединен с входами прямого 17 и инверсного 18 сигналов каждого разряда. Выход порогового устройства 13 соединен с входом элемента НЕ 14, входами элементов И 11 и 12 кажцого разряда и с другим входом счетчика 1. Выход элемента НЕ 14 соединен с входами 9 и 10 элементов И каждого разряда. Выходы006026 элемента И 4 и счетчика 1 являютсясоответственно управляющим 19 иинформационным 20 выходами устройства.Устройство работает следующим образом,5В исходном состоянии все триггеры и счетчик обнулены. На входы 17и 18 подаются прямой и инверсныйсигналы от соответствующих разрядовдвоичного кода числа, Если в этомкоде количество единиц больше половины максимального .количества единиц, то пороговый элемент 13 формирует на выходе сигнал, в...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 1005027

Опубликовано: 15.03.1983

Авторы: Кухарчук, Сирота

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, кода

...многоуровневым переносом. На вхо ды 4 и 5 сумматора 3 подаются уровни логического нуля и логической единицы соответственно.Преобразователь разряда десятков в двоичный код фиг. 2) содержит элементы И 6-15 и элементы ИЛИ 16-19, объединенные в элеМенты И-ИЛИ.Преобразователь разряда сотен в двоичный код фиг. 3) содержит элементы И 20-32 и элементы ИЛИ 33-37, также объединенные в элементы И-ИЛЙ.Разряд сумматорафиг. 4) содержит мультиплексеры 38-40, формующие значение разрядной суммы, сигнала пе . реноса в соседний старший разряд и сигчала переноса в следующий разряд.Работа преобразователя двоично-десятичного числа и двоичнь 1 й основана на позиционном представлении десятичного числаао 10 + а 10 +ап 10Это число по весам десятичного числа...

Устройство для преобразования числа из системы остаточных классов в позиционный код

Загрузка...

Номер патента: 1005028

Опубликовано: 15.03.1983

Авторы: Литвинов, Червяков, Шамардинов

МПК: G06F 5/02

Метки: классов, код, остаточных, позиционный, преобразования, системы, числа

...входам позиционного накапливающего сумматора.На чертеже представлена функциональная схема устройства.Устройство содержит сдвиговый регистр 1, блок 2 синхронизации, блок 3 памяти констант, группу элементов И 4, позиционный накапливающий сумматор 5, вход б устройства, выход 7 устройства.Устройство работает следующим образом.Число в коде СОК через вход 6 заносится на сдвиговый регистр 1, представляющий собой совокупность подрегистров для хранения вычетов по каждому из оснований СОК. В даль. нейшем регистр 1 рассматривается как единый регистр, содержимое которого в каждом такте сдвигается вправо в сторону фмладших" разрядов на один разряд .Алгоритм работы устройства может быть представлен в виде где и - количество оснований, Р СОК, по...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1005029

Опубликовано: 15.03.1983

Авторы: Мищенко, Панчиков, Семашко, Терешко, Шатыро

МПК: G06F 7/00

Метки: логический, многофункциональный, модуль

...Т а б л и ц а 1 Значения управляющих сигналов на входах 5 7 13 8 Х 1 Х 2 Х 1 Х 2 Х 1 Х 2 Х 1 Х 2 Х 1 Х 2 Х 2 хгх 2 ЧХ 1 Х 2Х 1 Ч Х 2 0 Я 1 Х 2 ХХХ 2 ЧХ 1 Х 2 Х 2 Х 1 ЧХ 2 Х 1 Х 2 Х 1 ЧХ 2 Х 1 ЧХ 2 Х 1 вертого элемента равнозначности, выход которого соединен с вторым входом третьего элемента равнозначности.На,чертеже представлена функциональная схема многофункционального логического модуля.Многофункциональный логический модуль содержит первый 1, второй 2, третий 3 элементы равнозначности, первый 4, второй 5, третий б, четвертый 7 и пятый 8 входы логического модуля, выход 9 логического модуля, четвертый 10 элемент равнозначности, выходы 11 первого и,12 второго элементов равнозначности, шестой вход 13 логического модуля, выход 14...

Устройство для выделения экстремального из чисел

Загрузка...

Номер патента: 1005030

Опубликовано: 15.03.1983

Авторы: Братальский, Златников, Михайлова

МПК: G06F 7/02

Метки: выделения, чисел, экстремального

...поступлении по входу 11 записи управляющего сигнала в регистр б с выхода элементов И 3 перезаписывается содержимое регистра маски. Далее, при поступлении по входу 10 записи другого управляющего сигнала начинается процесс поразрядного ,начиная со старшего разряда ) сравнения чисел, Если в )-ом разряде Ч =1,2Ф) входных кольцевых регистров 1 присутствуют все единицы фили единицы и нули, то управляющий сигнал на выходе элемента ИЛИ 5 равен единице, и информация 1-го сигнала входных регистров принимается в регистр 6, причем если в -й разряд регистра б в 1-м такте принялся нуль, то в Ц +11-м и в последующих тактах сравнения в 1-м разряде регистра б будет нуль, так как 1-й выход регистра б соединен с входом элемента И и запирает его.Если же в...

Устройство для сравнения чисел

Загрузка...

Номер патента: 1005031

Опубликовано: 15.03.1983

Автор: Богумирский

МПК: G06F 7/04

Метки: сравнения, чисел

...Затем на вход 21 подается сиинал, по коуорому через открытую группу б элементов И с группы 24 входов в счетчик 1 принимается сравниваемое число, а триггеры 7 и 8 устанавливаются в нулевое состояние. После этого импульсом на входе 20 запускаетсягенератор 13 импульсов, Импульсы сего выхода поступают на счетный входсчетчика 1.Если сравниваемое число не меньшей 2 , где е - разрядность сравниваемого числа, устройство работает следующим образом.В старшем разряде счетчика-единица, и сигнал с прямого выхода старшего разряда счетчика 1 устанавливаетего в режим суммирования. Во времяработы генератора 13 импульсов содержимое счетчика 1 может совпадатьс содержимым регистров 2 и/или 3. Приэтом элементы 4 и/или 5 сравнения выдают сигналы на...

Устройство для определения локальных экстремумов

Загрузка...

Номер патента: 1005032

Опубликовано: 15.03.1983

Авторы: Горин, Павленко, Соломатин

МПК: G06F 7/06

Метки: локальных, экстремумов

...через элемент И 15 на счетный вход счетчика 19. Следующий пятый импульс не проходит через элемент И 15 на счетный вход счетчика 19, а поступает лишь на вход дешифратора 20, и на его пятом выходе формируется сигнал. Импульс с пятого выхода дешифратора 20 блока 1 управления поступает на нулевой вход триггера 18. При этом триггер 18 устанавливается в нулевое состояние синхронно с задним фронтомимпульса, пропуская импульс черезэлемент И 16.Следующие импульсы не проходятчерез элемент И 16, и работа блока 1управления возобновляется с поступлением следующего импульса запуска. 5Импульсы с блока 1 управления поступают на управляющие входы устройства.При этом первый, второй и третийимпульсы управления поступают на входы буферных регистров 8, 9 и...

Устройство для сортировки чисел

Загрузка...

Номер патента: 1005033

Опубликовано: 15.03.1983

Авторы: Борисов, Морозов

МПК: G06F 7/06

Метки: сортировки, чисел

...с инверс 0ными выходами +2)-го и последующихразрядов регистра сдвига, седьмойвход дешифратора соединен с выходом1+1)-го разряда регистра сдвига(где 1 " формат малоформатного сообщения).На чертеже представлена блок-схемаустройства.Устройство содержит регистр 1сдвига, триггеры 2 и 3, дешифратор4, элемент 5 запрета, элемент И 6, 40тактовый вход 7 устройства, вход 8сброса устройства, первый разряд 9регистра сдвига, элемент И 10.Устройство работает следующимобразом. 45В исходном состоянии после поступления сигнала "Сброс" все разрядырегистра, за исключением первого 9,а также триггеры 2 и 3 устанавливаются в состояние "0". Этим же импуль сом разряд 9 устанавливается в состояние "1".После окончания приема кодированного сообщения...

Устройство для сдвига информации

Загрузка...

Номер патента: 1005034

Опубликовано: 15.03.1983

Авторы: Дюков, Дюкова, Кузин, Новак

МПК: G11C 19/00

Метки: информации, сдвига

...ИЛИ 28 и входомэлемента ИЛИ 30. Вход 41 управлениясдвигом на один разряд устройствасоединен с входами элементов И 19и 20, входом элемента ИЛИ 29 и входами элементов И 3 и 4. Тактовый вход42 соединен с входами элементов И 1923. Выходы элементов ИЛИ 25, 27, 26и 24 соединены с шинами 43, 44, 45 и46 записи и сдвига инФормации длянечетных и четных разрядов регистра1 соответственно.Устройство при выполнении различных операций работает следующим образом.Нривыполнении операции сдвига на два разряда на вход 39 подается сигнал разрешения сдвига на два разряда. Командный импульс подается на тактовый вход 42 и проходит через элементы И 21, ИЛИ 24-27, осуществляя сдвиг на два разряда одновременно четных и нечетных разрядов, поскольку элементы И 8...

Устройство для умножения

Загрузка...

Номер патента: 1005035

Опубликовано: 15.03.1983

Автор: Телековец

МПК: G06F 7/49

Метки: умножения

...и второго блоков 6 и 7 элементов И, вторыевходы которых соединены соответственно с первым и вторым выходамиблока 5 анализа знака, третий входкоторого подключен к входу 8 знакамножителя устройства. Выходы первого и второго блоков 6 к 7 элементов Исоединены с вторыми входами соответственно первого и второго сумматоров9 и 10 результата, первые входы которых подключены к выходам соответственно первого и второго регистров11 и 12 результата, выходы переносасумматоров 9 и 10 результата соединены соответственно с первым и вторым входами сумматора 13 в избыточной двоичной системе счисления, третий и четвертый входы которого подключены к выходам старшего разрядасоответственно первого и второго регистров 11 и 12 результата, входыкоторых подключены...

Адаптируемое суммирующе-вычитающее устройство

Загрузка...

Номер патента: 1005036

Опубликовано: 15.03.1983

Авторы: Козюминский, Панчиков, Парфенов, Татур, Терешко

МПК: G06F 7/50

Метки: адаптируемое, суммирующе-вычитающее

...устройство. 30Устройство содержит информационныевходы 1 и 2, на которые поступают,одноименные разряды операндов А иВ , информационный вход 3, на кото 1рйй поступает значение переноса (зае ма ) Руправляющие входы 4-8, эле-.менты равнозначности 9-16, выходы17-24 элементов равнозначности,Входы 1 и 2 элемента равнозначности 9 являются информационными входами устройства, а его выход 17 соединен с первым входом элемента равнозначности 14, с вторым входом которогосоединен управляющий вход 5 устройства. Выход 22 элемента равнозначности .14.является первым аыходом устройства.5Вход 3 элемента равнозначности 10 является информационным входом, а вход4 -управляющим входом устройства,его выход 18 соединен с первымвходомэлемента...

Устройство для сложения-вычитания

Загрузка...

Номер патента: 1005037

Опубликовано: 15.03.1983

Авторы: Короваев, Румянцев, Селиванов, Сорокин

МПК: G06F 7/50

Метки: сложения-вычитания

...сумматора поступает также с единичноговыхода триггера 3 значениезаема, образовавшегося.в предыдущемтакте считывания.При этом на каждом 1 -м такте считывания на выходе сумматора 9 формируется значение разности Р, а навыходе элемента ИЛИ 12 - значение заема 2., ,60.Синхронно со считывающими импуль,сами по шине 14 .на входы элементовИ 4 и 5 поступают импульсы, передний фронт которых задержан относительно переднего фронта считывающих 65 импульсов на время установления пере,ходных процессов в комбинационномсумматоре-вычитателе, вызванных очередным поступлением считываемых кодов.При этом на каждом -м такте считывания значение разности Р с выхода элемента И 4 поступает на вход регистра 2, а в триггере 3 через элемент И 5 записывается...

Параллельный комбинационный сумматор

Загрузка...

Номер патента: 1005038

Опубликовано: 15.03.1983

Авторы: Гоцаков, Чечин

МПК: G06F 7/50

Метки: комбинационный, параллельный, сумматор

...И 8, второй элементИЛИ 9, третий элемент И 10, элемент .ЩИЛИ-НЕ 11, выход 12 обнаружения ошибки, выход 13 сумм, третий элементИЛИ 14,второй и третий элементы НЕ 15и 16, четвертый элемент И 17,Вход б переноса соединен с входом 45переноса младшего разряда сумматора1, а также с первым входом третьегоэлемента ИЛИ 14 и с одним из входовчетвертого элемента И 17, к двумдругим входам которого через второйи третий элементы НЕ 15 и 1 б подключены входы слагаемых одного иэ разрядов сумматора, Управляющий вход 3 со-.единен с вторым входом третьего элемента ИЛИ 14, вторым входом первогоэлемента И 2 старшего разряда и входом первого элемента НЕ 7,выход которого соединен с вторым входом второгоэлемента И 8.Выходы третьего элемента И 10 иэлемента...

Устройство для умножения

Загрузка...

Номер патента: 1005039

Опубликовано: 15.03.1983

Авторы: Абрамян, Шнеер

МПК: G06F 7/52

Метки: умножения

...с соответствующего коммутатора 2,проходит через блок 3 в прямом коде на блок 4. Если он равен единице (чис- ло отрицательное ), то кратное множимого инвертируется в блоке 3 и в обратном коде поступает на блок 4, а в младший разряд блока 4 добавляется единица для представления числа в дополнительном коде.Блок 4 складывает частичные произведения, сдвинутые на 3 разряда относительно друг друга и имеющие длину, равную длине множимого.Сумма старших (знаковых ) частей частичных произведений, имеющих неравную длину, кратную трем, формируется формирователем 5.В блоке 4 при двадцатичетырех- разрядном множителе суммируются девять частичных произведений, восемь из которых - соответствующие кратные множимого, а девятое - либо ноль, в случае...

Синусно-косинусный преобразователь

Загрузка...

Номер патента: 1005040

Опубликовано: 15.03.1983

Авторы: Киселев, Кузина

МПК: G06F 7/548

Метки: синусно-косинусный

...б формируют и-разрядные коды произведений в-разряднсго кода уф на коды ь и ). и соР,л . лобразованнйе старшими в разрядами.л . лкодов ь)п )о и соь р соответственно.лУсечение кодов ьпр и соь) при умножении применяется для упрощенияреализации умножителей 5 и б. При2 в ) и погрешность умножения непревышает величиныаун= 2.л лэпо,и соьо. осуществляется наоснове соотношенийз 1 и оба.= Ып р+ у" собкор,СОВ о )=С 05)-ф" 51 й /ь. С подачей двух старших разрядов кода Ж по входам 10 и 11 и остальных его разрядов по входу 12 преобразователя блок 3 памяти на выходах 15 и 16 вырабатывает код ь)п р,л поступающий на входы первого слагаемого сумматора .8, а на выходах 17ли 18 - код созе, поступающий на входы первого слагаемого сумматора 9,Умножитель б...

Число-импульсный функциональный преобразователь

Загрузка...

Номер патента: 1005041

Опубликовано: 15.03.1983

Авторы: Гаврилюк, Галамай

МПК: G06F 7/552

Метки: функциональный, число-импульсный

...группы 3. Второй вход каждого 1-го формирователя группы 2 соединен с выходом (а- п в)-го разряда счетчика 1, а второй вход каждого -го (1 ( 1 4 и + 1) формирователя группы 3 соединен с выходом ( т - 1 +1)-го разряда счетчика 1.Условием появления импульсов на выходах формирователей групп 2 и 3 является переход одного из соответствующей группы младших разрядов счетчика 1 из "Оф в "1" при наличии в соответствуюшем старшем разряде логической "1 фВозможен ряд вариантов выполнения формирователей: импульсно-потенциальные схемы, схемысовпадения с тактированием импульсами входной последовательности и др.Блок 12 алгебраического сложения мджет выполнять операцию сложения, вычитания или сложения-вычитания приоацений входных импульсов дх и...

Генератор пачек случайных импульсов

Загрузка...

Номер патента: 1005042

Опубликовано: 15.03.1983

Автор: Журавин

МПК: G06F 7/58

Метки: генератор, импульсов, пачек, случайных

...(величина порога срабатывания определяет частоту следова ния выходных сигналовпоступает на один вход элемента И 3, а через линию 4 задержки - на другой вход элемента И 3, Вероятность появления сдвинутых случайных всплесков шумово го напряжения одинаковой полярности и достаточной амплитуды сразу на обоих входах элемента И 3 мала, поэтому частота появления случайных шумовых импульсов на его выходе на несколько порядков меньше, чем на входе. Частота появления импульсов на выходах элементов И 7 и И 10 еще меньше, так как на один их вход подается разряженный сигнал с выхода предыдущего элемента И. Триггер 5 со счетным входом преобразует последовательность случайных всплесков шумового напряжения в случайную последовательность...

Генератор потока случайных событий

Загрузка...

Номер патента: 1005043

Опубликовано: 15.03.1983

Авторы: Бакулин, Бурба, Ивлев, Сенькин, Фоменков

МПК: G06F 7/58

Метки: генератор, потока, случайных, событий

...Положительный сигнал. с нулевого выхода триггера 3 разрешает прохождение сигналов через эле менты И 2 и 4. Сигнал с единичного выхода триггера 3 запрещает прохож дение сигналов на вход блока 10 регистрации.Импульсы с выхода генератора б тактовых импульсов через открытый элемент И 4 поступают на вход счет чика 7. На выходе счетчика с частотой поступления импульсов с генератора б происходит смена двоичныхкодов чисел.Частота генератора б подбираетсятаким образом, Чтобы период счетасчетчика 7 был значительно меньшематематического ожидания периодаповторения импульсов генератора 1случайных импульсов,При поступлении импульса с генератора 1 случайных импульсов черезэлемент И 2 на вход триггера 3 про -исходит изменение состояния...

Генератор равновероятной двоичной цифры

Загрузка...

Номер патента: 1005044

Опубликовано: 15.03.1983

Авторы: Кобяк, Шемаров, Ярмолик

МПК: G06F 7/58

Метки: генератор, двоичной, равновероятной, цифры

...шум ) и т.д.фукционирование генератора равновероятной двоичной цифры происходитследующим образом,На выходе генератора 1 тактовыхимпульсов формируется последовательность прямоугольных импульсов,фиг. За), которые поступают на вторые входы третьего 4 и четнертого,5 .элементов ЛИ-НЕ. В первоначальныймомент на, выходе генератора 1 генерируется нысокий уровень эквивалентный логической единице (фиг. За).На выходах элементов 4 и 5 фиксируется значение логического нуля,которое сохраняет предыдущеесостояние к 5-триггера состоящего изэлементов 2 и 3, Предположим, чтона выходе В 5-триггера зафиксировано значение нуля, соответственнона нулевом выходе выходе элемента 3 ) фиксируется значение логической единицы фиг. Зб). В момент времени1 когда на...

Генератор псевдослучайных чисел

Загрузка...

Номер патента: 1005045

Опубликовано: 15.03.1983

Автор: Ярмолик

МПК: G06F 7/58

Метки: генератор, псевдослучайных«, чисел

...2 и 3, две группы по Ю сумматоров по модулю два 4 и 5, первую, группу из ю элементов НЕ 6, вторую 45 группу из тп - 1 элемента НЕ 7 группу из щ элементов 2 И-ИЛИ 8, генератор 9 равновероятной двоичной цифры, генератор 10 тактовых импульсов. . 50функционирование генератора псевдослучайных чисел происходит следующим образом.В начальный момент на Р -тригге.ры 1 записывается произвольный код55в том числе и нулевой. На вы- ходах сумматоров по модулю два первой группы 4 Формируется щ-разрядный код , который является продолжением.кода р в соответствии с за данной. М-последовательностью вид .М-последовательности определяется полиномом Ч(х) 1+х 3 + хщ), а на выходах элементов 5 - код являющийся продолжением кодаф . По ,65 приходу тактового...