Патенты опубликованные 15.03.1983
Устройство для задержки импульсных сигналов
Номер патента: 1005287
Опубликовано: 15.03.1983
МПК: H03K 5/13
Метки: задержки, импульсных, сигналов
...одного элемента"И выходной интервал времени. Квк видно иэ к стоповой выходной фнг. 2 этот ин.тервал равен: о выходного элемен"ходом стопового эле-. ИЬЬр; О, 11 1 -Ь +1 +1+Ъ +иех,то а другие два входа эподключены к выхода23.Недостатком даннется невысокая точименного интервала псравнимых с временеБелью изобретениние точности сохранемени между импульсПоставленная пелчто в устройство, сои столовый элементывый й стоповый элемкоторых подключеныго и столового элемодин нз вйодов квждсоединен соответствеи стоповой входнымивый и стоповый входиды которых подключэлементов ИЛИ, ввеподключенный к стоптельный элемент эадс выходом стартового, И дВа вЫХодныХ элеммой выход одновибрвыми входами входньверсный подключенходных элементов Ииэ которых...
Устройство задержки импульсов
Номер патента: 1005288
Опубликовано: 15.03.1983
Авторы: Демчук, Дуда, Столяров
МПК: H03K 5/13
...которого меньше периода повторения синхрониэируюших импульсов.Бель изобретения - расширение диапазона длительностей и задержек выходныхимпульсов,Поставленная цель достигается тем,что в устройство введены формирователькоротких импульсов, вход которого подключен к входной шине, а выход - к третьему входу элемента ИЛИ, дополнительные делители частоты, которые включеныпоследовательно в цепи, содержашие тактовую шину, двухвходовые элементы И иэлемент ИЛИ, и регистры, которые вклю% .100528 ра 5, а также возможность изменения частоты синхронизации, обеспечивает возможность работы предлагаемогоформирователя с сигналами, длительность которых может изменяться в широком диапазоне. При этом такое построение устройства обеспечивает...
Коммутационный измеритель времени задержки
Номер патента: 1005289
Опубликовано: 15.03.1983
МПК: H03K 5/13
Метки: времени, задержки, измеритель, коммутационный
...генератора через первый фильтр нижних частот соединен с выходом фа 05289 4зового детектора, а выходы высокочастотных генераторовсоединены со, входами балансного сиесителя, выходкоторого через второй фильтр .нижнихчастот подключен к одному входу цифрового частотомера; другой вход которогО подключен к. выходу высокочас,тотнога генератора,На.фиг, 1 представлена функцио 16 нальная схема .коммутационнрго измерителя времени задержки, на фиг. 2 зпвры напряжений, поясняющие работу этого измерителя.Управляемые по частоте высокоча 1 стотные генераторы 1 и 2 своими вы"ходами соединены со входами автоматического коммутатора 3. Входная. клем"ма контролируемой цепи ч соединенасо входомширокополосного аттеню"щ атора 5 и.выходом автоматического....
Селектор импульсов по длительности
Номер патента: 1005290
Опубликовано: 15.03.1983
МПК: H03K 5/153
Метки: длительности, импульсов, селектор
...выходная последовательность отселектированных длительностей,Селектор импульсов по длительно" сти на примере отбора импульсов, длительность которых распределена по закону возрастающей геометрической прогрессии, работает следующим образом.При поступлении на входную шину 13 устройства последовательности сигналов (фиг, 2 а) с произвольным распределением длительности Т и расстоянием между ними ; дифференцирующий элемент 1 вырабатывает отсчетные сигналы (фиг. 2 б),соответствующие "Началу" и"Концу".каждого поступающего входного импульса. Эти отсчетные сигналы поступают на вход генератора 2 такто". вых импульсов и на первый вход управ" ляющего вентиля 3.Генератор 2 имеет два выхода, на которых появляются счетные импульсы стабильной частоты...
Селектор импульсов по длительности
Номер патента: 1005291
Опубликовано: 15.03.1983
Авторы: Звездогляд, Шапиро
МПК: H03K 5/153
Метки: длительности, импульсов, селектор
...сущности к предлагаемому явпяется устройство, содержащее элемент задержки, выход которого соединен с первыми входами первого и второго элементов совпадения и (черк элемент ИЛИ и инвертор) с. 1005Испытания показали, что все одиноч-" ные нли парные импульсы помех нв входе селектора, имекяпие длительность меньше пороговой и имеющие между собой интервал пороговой длительности (для парных) р 5 а также одиночные импульсы помех, ко- .тщие предшествовали полезному сигналу или располагалнсь после него на интер-.вале пороговой длительности, надежно селектироввлись и отсутствовали навыхо- Ю де устройства, не искажая при этом временное положение полеЗного сигнала. Два .:соседйнх полезных сигнала с любым временным интервалом между задним фронтом...
Формирователь пачек импульсов
Номер патента: 1005292
Опубликовано: 15.03.1983
Автор: Кощеев
МПК: H03K 5/153
Метки: импульсов, пачек, формирователь
...аналогичен описанному, Тем самым обеспечена воэможность запуска формиуователя от произвольно поступающего импульса запуска. 3 10052На фиг. 1 представлена функциональная схема формирователя пачек импульсов; на фиг. 2 - временная диаграмма,поясняющая его работу.формирователь пачек импульсов состоит иэ задающего генератора 1, делителя2 частоты, первого 3 и второго 43)триггера, первого 5 и второго 6 элемента совпадения и инвертора .7.формирователь пачек импульсов рабо фтает следующим образом,Серия импульсов с заданным числомимпульсов в пачке формируется от заца 3 ощего генератора 1 посредством двоичного делителя 2 и элемента 6 совпадения,%поэтому в каждой пачке содержится четное число импульсов 2, 4, 8, 16 32,64, 128,и т. д. или же...
Умножитель частоты следования импульсов
Номер патента: 1005293
Опубликовано: 15.03.1983
МПК: H03K 5/156
Метки: импульсов, следования, умножитель, частоты
...число раз,соответствующее коэффициенту умножения устройства,Построение умножителя частоты следования импульсов по прецлагаемой схеме по сравнению с прототипом позволитупростить и повысить надежность устройства за счет замены блока синхронизации и одного элемента И К 5 триггером. Формула изобретения Умножитель частоты следования импульсов, содержащий.делитель частотыимпульсов, )-триггер, элемент И и генератор импульсов, выход которого подключен к первому входу элемента И, второйвход которого. соединен с выходом ц -.триггера, "а выход - со счетным входом делителя частоты импульсов, о т л и ч аю ш и й с и тем, что, с целью упропеюния и повышения надежности устройства,в него введен Я-триггер, первый входкоторого соединен с входом...
Преобразователь серии импульсов в прямоугольный импульс
Номер патента: 1005294
Опубликовано: 15.03.1983
Автор: Шенягин
МПК: H03K 5/156
Метки: импульс, импульсов, прямоугольный, серии
...навыходах дифференцирующей цепи 4, элемента 5 И, формирователей 6 и 7 тре" 5294 4угольных импульсов, сумматора 8. На выходе накопительного демодулятора 9 сохраняется потенциал, близкий камплитудному значению напряжения треугольной формы в момент действия последнего импульса предйдущей входнойсерии. Этот потенциал в сумме с напряжением источника 1 О опорного напряжения действует на выходе сумматора 11 и первом входе компаратора 12. Аналоговый ключ 13 закрыт. Навтором входе компаратора 12 сигнал отсутствует. В результате компаратор находится в устойчивом состоянии,при котором на его выходе будет нулевой потенциал.С приходом импульсов преобразуемой серии с выхода источника 1 импульсного сигнала, триггер 2, работающий в счетном режиме.,...
Шифратор-дешифратор
Номер патента: 1005295
Опубликовано: 15.03.1983
МПК: H03K 5/159
Метки: шифратор-дешифратор
...счетчика 22 подключен к выходу генератора 5. Выходы разря" фф дов счетчика 22 присоединены к вхо" дам дешифратора нуля 23, выход кото- . рого служит выходом 27 устройства. 95 бРассмотрим работу устройства при отсутствии информации на входеуст ройства.При отсутствии вхьдного импульса на входе 1 элемент И 4 открыт потенциалом с выхода формирователя строб-: импульса 3 и по первым входам элемен та И (7-1)-(7-4) запрещены. Блок де"кодирования.не Формирует импульсов, элемент И 11 закрыт.В регистр 8 информация не записывается (так как отсутствует признак . информации - на выходе элемента И 7-4 тоже нулевая информация).На выходах блоков вывода и эле" ментов И (13-1) -(13-3) и (14-1) 04-3) и дешифратора нуля информации и им" пульсы...
Способ преобразования кода в постоянный сигнал
Номер патента: 1005296
Опубликовано: 15.03.1983
МПК: H03K 13/02
Метки: кода, постоянный, преобразования, сигнал
...ШИС и их суммирование, причем . ,тей ШИС, сдвинутых на Т/щ, Одновреимпульсы в каждой из последователь- ,минно, по этому же сигналу, форминостей сдвинуты на величину ТЭмот- . -рователь 4 на основе анализа преобносительно импульсов другой по:ледо д,разуемаго кода М 1 вырабатывает щ-вательности, втечение первогопериодФ импульсов раэличной длительности,следования. первой широтно-импульсной Затем импульсные сигнагь с выходов.последовательности смомента егоначала , обоих формирователей поканально сумодновременно формируютщдополнитель- мируются в. логическом сумматоре .ных импульсных сигналов и суммируют щ Восстановленные таким образом наих с сигналами соответствующих им- первом интервале Т последовательноспульсных...
Устройство для измерения и контроля параметров аналого цифровых преобразователей
Номер патента: 1005297
Опубликовано: 15.03.1983
Авторы: Беда, Белянин, Володарский, Иванов, Сергеев, Шумков
МПК: H03K 13/02
Метки: аналого, параметров, преобразователей, цифровых
...генератора 1, С выхода регистра 14 выходной код АЦП 5 поступаетна регистрирующий блок 6. Наличиелогических "1" в разрядах данногокода говорит о неверной работе соответствующих разрядов проверяемого АЦП 5.Аналогично производится контрользначений напряжения логической "1"в выходных разрядах АЦП 5. При этомна входе проверяемого АЦП 5 устанавливается максимальное значениевходного сигнала (т,е. такое, которое соответствует выходному кодуАЦП 5 вида 1111), а в регистр 22записывается код напряжения, соответствующего нижней (по абсолютной величине ) границе диапазона напряженийлогической н", Выходной код АЦП 5поступает на регистрирующее устройство б. Наличие логических "0" вразрядах выходного кода говорит о неверной работе соответствующих...
Цифроаналоговый преобразователь
Номер патента: 1005298
Опубликовано: 15.03.1983
Авторы: Конючевский, Петросюк, Стахов, Сухарев, Черняк
МПК: H03K 13/02
Метки: цифроаналоговый
...величины отклонения весов разрядов от требуемых величин, производится их регистрация и коррекция. ИК кодам с, иррациональным основанием относятся р-.коды Фибоначчи.В кодах "золотой" р-пропорциилюбое действительное число у можетбыть представлено в виде 20е- вес 1-го разряда, ; 23По команде блока управления 15Рвходной код записывается в регистр 2.В следующий такт времени а младшиеразряды первого реверсивного счетчи- .ка 13 и второго реверсивного счетчи- зака 14 записывается по единице. Покоманде блока 15 кодовая комбинация,находящаяся в первом реверсивном счетчике 13, через устройство свертки кодов 11, цифровой. коммутатор10 подается на управляющие .входы ключевыхэлементов 6, которые осуществляют под.ключение аналоговых величин от...
Цифро-частотный умножитель
Номер патента: 1005299
Опубликовано: 15.03.1983
Авторы: Дудыкевич, Отенко, Стрилецкий
МПК: H03K 13/02
Метки: умножитель, цифро-частотный
...с частотами Г х 2 ", ГХ2 Г ф Г , где и - цисло-2иразрядов счетчика 1. На потенциальные входы схем 2-12-п,2-(п+1) подается код числа М, задающего коэффициент умножения, причем старший разряд кода подается на вход уст- Е ройства 2-(и+1), а младщий разрядна вход схемы 2- 1, импульсный вход которой подключен к старшему разрядному выходу счетчика 1. Если. какие- либо разряды кода принимают значение 1, то соответствующие схемы 2- 12-п, 2-(и+1) открываются и на выходе элемента 3 появляется последовательность.импульсов г со средней частотой Г 2, определяемой из выражения9 фЕсли старший разряд Мп+1 кода числа М равен О, то устройство работает аналогично прототипу. В этом случае диапазон изменения коэффициента умножения с учетом Мтпп= 0 и йщх=...
Аналого-цифровой преобразователь
Номер патента: 1005300
Опубликовано: 15.03.1983
Авторы: Волков, Петросюк, Рвачев, Стахов, Черняк
МПК: H03K 13/02
Метки: аналого-цифровой
...выходом 19 аналого-циФрового преобразователя, Вход блока управления 15, обеспечивающего работу устройства, соединен с выходом элемента сравнения 2. Выходы с первого по шестой блока 15 соединены соответственно с управляющими входами блока 5, блока 4, блока 9, блока 13, блока 12 и блока 11В аналого-цифровом преобразователе веса разрядов цифро-аналогового преобразователя пропорциональны весам разрядов кодов с иррациональнымй50 основаниями, к которым относятся коды "золотой" р-пропорции и коды фибоначчи.Связь между весами разрядов р-кодов определяется реккурентным соотношением Е ,СЕ+ЫЕ-р-" 55Р Р Ргде Ы- вес Р-го разряда;р =,0,1,2. 0 6Аналого-цифровой преобразователь работает в двух режимах: режиме поверки, в котором определяются...
Адаптивный временной дискретизатор
Номер патента: 1005301
Опубликовано: 15.03.1983
Автор: Орлов
МПК: H03K 13/02
Метки: адаптивный, временной, дискретизатор
...блоком 2, пороговым устройстаом 7, блоком 9 выделения минимального значения сигнала и бло 1ком 10 выделения максимального значения сигнала.Устройство работает следующим образом.В основном режиме дискретизатор работает как интерполятор первого порядка, При постоянном или медленно- меняющемся сигнале дискретизатор переводится в режим экстраполятора нулевого порядка. Таким образначения о(,(й лучей, провед пересечения с вой у(1) ом, находятся текущие и Ы 2(1) углов наклона нных из точки 0 до кривой у(1) + Я и крифиг. 1),В начальный момент времени й = 0 по сигналу блока 14 управления в блоке 9 запоминается максимально возможное напряжение, а в блоке 10 - минимальное возможное напряжение, пороговое устройство 7...
Устройство для преобразования напряжения в код системы остаточных классов
Номер патента: 1005302
Опубликовано: 15.03.1983
Автор: Хлевной
МПК: H03K 13/12
Метки: классов, код, остаточных, преобразования, системы
...всех компараторов 1, которые разбиты на группы. Число компараторов 1 в каждой группе численно равно величине наибольшего по величине оснований выбранной СОК, а число групп компараторов 1 соответствует требуемому динамическому диапазону преобразуемой величины.Пусть в начальный момент О=О, в этом случае на выходах всех компара,- торов 1 присутствует "0" потенциал, и управляющие "0" потенциалы с выходов младших компараторов каждой группы, за исключением младшей, воз- действуют на переключатели 2 таким образом, что они подключают вторые входы делителей эталонного напряже" ния 3 к общей шине. В этом случае на втором входе первого компаратора 1 первой группы присутствует напрямение 0 ЬО где ЬО - величина шага квантования. На втором входе...
Устройство преобразования аналогового сигнала в кодовые слова
Номер патента: 1005303
Опубликовано: 15.03.1983
Авторы: Агеев, Воронцов, Захарова, Иванова, Лось
МПК: H03K 13/17
Метки: аналогового, кодовые, преобразования, сигнала, слова
...выходкоммутатора 10 соединен с входомб 10053 третьего преобразователя 15 код-напряжение и со вторым входом сумматора 14, выход которого связан со вто" рым входом дискриминатора 16. Первый вход дискриминатора 16 соединен с вы" 5 ходом счетчика 17 и с входом первого преобразователя 18 код-напряжение, выход которого подключен ко второму входу усилителя 1, Первый выход синхронизатора 9 соединен со вторым вы о ходом аналогового ключа 6 и первым входом коммутатора 10, третий вход которого через кодирующее устройство 19 подключен к выходу блока 7 компараторов. Выход третьего преобразова теля 15 код-напряжение соединен со вторым входом устройства 13 выделения огибающей сигнала, выход которого подключен ко второму входу устройства 5 оценки...
Способ преобразования аналогового сигнала в цифровой код и устройство для его осуществления
Номер патента: 1005304
Опубликовано: 15.03.1983
МПК: H03K 13/175
Метки: аналогового, код, преобразования, сигнала, цифровой
...2 и 3 с прямого и инверсного выходов генератора 13 мопулируюг уровни квантования 6 и 4 входного ситънала 8 (фиг. 2), поданного на вход уст,ройсгва 12. Четные уровни кмнгования1 4 задаются блоком 14-1, а нечетные .уровни квантомиия 6 блоком 14-2, С помощью блоков 16 и 15 производят одновременное квантование соответственно сигналов 8 и 2, в результате чего образуются квантованные значения сигналов 8 и 2. В моменты времени Т 1Т 8 пересечения модулированных уровней 7 с Зп преобразуемым сигналом 8 (фиг. 2) происходят переключение компараторов блока квантования 16 и на их выходах появляются сигналы изменения логических уровней (О1 и 1-эО), Блок срав 35 нения 20 осуществляет сравнение цифрового значения кванговвнной величины сигнала 8...
Аналого-цифровой преобразователь
Номер патента: 1005305
Опубликовано: 15.03.1983
МПК: H03K 13/20
Метки: аналого-цифровой
...чтобы скомпенсиЫровать обе указанные составляюшие погрешности, используется алгоритм, реализуемый в предлагаемой схеме,4 учитывая дрейф интегратора, имеет 0+е э ошибка еТак как кгпоч 6 шунтирования емкости как при преобразовании Ооптак и при преобразовании 0 х в такте интегрирования разомкнут в одно и то же время, время интегрирования дрейфа в обеих случаях одинаково, и ошибка преобразования Ооп имеет вид р6 х ОП Э00 0 п ОП и Р Ь 1 = -+О 1 э)э-е3 цЙз уравнений (2) и (3) при условии Вх=Ь 1 од т,е, номинальное значение временных интервалов, формируемых при преобразовании ОХ и Мог, должно совпадать. Если 1 Х -номинальный временной интер-йвал при определенном ОХ, и задатьО" ХОП Нто при О "0оп эОП ХОП Х 011Н НЕсли при получении 1 х...
Преобразователь напряжение-временной интервал
Номер патента: 1005306
Опубликовано: 15.03.1983
Автор: Петров
МПК: H03K 13/20
Метки: интервал, напряжение-временной
...одним своим входом соединены с блоком 4 начальных напряжений и до начала работы имеют на своих выходах напряжения от 2 до -Е , где и- количество элементов сравчения 1, причем первый генератор соединен с45 выходом -Ео блока напряжений, последующие генераторы присоединяются к выходам с последовательно ступенчато убывающими напряжениями. Второй вход (пусковой) генераторов соединяются с выходом генератора стабильной частоты через элементИ 7, причем первый генератор соединен. непосредственно, а последующие - через блок 3 ступенчатой задержки. При подаче на стартовый вход преобразователя импульса запус ка триггер 8 по выходу устанавливается в состояние н 1", и открывает элемент И 7. Первым импульсом генерато 06 фра 6 стабильной частоты...
Преобразователь кодов (его варианты)
Номер патента: 1005307
Опубликовано: 15.03.1983
Автор: Федоров
МПК: H03K 13/24
...преобразователя кодов по пятому варианту для случая и,= 4 и и = 2 представлена на фиг 7.Преобразователь кодов содержит матрицу 27, в узлах которой расположены ячейки 2 -7 и 9, входы матрицы 27 соединены с входными шинами 15- 20, первые четыре из которых образуют первую группу, а остальные - вторую. Выходы матрицы 27 подключены к выходным шинам 21, 22 23, 24, 25 и 26.Преобразователь кодов работает следующим образом.Пусть на входные шины 15, 16 и 20 поданы единичные логические уровни, а на входные шины 17, 18 и.19 - нулевые логические уровни, В результате этого единичные логические уровни будем иметь на первых выходах ячеек2, 3, 4, 6, 9, 1 О, 12 и 13 и на вторых выходах ячеек 4, 9 и 12, Вследствие этого на выходных шинах 21,22 и 23...
Матричный коммутатор
Номер патента: 1005308
Опубликовано: 15.03.1983
Авторы: Козлова, Хрипин, Шамес
МПК: H03K 17/00
Метки: коммутатор, матричный
...опроса и, кроме того,сокращается время опроса.формула изобретенияМатричный коммутатор, содержащийпересчетные устройства, выходы которыхсоединены с соответствующими входамидешифраторов, выходы последних соединены .между собой через коммутирующиеэлементы по .матричной схеме, о т л и -ч а ю щ и й с я тем, что, с целью увеличения быстродействия, в него введеныблок управления предустановки, логические устройства предустановки и стробирования, при этом выходы блока управления предустановки соединены с входамилогических устройств предустановки, выходы которых соединены с входами соответствующих пересчетных устройств,шина тактовых импульсов подключеначерез соответствующие логические устройства стробирования к соответствующим входам...
Трехфазный коммутатор г. м. сорокина
Номер патента: 1005309
Опубликовано: 15.03.1983
Автор: Сорокин
МПК: H02H 7/08, H03K 17/567
Метки: коммутатор, сорокина, трехфазный
...чертеже представлена принципиаль- о 5 ная схема устройства. Устройство содержит тиристорные ключи 1-4, подключающие фазы сети 5, 6 и 7, к фазам 8, 9 и 10 нагрузки 11, дополнительные тиристорные ключи 12, 13 и переключатели 14, 15.Устройство работает следующим образом.При наличии напряжения во всех 25 трех фазах сети 5, 6, 7 и подключенных цепях управления тиристорных ключей 1 и 4 с помощью переключателей реверса фаз 14, 15 по цепям управления тиристорных ключей 1-4 протекает ток управления, который открывает эти тиристорные ключи и на нагрузку 11 подается трехфазное напряжение прямой последовательности чередования фаз.При обрыве фаз 5 или 6 обрывается цепь управления тиристорных ключей 235 и 1 и последние закрываются, а при...
Распределитель
Номер патента: 1005310
Опубликовано: 15.03.1983
МПК: H03K 17/62
Метки: распределитель
...входом триггера 7, а второй выход подключен ко входу источника О импульсного питания, выход которого соединен со входом питания триггера 7.39Работа распределителя происходит следующим образом.На тактирующую шину 4 поступает тактовая частота, периоды которой следует распределить во времени. На выходах дешифратора 2 появляются распределенные по времени сигналы в соответствии с изменением состояний регистра 1. При появлении сигнала на дополнительном выходе регистра 1 происходит запуск ждущего мультивибра 40 тора 9, который вырабатывает два опорных импульса с длительностями Т 1 ипричем 2( "1, а ь ) То, где Тр- период тактовой частоты. Импульс ь 1 поступает на источник 10 импульсного питания, который обеспечивает подачу питания на триггер 7....
Сенсорная клавиатура
Номер патента: 1005311
Опубликовано: 15.03.1983
Авторы: Беличенко, Мартемьянов, Шумский
МПК: H03K 17/945
Метки: клавиатура, сенсорная
...входы которых подключены к выходу перво го элемента задержки, а инверсные выходы - к соответствующим входам элемента ИЛИ-НЕ, выход которого соединен с первым входом первого триггера, второй вход последнего подключен к выходу 10 второго элемента задержки, а прямой выход - к входу записи регистра, а сенсорное поде выполнено на сенсорных площадках, электрически разделенных на две части, причем первые и вторые части сенсорных плошвдок соединены соответственно с первыми и вторыми выходами сенсорного поля.На фиг. 1 представлена функциональная схема устройства; на фиг. 2 - диаграмма его работы.Сенсорная клавиатура содержит сен сорное поле 1 с сенсорными площадками 2, мультиплексоры 3 и 4, разрядный счетчик 5, сдвиговый регистр 6 с вы 25...
Универсальный логический элемент на входов
Номер патента: 1005312
Опубликовано: 15.03.1983
МПК: H03K 19/00
Метки: входов, логический, универсальный, элемент
...так называемые цио пороговые элементы, содержащие выход- в о ной операционный усилитель и входные кро логические или аналоговые функциональ- сные элементы 1 .юНедостатками пороговых элементов в у являются функциональная неполнота при на отсутствии функциональных преобразова- му телей и недостаточная надежность и чрез- кот мерная сложность, вытекающая иэ необхого димости реализации многопороговости. хоНаиболее близким техническим реше- ре нием к предлагаемому является универ- ный логический элемент, содержащий ньтель-формирователь и настраиваемую о вь диодную матрицу, в котором фактически рь обьединены в одном корпусе микросхемы. не входная матрица и часть выходной матри- но.5 1005312 4 или до и+ 1, если совместить логическую ч а ю щ...
Многофункциональный логический элемент
Номер патента: 1005313
Опубликовано: 15.03.1983
Авторы: Герасимов, Дьяченко, Кармазинский, Наенко, Соловьев
МПК: H03K 19/01
Метки: логический, многофункциональный, элемент
...логического элемента, и управляемые элементы восстановления уровня напряжения логической единицы, у которых. один вывод подключен к шине питания, второйк выходу соответствующего многовхо дового логического элемента, начинаи со второго, а вывод управления через инвертор - к выходу предыдущего многовхо дового логического элемента ( 2 ,Недостатком устройства является низкое быстродействие из-за перезаряда выходных емкостей через большое число поспедовательно включенных МЙП транзисторов тт -типа между выходом каждого многовходового логического элемента и обшей шиной.Целью изобретения является повышение быстродействия.Для достижения поставленной цели в многофункциональный логический элемент; содержащий многовходовые логические...
Инжекционный динамический элемент
Номер патента: 1005314
Опубликовано: 15.03.1983
Авторы: Гайворонская, Гайворонский, Самойлов
МПК: H03K 19/091
Метки: динамический, инжекционный, элемент
...10 в данный момент времени, Так например при лЬгическом нуле хотя бы на одном из входов 10 (буфер" ный транзистор в данный момент времени закрыт) ток питания МКТ 1 достигнет базовой р-области последнего раньше чем ток питания ИКТ 2. МКТ 1 откроется и своими коллекторами. выключит (закроет путем перехвата токов питания) МКТ 2, МКТ 7 и буферный транзистор 4. Изменения сигналов на информационных входах 10 теперь блокированы коллектором открытого ИКТ 1, база буферного транзистора 4 обесточена. Закрывание ИКТ 7 дополнительной бистабильной ячейки приводит к расшунтированию входа МКТ 8, который открывается, На выходах устройст.ва устанавливается информация, соответственно на прямых выходах 12- логические нули, на инверсных выходах 11 -...
Трехканальный релейный усилитель
Номер патента: 1005315
Опубликовано: 15.03.1983
Автор: Гайдуков
МПК: H03K 19/23
Метки: релейный, трехканальный, усилитель
...соединены с общейшиной.Не чертеже представлена схема устройства. 5Схема содержит обмотки 1, 2 и 3электромагнитных реле, транзисторы 4,5 и 6, входы 7, 8 и 9 усилйтеля, замыкающие контакты 10-15 реле, нагрузка16, резисторы 17. 20Входы 7, 8 и 9 устройства через резисторы подключены к базам 5, 6 и 4транзисторов соответственно, Контакты10 и 11 принадлежат к реле с обмоткой1, контакты 12 и 13 - к реле с обмот- Икой 2, контакты 14 и 15 - к реле собмоткой 3. Коллекторы 4, 5 и 6 транзисторов соединены между собой и совторыми выводами 1, 2 и 3 обмоток реле, Первый вывол обмотки 1 реле через 30резистор 17 подключен к входу 7 усили 1теля, первый вывод обмотки 2 реле через резистор 17 - к входу 8 усилителя,первый вывоп обмотки 3 реле через...
Пороговый логический элемент
Номер патента: 1005316
Опубликовано: 15.03.1983
Автор: Музыченко
МПК: H03K 19/23
Метки: логический, пороговый, элемент
...порогового логического элемента меньше 6,то единичный потенциал появляетсятолько на втором или третьем выходе Зцсумматора 4, т,е. на выходе элементаИ 6 будет нулевой потендиал. На выходах переноса сумматоров 3-1, 3-2, 4при этом будут нулевые потенциалы,Следовательно на всех входах элементаИЛИ 7 и на его выходе будут нулевыепотенциалы.Таким образом, всякий раз, когдачисло единичных потенциалов на входахпорогового логического элемента большеи.равно порогу, на его выходе появляется единичный потенциал.Следовательно предлагаемый пороговый логический элемент обладает значи-.тельно большими функциональными возможностями по сравнению с прототипом;так как реализует любую пороговую функцию с.порогом а С 212 оа; пМ)-1 отлюбого числа переменных,...