Последовательный десятичный сумматор

Номер патента: 169891

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскмСоциалистическимиРеспублик 169891 Зависимо авт, свидетельстваЗаявлено 14 Х.1964 ( 900072/26-24с присоединением заявкиКл 42 т 14 О Государствомитет и МПК 6 061 ДК 681 14 1 риор о деламзобретеиийкрытий СССР 6422 (0888) публиковано 17,111,1965, Бюллетень7 ования описания 10.7,19 Дата о; -" г-.,)Я,-,с:.Р Авторизобретени ститут математики Си ого отделени ит ОСЛЕДОВАТЕЛЬНЫЙ ДЕСЯТИЧНЫЙ СУММАТО 15 госо Известны сумматоры с фазоимпульсным представлением чисел, содержащие преобразователи фазы в число импульсов (клавиатура и "енератор чисел, триггер, ключи и схемы ИЛИ, декадный счетчик на лампах с холодным катодом).Предложенный сумматор отличается тем, что в нем первый вход триггера преобразования первого слагаемого во время-импульсное представление подключен к источнику импульсов первого слагаемого, его второй вход подсоединен к источникам нулевых опорных импульсов основного и дополнительного тактов. Выход триггера подключен к первому входу схемы И преобразования первого слагаемого в прямой унитарный код, второй вход которой подсоединен к источнику импульсов основного такта, а ее выход подключен к первому входу. схемы ИЛИ. Первый вход триггера преобразования второго слагаемого во время-импульсное представление соединен с источником импульсов второго слагаемого, его второй вход - с источником импульсов основного и дополнительного тактов. Прямой выход триггера подключен к первому входу трехвходовой схемы И преобразования второго слагаемого в прямой унитарный код, ее два других входа - к источнику импульсов основного такта от первого до девятого и к источнику команды слоПодписная группа174 жения. Инверсный выход триггера подключен к первому входу трехвходовой схемы И преобразования второго слагаемого в дополнительный унитарный код, ее два других вхо да - к источнику импульсов основного такта от первого до восьмого. Выходы этих схем И подсоединены ко второму и третьему входам схемы ИЛИ, выход последней - к счетному входу фазоимпульсного многоус тойчивого элемента. Вход сброса этого элемента подключен к источнику нулевых опорных импульсов, вход тактовых импульсов - к источнику импульсов дополнительного такта. Выход фазоимпульсного многоустойчивоэлемента подключен к первым входам схем впадения выделения суммы и схемы форирования импульса переноса (запрета заема), вторые входы которых подсоединены к источникам импульсов дополнительного и ос новного тактов соответственно. Выход схемыформирования импульса переноса (запрета заема) подсоединен к единичному входу регистра, его нулевой вход - к источнику импульсов первого слагаемого, а выход регистра - 25 через дифференцирующую цепочку к четвертому входу схемы ИЛИ, Это дает возможность осуществить алгебраическое суммирование и упростить схему.На фиг. 1 изображена блок-схема суммато ра; на фиг. 2 - временные диаграммы пред 16989155 бо 65 ставления числа и основных и дополнительных тактовых импульсов. Синхронизация сумматора осуществляется с помощью генератора чисел блока управления машиной, Этот генератор обеспечивает получение тактовых импульсов 1 всех чисел (от О до 9) и их наборов по двум тактам: основному 2 и дополнительному 3,Принцип работы сумматора заключается вследующем,При сложении на вход 4 триггера 5 в основном такте поступает число х, на вход б триггера 7 в том же такте - число х. На вход 8 триггера 5 и на вход 9 триггера 7 все время поступают нулевые импульсы основного и дополнительного тактов 0, 0". На выходе 10 триггера 5 получается импульс с длительностью, соответствующей фазе числа х, который поступает на вход схемы 11 И, на другой вход 12 которой поступают импульсы основного такта от первого до девятого. На выходе 13 схемы 11 И получаем сигнал в виде пакета импульсов, их число равно х.На прямом выходе 14 триггера 7 получается импульс с длительностью, соответствующей фазе числа х. Он поступает на вход схемы 15 И, на вход 1 б которой поступают импульсы основного такта от первого до девятого, а на вход 17 - команда операции сложение (К+), На инверсном выходе 18 триггера 7 присутствует сигнал до появления импульса, представляющего х, и отсутствует от момента прихода числа до момента прихода одного из опорных нулей 0, 0". Этот сигнал поступает на вход схемы 19 И, на вход 20 которой поступают импульсы основного такта от первого до восьмого. На вход 21 схемы 19 И сигнал вычитания (К - ) не поступает.На выходе 22 схемы 15 И получаем сигнал в виде пакета импульсов, их число равно х.На выходе 23 схемы 19 И сигнала нет.Импульсы основного такта, поступающие на вход 12, несколько задержаны относительно импульсов, поступающих на входы 1 б и 20,Импульсы с выходов 13 и 22 схем И поступают на входы 24 и 25 схемы 2 б ИЛИ.С ее выхода сигнал поступает на счетный вход 28 фазоимпульсного многоустойчивого элемента 29. Этот счетчик преобразует общее число импульсов в фазу выходного (импульса суммы), На вход 30 элемента 29 поступают импульсы дополнительного такта от нулевого до девятого,Если сумма х и х)10, то на выходе 31 элемента 29 в основном такте имеется импульс, являющийся сигналом переноса. Сигнал на выходе 31 в дополнительном такте - это сигнал суммы. Эти сигналы поступают на вход 32 схемы 33 И, на вход 34 которой поступают импульсы дополнительного такта от нулевого до девятого, на вход 35 схемы 3 б И, на вход 37 которой в основном такте поступают импульсы от нулевого до девятого.На выходе 38 схемы 33 И получают сумму во втором такте. При поступлении на входе 5 10 15 20 25 3 О 35 40 45 5 О 4сумматора чисел, сумма которых больше десяти, сброс импульсов с фазоимпульсного многоустойчивого элемента происходит в течение основного такта. При этом срабатыва. ет схема 3 б И и записывается единица, поступающая по входу 39 в триггер 40. Так как при использовании фазоимпульсного представления чисел импульс имеет место при поступлении любого числа, импульс следующего разряда числа х переводит триггер 40 в первоначальное состояние, Импульс поступает по входу 41. При этом срабатывает дифференцирующая цепочка 42, включающая элемент задержки импульса по отношению к взаимозадергканным импульсам, поступающим по входам 13 и 22, на время, определяемое разрешающей способностью фазоимпульсного многоустойчивого элемента. С ее выхода через схему 2 б ИЛИ импульс переноса поступает на вход фазоимпульсного многоустойчивого элемента.При вычитании на вход 21 поступает команда операции вычитание (К - ), При вычитании второе слагаемое, поступающее по входу б, представляется в дополнительном число-импульсном коде. Так как вследствие специфики фазоимпульсного многоустойчивого элемента цифры увеличиваются справа налево, то до поступления импульса х схема 19 И открыта и количество импульсов на ее выходе 23 равно 9 - х.Рассмотрим пример сложения двух чисел х,=263 и х= 128 при представлении х в дополнительном коде:О О 2 6 39 9 8 7 1О О 1 3 4Для получения правильного результата необходимо запретить единицу переноса из старшего разряда, а также добавить единицу к младшему разряду.Добавление единицы к младшему разряду осуществляется записью единицы в триггер 40 по входу 43 при подаче команды вычитание. Запрет единицы переноса из старшего разряда может быть выполнен при интерпретации полученного результата.Предлагаемый сумматор может быть использован в настольных электронных вычислительных машинах, а также в ряде других устройств вычислительной техники и автоматики,Предмет изобретенияПоследовательный десятичный сумматор, содержащий преобразователи фазы в число импульсов, декадный счетчик, отличающийся тем, что, с целью обеспечения алгебраическо. го суммирования и упрощения схемы, в нем первый вход триггера преобразования первого слагаемого во время-импульсное представление подключен к источнику импульсов первого слагаемого, его второй вход подсоединен к источникам нулевых опорных импульсов основного и дополнительного тактов,выход триггера подключен к первому входу схемы И преобразования первого слагаемого в прямой унитарный код, второй вход которой подсоединен к источнику импульсов основного такта, а ее выход подключен к первому входу схемы ИЛИ; первый вход триггера преобразования второго слагаемого во время-импульсное представление соединен с источником импульсов второго слагаемого, его второй вход подсоединен к источнику импульсов основного и дополнительного тактов, прямой выход триггера подключен к первому входу трехвходовой схемы И преобразования второго слагаемого в прямой унитарный код, ее два других входа подсоединены к источнику импульсов основного такта от первого до девятого, и к источнику команды сложения, инверсный выход триггера подключен к первому входу трехвходовой схемы И преобразования второго слагаемого в дополнительный унитарный код, ее два других входа подсоединены к источнику импульсов основного такта от первого до восьмого, выходы этих схем И подсоединены ко второму и третьему входам схемы ИЛИ, выход которой подсоединен к счетному входу 5 фазоимпульсного многоустойчивого элемента,второй вход сброса которого подключен к источнику нулевых опорных импульсов, вход тактовых импульсов подсоединен к источнику импульсов дополнительного такта, выход фазо импульсного многоустойчивого элементаподключен к первым входам схем совпадения выделения суммы и схемы формирования импульса переноса (запрета заема), вторые входы которых подсоединены к источникам им пульсов дополнительного и основного тактов,соответственно, выход схемы формирования импульса переноса (запрета заема) подсоединен к единичному входу регистра, нулевой вход которого подключен к источнику им пульсов первого слагаемого, а выход регистра - через дифференцирующую цепочку к четвертому входу схемы ИЛИ.7 Составитель В. А, Субботинрагетти Техред Ю. В. Баранов Корректор О, Б. Тюрин дактор Н,ипография, пр. Сапунова Заказ 885/12 Тираж 950 Формат бум, 60 К 90/з Объем 0,4 нзд, л, Цена 5 коп. ЦНИИПИ Государственного комитета по делам изобретений и открытий СССР Москва, Центр, пр. Серова, д. 4

Смотреть

Заявка

900072

МПК / Метки

МПК: G06F 7/50

Метки: десятичный, последовательный, сумматор

Опубликовано: 01.01.1965

Код ссылки

<a href="https://patents.su/4-169891-posledovatelnyjj-desyatichnyjj-summator.html" target="_blank" rel="follow" title="База патентов СССР">Последовательный десятичный сумматор</a>

Похожие патенты