Преобразователь временных интервалов в числа двоичного кода
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 928637
Автор: Гринблат
Текст
та опубликования описания 15,05,8 ка ът(72) Автор изобретения Гринблат 1) Заявител 54) ПРЕОБРАЗОВАТЕЛЬ ВРЕМЕННЫХ ИНТЕРВАЛ В ЧИСЛА ДВОИЧНОГО КОДА Изобретение относится к цифровой вычислительной технике и может быть использовано в измерительной аппаратуре для преобразования различных величин в код.Наиболее близким по технической сущности к предлагаемому изобретению является устройство, которое состоит из фазированного генератора эталонных импульсов, соединенного с линией задержки и одним из элементов И, другой элемент соединен с выходом линии задержки. Управляющие входы элемента И соединены с прямым выходом триггера управления, на установочные входы которого поданы сигналы начала и конца, преобразования. Выход первого элемента И соединен со счетным входом первого триггера первого разряда счетчика, а выход второго элемента И соединен со счетным входом второго триггера первого разряда счетчика, который также является триггером второго разряда преобразовате 2ля.Прямой выход первого триггера и инверсный выход второго триггера соединен со входами третьего элемента И, а прямой выход второго тригге" ра, который является также выходом5второго разряда, и инверсный выход первого триггера - со входами четвертого элемента И, выходы которого соединены со входами элемента ИЛИ, выход которого является кодовым выходом первого разряда преобразователя.К выходу второго разряда подключены (и) последовательно соединенных триггеров следующих разрядов преобра" 15зователя. С выхода такого преобразователя снимается двоичный код изме" ренного числа с, удвоенной точностью по отношению к точности, обеспечиваемой частотой эталонного генератора 1 .Однако дапозволяет увзования не ботношению к нныи преобразовательеличить точность преобраолее, чем в два раза поточности, обеспечиваепрямым выходом триггера управления,а выход - со входом второго дополнительного триггера, прямой и инверс,ный выходы первого дополнительноготриггера подключены к первым входам ных элементов И через первый дополнительный элемент ИЛИ подключены ковходу первого элемента НЕ и к перво З му входу пятого дополнительного элемента И, второй вход которого соединен с выходом второго элемента НЕ,а выход - с первым входом второго дополнительного элемента ИЛИ, выход ко торого является первым разрядным выходом преобразователя, и со входомтретьего дополнительного триггера,прямой и инверсный выходы которогоподключены соответственно к первым г входам шестого и седьмого дополнительных элементов И, вьТход первогоосновного элемента ИЛИ соединен совходом второго элемента НЕ и спервым входом восьмого дополнительЗв ного элемента И, второй вход которого соединен с выходом первого элемента НЕ, а выход - со вторым входом второго дополнительного элемента ИЛИ и со входом четвертого дополнительного триггера, прямой иинверсный выходы которого подключены соответственно ко вторым входамседьмого и шестого дополнительныхэлементов И, выходы которых соединены с соответствующими входами тре тьего дополнительного элемента ИЛИ,выход которого является вторым разНа фиг.1 изображена функциональв ная схема преобразователя; на фиг.2 -3 9286 мой быстродействием системы элементов, применяемых в нем. Это устройство не позволяет производить преобразование каких-либо кодов, кроме дво.- ичного, не может использоваться в ре" жимах суммирования, вычитания, а так" же требует использования фазированного генератора эталонных импульсов,Целью изобретения является повышение точности преобразования и расширения функциональных возможностей.1Поставленная цель достигается тем, что в преобразователь, содержащий генератор эталонных импульсов, линию задержки, вход которого соединен с выходом генератора эталонных импульсов, первый и второй элементы И, входы которых соединены соответственно со входом и выходом линии задержки, триггер управления, единичный установочный вход которого является входом преобразователя "Начало преобразования", нулевой установочный вход - входом преобразователя "Конец преобразования", а прямой выход соединен со вторыми входами первого и второго элементов И, первый и второй триггеры, .счетные входы которых соединены соответственно с выходами первого и второго элементов И, третий ,элемент И, первый вход которого соединен с прямым выходом первого триггера, а второй вход - с инверсным выходом второго. триггера, четвертый элемент И, первый вход которого.соединен с инверсным выходом первого триггера, а второй вход - с прямым выходом второго триггера, элемент ИЛИ, входы которого соединены с выходами третьего и четвертого элемен тов И, а также (и) последовательно соединенных .счетных триггеров, выходы которых являются выходами соответствующих разрядов преобразователя,дополнительно введены четыре триггера, восемь элементов И, три элемента ИЛИ, два элементаНЕ и линия задержки, причем средний отвод основной линии задержки соединен с .первым входом первого дополнительного элемента И, выход которого соединен со входом первого дополнительного триггера, выход основной линии задержки через дополнительную линию задержки подключен к первому входу второго дополни тельного элемента И, второй вход которого соединен со вторым входом пер-. вого дополнительного элемента И и соответственно третьего и четвертогодополнительных элементов И, вторыевходы которых соединены соответственно с инверсным и прямым выходами второго дополнительного триггера, выходы третьего и четвертого дополнительрядным выходом преобразователя иподключен ко входу первого из (и)последовательно соединенных счетных триггеров, выходы которых являются разрядными выходами преобразователя. временные диаграммы его работы,Преобразователь содержит генератор 1 эталонных импульсов линии 2 и 3 задержки, двухвходовые элементы 4-15 И, триггер 16 управления, счетные триггеры 17-22 и 23-1-23-(п), двухвходовые элементы 24-27 ИЛИ, элементы 28 и 29 НЕ.5 1 О 15 20 25 30 35 40 4550 Формула изобретения 55 5 9Работа преобразователя происходитследующим образом. Счетные импульсы с генератора эталонных импульсов, следующих с частотой Г/4 (фиг.2 а), равной быстродействию используемых в преобразователе элементов, поступают на вход элемента 4 И и на первую линию 2 задержки величина задержки которой равна С =2/т С выхода первой линии 2 задержки счетные импульсы, задержанныена полпериода (фиг.2 в), поступаютна элемент 5 И и на вход линии задержки. Со среднего отвода линии 2задержки счетные импульсы, задержанные на 1: =-"/Г (четверть периода, фиг.2 б), поступают на вход элемен-та 6 И, а с выхода линии 3 задержки счетные импульсы, задержанные на С=- 3 1 Е(три четверти периода, фиг.2 г)поступают на элемент 7 И, При установке триггера 16 управления в "единичное" состояние сигналом "Началопреобразования" (НП) на элементы4-7 И поступает потенциал, разрешающий прохоидение счетных импульсов с частотой т. Й и сдвинутых на четверть периода друг относительно друга, на соответствующие триггеры первого разряда 17-20, обеспечивая работу триггеров с допустимым длл них быстродействием. Прямые и инверсные выводы этих триггеров (фиг.2 д е к, з,и:,к, л, гл) попарно подключены ко входам элементов 8-11 И, а выходные сигналы этих элементов (фиг.2 н, о, 11, Р) попарно подаются на два элемента 24 и 27 ИЛИ, выходы которых (фиг.2 с,т) подаются на одни входы элементов 1 и 13 и через элементы 28 и 29 НЕ перекрестно на другие входы этих элементов (Фиг.2, ф ). В результате на выходах элементов 12 и 13 И получаются импульсы частотой Р/4, сдвинутые друг относительно друга на величину 2/Г (Фиг.2 Х,М) и являющиеся счетными импульсами для второго разряда преобразователя. Сигналы с этих выходов такие подаются на элемент 25 ИЛИ, выход которого (фиг.2 У) является выходом первого разряда кода, снимаемого с преобразователя. Таким образом, первый разряд преобразователя, построенный на элементах 8- 13, 16-20, 24, 25, 27-29 с быстродействием не более 1/4, полностью ,эквивалентен триггеру с быстродействием Г. Сигналы с прямых и инверсных 286376 выходов триггеров 21 и 22 второго разряда (фиг.2 ч ,ы,щ, ь ) попарно подаются на входы элементов 14 и 15 И,с выходов которых (фиг.2 э,ю) сигналыпоступают на элемент 26 ИЛИ, выходкоторого является выходом второго разряда кода (фиг.2 Я) преобразователяи подается далее на вход последующихразрядов 23-1-23-(п), построенныхпо известной схеме. Таким образом,второй разряд преобразователя, построенный на элементах 14, 15, 21, 22и 26 с быстродействием не более 1/4,полностью эквивалентен триггеру сбыстродействием 1/2. За счет задержки импульсов эталонного генератора на чегверть, половину и три четверти периода, использования четырех счетных триггеров, работающих от импульсов, сдвинутых друг от"носительно друга, и обьединения результатов работы этих триггеров спомощью логических элементов в первом разряде, а также использования во втором разряде двухсчетных триггеров, работающих от импульсов, сдви- . нутых на полпериода и поступающих с первого разряда, и суммирования результатов работы триггеров второго разряда достигается увеличение точности преобразования временного инФ ЭРчтервала в код в четыре раза по сравнению с обычным преобразователемпри той же частоте эталонного генератора и в два раза по сравнению сизвестным. Предлагаемый преобразователь полностью эквивалентен преобразователю, работающему от генератораэталонных импульсов с частотой вчетыре раза большей, чем в данномпреобразователе, и построенномуна элементах, имеющих быстродействие в четыре раза выше, Кроме того,предлагаемый преобразователь можетбыть использован для преобразованияв любой код, а не только в двоичный и может работать в любом режиме,(суммирования, вычитания и др,) и от любого генератора эталонных им" пульсов. Преобразователь временных интервалов в числа двоичного кода по авт.св. Р 262959, о т л и ч а ю 7 9286 щ и й с я тем, что, с целью повышения точности преобразования и рас". ширения функциональных возможнос.тей, в него дополнительно введены четыре триггера, восемь элемен тов И, три элемента ИЛИ, два элемента НЕ и линия задержки, причем средний отвод основной линии задержки соединен с первым вхОдом перво" го дополнительного элемента И, 10 выход которого соединен с входом первого дополнительного триггера, выход основной линии задержки через дополнительную линию задержки подключен к первому входу второго 1 дополнительного элемента И, второй вход которого соединен с вторйм входом первого дополнительного элемента И и прямым выходом триггера управления, а выход - с входом вто" 20 рого дополнительного триггера, прямой и инверсный выходы первого дополнительного триггера подключе" ны к первым входам соответственно третьего и четвертого дополнительных 2 элементов И, вторые входы которых соединены соответственно с инверс" ным и прямым выходами второго дополнительного триггера, выходы тре. тьего и четвертого дополнительных 30 элементов И через первый дополнительный элемент ИЛИ подключены к входу первого элемента НЕ и к первому аходу пятого дополнительного 1 элемента И, второй вхед которого и соединен с выходом второго элементаНЕ, а выход - с первым входом второго дополнительного элемента ИЛИ,выход которого является первым разрядным выходом преобразователя, ис входом третьегЬ дополнительноготриггера, прямой и инверсный выходыкоторого подключены соответственнок первым входам шестого и седьмогодополнительных элементов И, выходпервого основного элемента ИЛИ соединен с входом второго элементаНЕ и с первым входом восьмого дополнительного элемента И, второй входкоторого соединен с выходом первогоэлемента НЕ, а выход - с вторым входом второго дополнительного элемента ИЛИ и с входом четвертого дополнительного триггера, прямой и инверсный выходы которого подключены соответственно к вторым входам седьмогои шестого дополнительных элементовИ, выходы которых соединены с соответствующими входами третьего дополнительного элемента ИЛИ, выход которого является вторым разрядным выходом преобразователя и подключен квходу первого из (и) последовательно соединенных счетных триггеров,выходы которых являются разряднымивыходами преобразователя.Источники информации,Фпринятые во внимание при экспертизе1. Авторское свидетельство СССРМ 262959, кл. Н 03 К 21/Об, 1968.
СмотретьЗаявка
2983047, 07.07.1980
ПРЕДПРИЯТИЕ ПЯ Г-4173
ГРИНБЛАТ АНАТОЛИЙ ЯКОВЛЕВИЧ
МПК / Метки
МПК: H03K 13/20
Метки: временных, двоичного, интервалов, кода, числа
Опубликовано: 15.05.1982
Код ссылки
<a href="https://patents.su/5-928637-preobrazovatel-vremennykh-intervalov-v-chisla-dvoichnogo-koda.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь временных интервалов в числа двоичного кода</a>
Предыдущий патент: Преобразователь интервала времени в цифровой код
Следующий патент: Устройство подавления дребезга
Случайный патент: Приспособление для раскладки и разравнивания строительного раствора