Приемное устройство в системах асинхронного сопряжения цифровых сигналов

Номер патента: 628619

Автор: Картюшов

ZIP архив

Текст

О.ЙЙ .АН И Е ИЗОБРЕТЕНИЯ Своз Соеатекик Соцмалметически 1 Республик(и)628619 ВТОР СКОМУ СВИДЕТЕЛЬСТВУ 1 ополннтельное к вид 8 05 77, (21) 2486813/1ием заявки (22) Заяв 1) М прнсоедиие 3) Приорите 0/О всудерствениай квмктетСввете Мкккстрве СССРев дввм кэобретвеке еткрмткй ано 15 10 786 юллетень. 38ликования описания 25,08.78(7 тель УСТРОЙСТВО В СИСТЕМАХ АСИНХРОННОЮЯЖЕНИЯ БИфРОВЫХ СИГНАЛОВ 54) П Изобретение относитси к электросвязи и может использоВаться В многоканаль ных системах связи для передачи асинхронных импульсных последовательностей,Известно приемное устройство в системах асинхронного сопряжении цифровых сигналов, содержашее посцбдоватепьно соединенные первые элементы ИЛИ, НЕТ и запоминаюший блок, другой Ьход которого через последовательно соединенные генератор с автоподстройкой и фазовый детектор соединен с выходом первого элемента НЕТ, декодер команд, первый и второй выход которого соответственно сое динены с первыми входами второго и третьего элементов НЕТ, выходы последних соединены соответственно с другими входами первых элементов ИЛИ и НЕТ, причем выход генераторас автоподстройкой соединен с другим входом фазового детек" торв 11.Однако известное приемное устройство в системах асинхронного сопряжения цифровых сигналов обладает 1 недостаточно высокой помехоустойчивостью приема, так как искажение двух или более командприводит к сбою цикловой синхронизации.С целью повышения помехоустойчивости в предлагаемое приемное устройствов системах асинхронного сопряжении цифровых сигналов введены второй элементИЛИ и триггер, причем первый и второйВЫХОДЫ дЕКОдЕраКОМаяд соединеНЫ СОответственно с йервым и вторым входа 10 ми второго элемента ИЛИ, выход которого соединен с первым входом триггера,другой вход которого соединен с выходом фазового детектора, а выход триггера соединен с вторыми входами второго1 и третьего элементов НЕТ,На фиг. 1 представлена функщаональная электрическая схема предлагаемогоприемного устройства в системах асинхронного сопряжения цифровых сигналов; наю фиг. 2 - временные диаграммы, пояснщошие работу устройства.Приемное устройство в системах асинхронного соприжении цифровых сигналовсодержит последовательно соединенные25 первые элементы ИЛИ 1, НЕТ 2 н запоминающий блок 3, другой вход которого через последовательно соединенные генератор 4 с автоподстройкой и фазовый детектор 5 соединен с выходом первого элемента НЕТ 1, декодер 6 команд, его Первый и второй выходы соответственно соединены с первыми входами второго и третьего алементов НЕТ 7 и 8, выходы которых соединены соответственно с другими входами Первых элементов ИЛИ 1 и НЕТ 2, причем выход генератора 4 с 10 автоподстройкой соединен с другим входом фазового детектора, второй элемент ИЛИ 9 и триггер 10, причем первый и второй выходы декодера 6 команд соединены со ответственно с первым и вторым входами второго элемента ИЛИ 9, выход последнего.,соединен с первым входом триггера .10, другой вход которого соединен ч выходом фазового детектора 5, а выход трио, гера 10 соединен с вторыми входами второго20 итретьегоапементов НЕТ 7 и Я,навход 11 подается разуппотненный информационный сигнал, на вход 12 - тактовая частота записи из блока, на вход 13 - коды команд стаффингов, кроме того, устройство25 содержит выход 14.Приемное устройство в системах асинхронного сопряжения цифровых сигналов работает следукнцим образом.Информационный сигнал с входа 11 за 30 писывается в запоминающий блок 3 при помощи тактовой частоты записи, поступающей с входа 12 через, первый алемент ИЛИ 1 и первый элемент НЕТ 27 на первый вход запоминающего блока 3, Декодер 6 команд из последовательности чередующихся команд с входа 13 выделяет парные команды одного знака и в случае пары отрицательных команд формирует40 на своем первом выходе сигнал, производящий дополнительную запись в запоминающий блок 3 через разрешенный второй элемент НЕТ 7 и первый алемент ИЛИ 1.В случае обнаружения пары положительных45 команд сигнал со второго выхода декодера 6 команд через разрешенный третий элемент НЕТ 8 запрещает первый алемент НЕТ 2 на время, равное одному периоду импульсов записи, а следовательно тор50моэит запись информации в запоминающий блок 3. В обоих случаях включается генератор 4 с автоподстройкой и плавноперестраивает на один период считывающую поспедовательность импульсов на втором входе заломи55 нающего блока 3 в ту или иную сторону ( в зависимости от знака команды).Эта перестройка происходит за время несколько меньшее периода формирования ,парных команд. В момент, когда сдвиг между частотами записи и считывания достигнет величины 2 Й, фазовый детектор5 выключает перестройку генератора 4с автоподстройкой и взводит триггер 10,при атом разрешаются второй и третийэлементы НЕТ 7 и 8, которые пропускаютпервую же обнаруженную парную командуот декодера 6 команд. Эта же команда через второй элемент ИЛИ 9 сбрасываеттриггер 10. Элементы НЕТ 7 и 8 запрещаются и не пропускают от декодера 6команд все последующие парные команды,образовавшиеся в результате помех в канале связи, до тех пор, пока не произойдетотработка уже принятой команды, и невзведется триггер 10.На фиг, 2, а показано изменение фазычастоты счить 1 вания относительно частотыэаписиЬЦ)Ц, а на фиг. 2,- соответствующая ему структура команд, формируемыхв передающем устройстве. По достиженииразности фаэ величины +,2 Й формируются парные команды ( или ). При меньших фазовых сдвигах формируется чередующаяся последовательность команд(++ - +),Поскольку после прихода парной команды приемное устройство, на все время отработки этой команды блокирует свойвход и открывает его лишь незадолго доприхода следующей парной команды (фиг.2, г), то любые искажения, в том числеи одиночных команд фиг. 2, в), не приводят к сбою цикловой синхронизации.Таким образом, в данном приемномустройстве повышается по мехоустойчивость приема, что позволяет осуществлять надежную связь на радиолиниях с дефицитом энергетики и высоким уровнем помех.формула изобретенияПриемное устройство в системах асин хронного сопряжения цифровых сигналов, содержащее последовательно соединенные первые алементы ИЛИ, НЕТ и запоминающий блок, другой вход которого через последовательно соединенные генератор с автоподстройкой и фазовый детектор соединен с выходом первого алемента НЕТ, декодер команд, первый и второй выходы которого соответственно. соединены с первыми входами второго и третьего алемен тов НЕТ, выходы которых соединены соответственно с другими входами первых алементов ИЛИ и НЕТ, причем выход генера тора . автоподстройкой, соединен с другим .входом фазового детектора, о т л и ч а628619 каменные нанАг г Составитель А. Заболотскаяедактор Т. Янова Техред 3. Фанта Коррек Тупи Зака тров С филиал ПП 11 "Патент, г. Ужгород, ул. Проектная, 4.ю щ е е с и тем, что, с целью повышения помехоустойчивости, введены вто.рой элемент ИЛИ и триггер, причемпервый,и второй выходы декодера командсоединены соответственно с первым и вто.ерым входами второго элемента ИЛИ, выкод которого соединен с первым, входомтриггера, другой вход которого соединен 812/47 Тираж 805БНИИПИ Государственного комитпо делам изобретений13035, Москва, ЖРаущска с выходом.фазового детектора, а выходтрщтера соединен с вторыми входами втЮрого и третьего элементов НЕТ,Источники информации, принятые вовнимание при экспертизе:1. Авторское свидетельство СССР470924, кл. Н 04 Ю 1/14, 1973. Подписное ета Совета М н открытий . я набд, 4/5

Смотреть

Заявка

2486813, 19.05.1977

ПРЕДПРИЯТИЕ ПЯ В-8466

КАРТЮШОВ ИГОРЬ ТЕОДОРОВИЧ

МПК / Метки

МПК: H04J 1/02

Метки: асинхронного, приемное, сигналов, системах, сопряжения, цифровых

Опубликовано: 15.10.1978

Код ссылки

<a href="https://patents.su/3-628619-priemnoe-ustrojjstvo-v-sistemakh-asinkhronnogo-sopryazheniya-cifrovykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Приемное устройство в системах асинхронного сопряжения цифровых сигналов</a>

Похожие патенты