Устройство для синхронизации контрольного и эталонного цифровых сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
- сс ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических республик(61) ДополнителЬНое к т. свид) Заявлено 240576(2 б) 2364765/18-21 51) М. Кл.и 03 153 с присоединением заявк Гооударатнонныб ноантатболота Мнннатран Восрно лолня ннабрнтвннбн атнрытнб 3) Приоритет(43) Опубликовано 1503,7 (45) Дата опубликования ДК 621. 316.729(54) УСТРОИСТВО ДЛЯ СИНХРОНИЗАЦИИ КОНТРОЛЬНОГО И ЭТАЛОННОГО ЦИФРОВЫХ СИГНАЛОВ 16 Изобретение относится к области полупроводниковой импульсной техники и может найти применение при построении аппаратуры тестирования и настройки оборудования цифровых систем 5 связи и вычислительной техники.Наиболее близким техническим решением к данному изобретению является устройство цикловой синхронизации,содержащее регистр сдвига, дешифратор, 1 О блок выделения тактовой частоты, генератор элементы И элемент НЕТ и счетчикй импульсов 11 .Однако при решении некоторых задач вычислительной и измерительной техники, а также для тестирования и контроля работоспособности аппаратуры линейных трактов ИКМ-систем, известное устройство обладает рядом недостатков. Такое устройство сложно, 20 поэтому его трудно реализовать для высоких тактовых скоростей.Оно содержит большое количество элементов, что требует существенных аппаратурных затрат.С целью повышения быстродействия и надежности в устройство для синхронизации контрольного и эталонного цифровых сигналов, содержащее элемент НЕТ, блок выделения. тактовой частоты, вход которого подключен к шине контрольного сигнала, первый выход блокавыделения тактовой чатоты соединенсо входом счетчика импульсов, выходыкоторого через дешифратор подключенык первым входам первого и второго элемента И, выход второго элемента Исоединен с первым входом генератораэталонных сигналов, второй вход которого подключен к выходу блока выделения тактовой частоты, введены элементНЕ, В 6-триггер и блок несовпадений,выход которого соединен с первым входом элемента НЕТ, второй вход которого подключен к последнему разряду счетчика импульсов, а выход элемента НЕТсоединен с одним из входов Н 8-триггера, другой вход которого подключенк второму выходу дешифратора, причемвыход 85-триггера соединен со вторымвходом второго элемента И непосредственно и через элемент НЕ со вторымвходом первого элемента И, выход которого подключен к третьему входу генератора эталонных сигналов, выходкоторого соединен с первым входом блока несовпадений, второй вход которогоподключен к шине контрольного сигнаНа фиг.1 представлена блок-схемастройства синхронизации контрольного и эталонного цифровых сигналов; на фиг.2 - временные диаграммы его работыа - работа устройства при отсутствии синхронизации, б-момент вхождения в синхронизацию). 5Устройство синхронизации контрольного и эталонного цифровых сигналов содержит блок выделения тактовой частоты 1, генератор эталонных сигналов 2, блок несовпадений 3, элемент НЕТ 4, 10 Вб, - триггер 5, элементы И 6, 7, элемент НЕ 8, дешифратор 9, счетчик импульсов 10 и шину контрольного сигнала 11.Устройство работает следующим обра- )6 зом.Контрольный сигнал по шине 11 одновременно поступает на блок 1 и блок 3. Блок 1 запускает генератор 2 и сЧетчик 10. На блоке 3 производится поразрядное сравнение контрольного и эталонного слова длиной 2 д разрядов (бит). Сигнал наличия первого несовпадения в выделенном слове устанавливает на выходе триггер 5 в единичныйИ потенциал (фиг, 2, вых. 5), В этом случае при поступлении сигнала с выхода а дешифратора 9 на элемент 6 формируется сигнал сдвига эталонной последовательности на такт.Сигналу наличия несовпадений разрешается устанавливать на выходе триг-. гера 5-единичный потенциал в первые 2 тактов работы счетчика 10, что соответствует длине выделяемого слова, в течение последующих 2 тактов раП35 боты счетчика 10 - запрещается. Считывание состояния триггера 5 сигналом с выхода а дешифратора 9 и установка на выходе триггера 5 нулевого потенциала с выхода в дешиф ратора 9 производится после осуществления запрета перестановки триггера 5 сигналом несовпадений, причем установка на выходе триггера 5 нулевого потенциала должна осуществляться после 45 окончания считывания состояния тригра 5Цикл повторяется до того момента, когда в течение 2 тактов не будетнзафиксировано несовпадений. В этом 9) случае, в момент наличия сигнала на выходе а дешифратора 9, на элементе 7 формируется сигнал окончания синхронизации. Следовательно, на вы" ходе элемента )5 формируется сигнал продолжения синхронизации фСдвигэталонной последовательности на тактф( фиг.2, вых, 6), а на выходе элемента 7 формируется сигнал Окончаниесинхронизации (фиг.2, вых.7), отключающий устройство. Введение дополнительного (п +1) -го разряда счетчи-,ка 10 позволяет исключить влияниевнутренней задержки в цепи, состоящей из узлов 2-3-4-5-6(8-7)-2 и разделить во времени фиксацию несовпадений, их считывание и возвращениетриггера 5 в исходное состояние. Формула изобретенияОУстройство для синхронизации конт- Р ольного и эталонного цифровых сигналов, содержащее элемент НЕТ, блок выд еления тактовой частоты, вход которого подключен к шине контрольного сигнала, первый выход блока выделения тактовой частоты соединен со входом счетч ика импульсов, выходы которого черезм дешифратор подключены к первым входа первого и второго элемента И, выход второго элемента И соединен спервым входом генератора эталонных сигналов, второй вход которого подключен к выходу блока выделения тактовой частоты, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия и надежности устройства, в него введены элемент НЕ, Н 5-триггер и блок несрвпадений, выход которого соединен с перв мы входом элемента НЕТ, второй входаз яоторого подключен к последнему ра р -к тду счетчика импульсов, а выход эл мента НЕТ соединен с одним из входов Вб-триггера, другой вход которого подключен к второму выходу дешифратора, причем выход Нб-триггера соединен со вторым входом второго элемента И непосредственно И череэ элемент НЕ со вторым входом первого элемента И, выход которого подключен к третьему входу генератора эталонных сигналов, выход которого соединен с первым входом блока несовпадений, второй вход которого подключен к шине контрольного сигнала.Источники информации, принятые вовнимание при экспертизе:1. Левин Л.С., Плоткин М.А. Основы построения цифровых систем передачи, М., Связь, 1975, с. 117."ь" Ипил. аан.йц. З Ьа. В Ул. сигн.нтр. сиги.Вых. д Тираж 1086 Подписное,осударственного комитета Совета Иинис по делам изобретений и открытий 35, Москва, Ж, Раушская наб., д. 4
СмотретьЗаявка
2364765, 24.05.1976
ПРЕДПРИЯТИЕ ПЯ Р-6609
КУРИЛОВ АНДРЕЙ ВАЛЕНТИНОВИЧ, ТАРАСОВ ВАЛЕРИЙ АЛЕКСАНДРОВИЧ
МПК / Метки
МПК: H03K 5/153
Метки: контрольного, сигналов, синхронизации, цифровых, эталонного
Опубликовано: 15.03.1978
Код ссылки
<a href="https://patents.su/3-598226-ustrojjstvo-dlya-sinkhronizacii-kontrolnogo-i-ehtalonnogo-cifrovykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронизации контрольного и эталонного цифровых сигналов</a>
Предыдущий патент: Формирователь импульсов
Следующий патент: Амплитудный анализатор
Случайный патент: Способ присоединения проводов