Устройство для тестового контроля цифровых узлов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИЕ ИЗОБРЕТЕН ИЯ Союз Советских Социалистических Реслублик)М, Кл. Ст 06 Г 11/04 соединением заявкиударственныи комитетвета Министров СССРо делам изобретенийи открытий(45) Дата опубликования описания 07,03(72) Авторы изобретен и Н, Шуть В. Н, Жубр и Ноздренк Заявитель 54) УСТРОЙСТВО ДЛЯ ТЕСТОВО ЦИФРОВЫХ УЗЛОВ ТРОЛЯ 2 блас и мо ля и г Изобретение относится к о ти электронной вычислительной техники жет бытьиспользовано в аппаратуре контро настройки цифровых узлов ЭВМ.Известно устройство для тестового контроляцифровых узлов, содержащее блок ввода данных, блок входных и эталонных выходных сигналов, коммутатор сигналов, блоки сравнения,индикации, управления, блок контролируемыхвыходов 1,Основной недостаток этого устройства в .осложность конструкции.Наиболее близким техническим решением кданному изобретению является устройство длятестового контроля цифровых узлов, содержащее блок памяти, соединенный через блок запи 1си информации с входами регистра теста, выходы которого соединены соответственно с первыми входами схем сравнения 2.Это устройство обладает тем недостатком,что контакты проверяемого узла коммутируются вручную, вследствие чего на подготовительные операции уходит значительное количество времени, а участие человека в операциикоммутации вносит. возможность погрешностипри ее исполнении. Кроме того, необходимостьиметь для каждого проверяемого узла таблицукоммутации при значительном количестве ти пов узлов создает неудобства при эксплуатации устройства.Для повышения производительности и надежности контроля в предлагаемое устройство введены блок управления и блоки распознавания входов и выходов, причем первый, второй и третий выходы блока управления соединены соответственно с первым и вторым входами блоков распознавания входов и выходов и с управляюшим входом блока записи информации, первые выходы блоков распознавания входов и выходов соединены с входами и выходами контролируемых узлов и со вторыми входами соответствующих схем сравнения, вторые выходы блоков распознавания входов и выходов соединены с третьими входами соответствуюших схем сравнения, выходы которых соединены с входами блока управления, выходы регистра тестов соединены с третьими входами соответствующих блоков распознавания входов и выходов; кроме того, блок распознавания входов и выходов содержит делитель напряжения, узел дифференцирования, триггер, усилитель и реле, причем первый вход блока соединен с первым выводом делителя напряжения, второй вывод которого соединен с выходом блока и с первым контактом реле, третий вывод делителя напряжения соединен через узел дифференцирования с первым входом триггера, второй вход которого соединен со вторым входом блока, а выход - со вторым выходом блока и через усилитель с реле, третий вход блока соединен со вторым контактом реле.На чертеже приведена функциональная схема описываемого устройства для тестового контроля цифровых узлов 1, содержащего блоки распознавания 2 входов и выходов, схемы сравнения 3, блок управления 4, регистр теста 5, блок записи б и блок памяти 7, Каждый блок распознавания входов и выходов 2 содержит делитель напряжения 8, узел дифференцирования 9, триггер 10, усилитель 11, обмотку реле 12, контакты реле 3.Устройство работает следующим образом.Контролируемый узел 1 имеет и контактов, каждый пз котовых может быть входным илн выходным. В блоке памяти 7 записаны тесты для его проверки. По младшкм адресам блока памяти 7 записан код соответствия входов и выходов, по остальным адресам - тестовые слова, которые представляют собой совокупностьи О, соответствующих входной комбинации и эталонной выходной реакции контролкруемого узла 1, Проверка осуществляется путем сравнения выходной реакции эталонного узла, записанной в блоке памяти 7, с реакцией контролируемого узла.Перед проверкой узла 1 с блока управления 4 на нулевые входы триггера 10 каждого блока распознавания 2 подается импульс сброса, который устанавливает их в нулевое состояние. Затем па первый вывод делителя напряжения 8 каждого блока распознавания 2 с блока управления 4 поступает импульс, соответствующий логической единице, Если первый контакт контролируемого узла 1 является входом, то на третьем выводе делителя напряжения 8 появляется единичный импульс, который через узел дифференцирования 9 поступает на единичный вход триггера 10 н устанавливает его и единичное состгяние. С выхода триггера 10 потенциал логической единицы поступает через усилитель 11 на обмотку реле 12, которое, срабатывая, подключает вход контролируемого узла 1 к соответствующему ему выходу регистра теста 5, в который по сигналу нз блока управления 4 переписан из блока памяти 7 код соответствия входов и выходов. Схемы сравнения 3 сравнивают этот код с информацией, поступающей с единичных выходов триггеров 10. В случае, если информация совпадает, блок записи 6 считывает нз блока памяти 7 проверочное слово, заносит его в регистр теста 5, далее информация. поступает в схему сравнения, где сравнивается с выходной информацией контролируемого узла 1.При несравнении хотя бы на одной иэ схем сравнения 3 из блока управления 4 на блок записи б поступает запрещающий сигнал. Несовпадение информации фиксируется индикаторои, который иа чертеже не показан. При совпадении информации нз блока памяти 7 считывается следующее проверочное слово н т. д., пока узел 1 не будет проверен полностью.Выходное напряжение узла дифференцирования блока распознавания входов и выходов 2 зависит от входного, то есть от перепадовпотенциалов ка третьем выводе делителя напряжения "8, которые для выходных контактовконтролируемого узла 1 вдвое меньше, нем длявходных. Узел дифференцирования блока распознавания входов и выходов 2 настроен так,что когда ко второму выводу делителя напряжения 8 подключен выход контролируемогоузла, на его выходе остается потенциал логического нуля. Тем самым контакты контролируемоо узла 1, являющиеся выходными, не коммутнруются с выходами регистра теста 5.Устройство для тестового контроля цифровых узлов позволяет производить коммутациюконтактов проверяемого узла автоматически, завремя значительно меньшее, чем в прототипе.Конструктивное выполнение блока распознавания входов и выходов позволяет прн сравнении информации, полученной с единичныхвходов н выходов, обнаруживать неисправностьвхода или выхода, связанного непосредственнос контактом проверяемого узла.Формула изобретения1, Устройство для тестового контроля цифровых узлов, содержащее блок памяти, соединенный через блок записи информации с входами регистра теста, выходы которого соедкненысоответ"твенно с первыми входами схем сравнения, отличающееся тем, что, с целью повышения производительности и надежности, вустройство введены блок управления и блокираспознавания входов и выходов, причем первый, второй и третий выходы блока управлениясоединены соответственно с первым и вторымвходами. блоков распознавания входов и выходов и с управляющим входом блока записиинформации, первые выходы блоков распознавания входов и выходов соединены с входами ивыходами контролируемых узлов н со вторымивходами соответствующих схем сравнения, вторые выходы блоков распознавания входов ивыходов соединены с третьими входами соответствующих схем сравнения, выходы которыхсоединены с входами блока управления, выходы регистра тестов соединены с третьими входами соответствующих блоков распознаваниявходов и выходов.2. Устройство по п.1, отличающееся тем, чтоблок распознавания входов и выходов содержит делитель напряжения, узел дифференцирования, триггер, усилитель и реле, причем первый вход блока соединен с первым выводомделителя напряжения, второй вывод которогосоединен с выходом блока и с первым контактом реле, третий. вывод делителя напряжениясоединен через узел дифференцирования с первым входом триггера, второй вход которогосоединен со вторым входом блока, а выход - совторым выходом блока н через усилитель среле, третий вход блока соединен со вторымконтактом реле,Источники информации, принятые во внимание при экспертизе:1, Авторское свидетельство СССР354 М 5,кл. б 06 Г 11/00, 19 О.2. Авторское свидетельство СССР390526,кл. б 06 Г 1/04, 1971,598082 оставнтель В. Крылов Редактор С. Хе Заказ 1236/40 Ц Техре Тираж осударствениого ко по дела м изсбре 35, Москва, ЖППП Патент, ОНИРПИ30нлнал% О. Луговая Корректор Н. Тупица626 Подписноемнтета Совета Министров СССРтений и открытийРаушская наб. д. 4/5Ужгород, ул. Проектная, 4
СмотретьЗаявка
2103535, 10.02.1975
ПРЕДПРИЯТИЕ ПЯ В 8321
ШУТЬ ВАСИЛИЙ НИКОЛАЕВИЧ, ЖУБР ВЛАДИМИР НИКОЛАЕВИЧ, НОЗДРЕНКО ВАЛЕРИЙ ЛЕОНИДОВИЧ
МПК / Метки
МПК: G06F 11/04
Метки: тестового, узлов, цифровых
Опубликовано: 15.03.1978
Код ссылки
<a href="https://patents.su/3-598082-ustrojjstvo-dlya-testovogo-kontrolya-cifrovykh-uzlov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для тестового контроля цифровых узлов</a>
Предыдущий патент: Устройство для контроля переходных процессов в асинхронных логических блоках
Следующий патент: Линейный интерполятор
Случайный патент: Библиотека j