Архив за 1983 год

Страница 153

Устройство для преобразования числа из системы остаточных классов в позиционный код

Загрузка...

Номер патента: 991410

Опубликовано: 23.01.1983

Авторы: Болтков, Хлевной

МПК: G06F 5/02

Метки: классов, код, остаточных, позиционный, преобразования, системы, числа

...логической "1" с выходатриггера 11 разрешает прохождениетактовых импульсов, подаваемых по входу 13 через элемент И 7, на счетныйвход суммирующего счетчика 2, соответствующего наибольшему по величинеоснованию выбранной СОК и на входэлемента И 8, а потенциал логической"1" с выхода триггера 12 разрешаетпрохождение тактовых импульсов через элемент И 8 на счетные входы накапливающего счетчика 1 и суммирую"щих счетчиков 2, соответствующих первым двум остаткам преобразуемого числа в СОК.Под действием тактовых импульсов накапливающий счетчик 1 и суммирующие счетчики 2 начинают изменять свое состояние на единицу с поступлением каждого тактового импульса, В момент равенства состояний первых суммирующих счетчиков 2 и...

Однородная структура для реализации логических функций

Загрузка...

Номер патента: 991411

Опубликовано: 23.01.1983

Авторы: Герцев, Мищенко, Окулович, Панчиков

МПК: G06F 7/00

Метки: логических, однородная, реализации, структура, функций

...55 Однородная структура для реализациилогических функций, содержащая элеме 3 п И и неравнозначности, о т л и ч а ю ш я с я тем, что, с целью упрощения и Эгруппы 11% =1,2Ь 211%Г щ 12Ю ности т-го уровня является выходомуструктуры,На чертеже представлена функциональ- ная схема устройства,для и = 5.Схема устройства содержит элементы. И 1-5, на входы 6-10 кот урых подаются управляющие сигналы, элементы 11- 14 неравнозначности, реализующие функцию сложения по модулю два, Выходы 15-18 элементов И 1-4 являются входы ми элементов 11 и 12 неравнозначно-сти соответственно, выходы 19 и20 которых подключены к входам элемента 13 неравнозначности. Так как число выходов элементов И, составляющих первый ранг схемы, не четно, то выход 21 элемента 5...

Устройство для определения экстремумов

Загрузка...

Номер патента: 991412

Опубликовано: 23.01.1983

Автор: Мурашко

МПК: G06F 7/04

Метки: экстремумов

...та И 17 лишь при наличии нулевого состояния счетчика 15.Вход 24 синхронизации устройства служит для ввода синхронизирующих импульсов с внешнего устройства, по которым генератор 18 импульсов вырабатывает последовательность неперекрывающихся тактирующих импульсов (ТИ): ТИ 1 - на первом выходе, ТИ 2 на втором, ТИ 3 - на третьем, ТИ 4 на четвертом. 30 Группа информационных входов 21 служит для ввода чисел из ОЗУ, группа входов 22 устройства предназначена для занесения в счетчик 15 из внеш 3 него устройства числа (и+1); где и " количество чисел в массиве.Управляющий вход 23 устройства служит для задания вида экстремумов максимумов или минимумов, 40Выход 25 устройства служит для вы. вода значения локальных экстремумов, сопровождаемых...

Устройство для определения максимального числа из группы чисел

Загрузка...

Номер патента: 991413

Опубликовано: 23.01.1983

Авторы: Дудаш, Корнейчук, Марковский, Тарасенко

МПК: G06F 7/06

Метки: группы, максимального, чисел, числа

...каждому разрядукаждого иэ регистров па 1 ляти, соеди"нены с входами соответствующих выходных элементоз ИЛИ, выходы которыхсоединены с первыми входами соответствующих управляющих элементов И и свходами соответствующих выходных эле"ментов НЕ, выходы которых соединеныс первыми входами соответствующихвыходных элементов И-НЕ, выходы уп"равляющих элементов И соединены ссоответствующими входами управляющего элемента ИЛИ, выход которого соединен свторыми входами выходных эле.ментов И"НЕ, выходы выходных элемен"тов И-НЕ соединены с соответствующи"ми входами управляющего регистра,прямые выходы управляющего регистрапоразрядно соединены с вторыми входа"ми управляющих элементов И и первыми 65Формула изобретения ров памяти соединены поразрядно...

Устройство для умножения

Загрузка...

Номер патента: 991414

Опубликовано: 23.01.1983

Автор: Телековец

МПК: G06F 7/49

Метки: умножения

...и второйсумматоры 5 и б результата,первый ивторой регистры 7 и 8 результата, сум.матор 9 в избыточной двоичной системе счисления,Шины 10 и 11 множителя устройстнасоединены с входами соответственнопервого и второго регистров 1 и 2множителя, шины 12 и 13 множителяустройства соединены соотнетственнос первыми и третьими входами группэлементов 2 ИИЛИ 3 и 4, вторые ичетвертые входы которых подключенык выходам первого и второго регистров 1 и 2 множителя, выходы первогои второго элементов 2 ИИЛИ 3 и 4соединены с вторыми входами соответственно первого и второго сумматоров5 и б результата, первые входы которых подключены к выходам соответственно первого и второго регистров 7и 8 результата, выходы переноса сумматоров 5 и б результата...

Устройство для сложения

Загрузка...

Номер патента: 991415

Опубликовано: 23.01.1983

Авторы: Меркуль, Фомичев

МПК: G06F 7/50

Метки: сложения

...Устройство для сложения, содержащее счетчик, первый и второй триггеры знака, дешифратор нулевого кода, сумматор по модулю два, семь элементов И, элемент ИЛИ и генератор импульсов, причем входы первого и вто-, рого триггеров знака подключены к первому и второму входам знака устройства, информационные входы счетчивыход - с шиной управления реверсив.ного счетчика, второй вход четвертого,элемента И подключен к прямому,выходу первого триггера и к управляющему выходу устройства, второй входпервого элемента И соединен с выхо-5дом второго триггера и с вторым входом шестого элемента. И, инверсныйвыход первого триггера соединен свторым входом пятого элемента И,а инверсный выход второго триггера - 10с вторым входом седьмого элемента И,выход...

Устройство для умножения

Загрузка...

Номер патента: 991416

Опубликовано: 23.01.1983

Авторы: Глушко, Зелтиньш, Осинский, Тимофеев

МПК: G06F 7/52

Метки: умножения

...импульсов синхронизации на фиг. 4 - схема коммутатора,на фиг. 5 - схема блока одноразрядного умножения.Устройство содержит блок 1 формирования импульсов синхронизации,блоки 2 одноразрядного умножения,коммутаторы 3, входные шины 4 и 5первого и второго операндов. Блок 1содержит триггеры 6, образующие кольцевой распределитель 7, элементыИЛИ 8, триггеры 9 и 10, Коммутатор3 содержит элемент НЕ 11, элементыИ 12. Блок 2 содержит сумматор 13,триггеры 14, элементы И 15, элементы 16 задержки,Устройство работает следующим образом.На шины 4 и 5 последовательнымкОдом из и двоичных разрядов посту-пают первые два сомножителяаль аитаои В = ( Ьи , Ьи, , Ь(см. также временную диаграмму сигналов нафиг, 2 для случая и = 4). В первомтакте работы по сигналу...

Устройство для деления

Загрузка...

Номер патента: 991417

Опубликовано: 23.01.1983

Авторы: Белик, Буяло

МПК: G06F 7/52

Метки: деления

...регистра 2 делимого подключены соответственно к и первым входам сумматора 1, и выходов которогоподключены соответственно к вторыми входам матрицы 4 умножения, и выходов которой подключены соответственно к вторым входам сумматора 1,а в вторых входов дополнительнойчасти 5 матрицы 4 умножения и а еевыходов соединены соответственномежду собой.Устройство работае 1 слразом.Одновр на регистры2 и 3 дел соответственно. П ходных процессов в ходе сумматора 1 фо ьтат (част991417 Формула изобретения Составитель В, БерезкинРедактор Т. Кугрышева ТехредТ.фанта КорректорМ, Шароши Заказ 135/б 7 Тираж 704ВНИЙИ Государственногр комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб , д. 4/5 Подписное филиал ППП "Патент", г. Ужгород,...

Устройство для умножения двух n-разрядных чисел

Загрузка...

Номер патента: 991418

Опубликовано: 23.01.1983

Автор: Крылов

МПК: G06F 7/52

Метки: n-разрядных, двух, умножения, чисел

...анализа, После записи операндов в регистрах 19 и 20 блока анализа формируется код, у которого все единицы располагаются рядом, начиная со старшего разряда, следующим образом.Если 1+1-и разряд регистра 19 (20) ( 3 = 1, 2.и) находится в нулевом состоянии, а 1-й разряд регистра - в единичном состоянии, то -й элемент И блока 21 (22) открыт и единичный сигнал с его выхода уста-, навливает +1-й разряд регистра в единичное, а 1-й разряд этого регист. ра в нулевое состояние. Таким образом, устанавливается такое состояние регистров 19 и 20, при котором все единицы кода операндов находятся в старших разрядах, а нули кода - в,младших разрядах. Из двух чисел, записанных в регистрах 19 и 20, большее то, у которого большее количест 19 и 20 поступают...

Цифровой функциональный преобразователь

Загрузка...

Номер патента: 991419

Опубликовано: 23.01.1983

Автор: Рейхенберг

МПК: G06F 7/544

Метки: функциональный, цифровой

...с выходами четвертого элемента И и первого элемента ИЛИ, второй вход которого соединен с выходомтретьего элемента И, выход первогоэлемента И соединен со вторым входом третьего элемента ИЛИ, вторым входомблока управлейия и входом счетчика,выход которого соединен со входомдешифратора, выход второго элементаИ соединен со вторым входом пятого5 элемента И через второй элемент задержки со вторым входом второго эле;мента ИЛИ, выход первого триггераявляется четвертым выходом блока управления.Вычисления функций в данном преобразователе основано на одновременном решении системы разностных рекур.-4ЗЮ 4Фо=Х %,=% +Ц Х 2. +ЦХ 2: Юи-ъдЗО ЯоХ 61=9 О, Х 2.-О Чй Яи - - 1 где 1 = О, и - номер итерации, 35 О, и - вес или показательитерации,"и -...

Генератор случайного процесса

Загрузка...

Номер патента: 991420

Опубликовано: 23.01.1983

Авторы: Костюк, Кузьмич, Якубенко

МПК: G06F 7/58

Метки: генератор, процесса, случайного

...входом сумматора.На чертеже приведена блок-схемагенератора,Схема содержит генератор 1 тактовых импульсов, делитель 2 частоты, датчик 3 случайных чисел, счетчик 4, блок 5 памяти, регистр б памяти, триггер 7, сумматор 8.Генератор 1 импульсов, делитель 2 частоты, датчик 3 случайных чисел, счетчик 4, блок 5 памяти выполняют следующие функции: генератор 1 импульсов формирует последовательность импульсных сигналов с заданным периодом следования. Делитель 2 частоты выполняет пересчет импульсных сигналов, поступающих на вход. Датчик 3 случайных чисел по сигналу, поступающему на его вход, формирует равномерно распределенное двоичное число. РСчетчик 4 выполняет суммирование поступающих на его вход (первый) импульсных сигналов, Второй вход...

Генератор случайных чисел

Загрузка...

Номер патента: 991421

Опубликовано: 23.01.1983

Авторы: Тарасов, Трусфус

МПК: G06F 7/58

Метки: генератор, случайных, чисел

...на первом 12 выходе -ой схемы сравнения 10 появится единичный сигнал Ь = 1, а на втором выходе 13 схемы сравнения 10 будет нулевой сигнал Ъ = О. Аналогично, при фР(х ) на первом выходе 12; 1"ой схемы сравнения будет нулевой сигнал Ь = О, а на втором выходе 13; - единичный сигнал Б = 1, Очевидно, выходы 12, и 13 инверсны по отношению друг к другу, Выходы 12 блока 10 схем сравнения образуют первую группу выходов ассоциативного запоминающего устройства 3, а выходы 13- вторую группу выходов, СФормированные таким образом сигналы Ь и Ь поступают на входы блока 4 кодирования.Блок 4 кодирования (Фиг. 3) содержит группу 14 элементов И и группу 15 элементов ИЛИ. При поступлении на его входы сигналов Ь; и Ь блок 4 формирует случайное число с...

Генератор случайных чисел

Загрузка...

Номер патента: 991422

Опубликовано: 23.01.1983

Авторы: Егоров, Моисеев

МПК: G06F 7/58

Метки: генератор, случайных, чисел

...суммирования выдают на выход, для чегов генератор введены два счетчикаимпульсов, дешифратор и ВБ-триггерс их связями.В результате генерируются случайно равновероятные числа, которые могут принимать все значения от О доА без повторения в смежных периодах.На чертеже представлена функциональная схема устройства,Генератор, случайных чисел содержит генератор 1 случайных импульсов,элементы 2 И-НЕ, 3 ИЛИ-НЕ, счетчик4, дешифратор 5, ВБ-триггер б, генератор 7 тактовых импульсов, элемент 8 И-НЕ, счетчик 9, блок 10 элементов И. Счетчик 4 осуществляетсчет по модулю А, счетчик 9 по модулю А+1.Работа генератора случайных чиселзаключается в следующем.В исходном состоянии до поступления на вход генератора .импульса эаПуска ВЯ-триггер б находится в...

Устройство для вычисления разности двух чисел

Загрузка...

Номер патента: 991423

Опубликовано: 23.01.1983

Автор: Фурман

МПК: G06F 7/62

Метки: вычисления, двух, разности, чисел

...ИЛИ 13 соединен со.счетным входом счетчика 14 результата,Устройство работает следующим5 образом.По шинам 4-5 в управляемый делитель 1 частоты и счетчики 2-3 параллельным кодом записываются значения составляющих разности: уменьшае 1 О мого М и вычитаемого И, после чего.начинается дополнение счетчиков 2-3импульсами выходной частоты управляемого делителя 1 частоты у. ИЯй15 Кгде - опорная частотакоэффициент пропорциональности(при первом положении переключателя20 15), либо импульсами выходной частоты генератора б опорной частоты Г,(при втором положении переключателя15) .Рассмотрим работу устройства для25 случая, когда переключатель 15 находится в первом положении,Счетчики 2 и 3 имеют одинаковуюемкость И и переполяются...

Устройство для запуска цифровых интеграторов

Загрузка...

Номер патента: 991424

Опубликовано: 23.01.1983

Авторы: Биланов, Тихонов

МПК: G06F 7/64

Метки: запуска, интеграторов, цифровых

...импульсов, четвертый выход которого подключен к управляющему входу нуль-органа,Кроме того, в устройство введеныдва дополнительных ключа и запоминающий элемент, причем первый дополнительный ключ подключен параллельноинтегрирующему конденсатору интегратора, второй дополнительный ключ изапоминающий элемент соединенй параллельно и включены между выходом 45третьего ключа и шиной нулевого потенциала, а управляющие входы первого и второго дополнительных ключейсоединены соответственно с четвертымвыходом генератора тактовых импульсов и выходом формирователя короткихимпульсов,На фиг, 1 изображена функциональная схема устройства формированиязапуска цифровых интеграторов, нафиг. 2 - эпюры напряжений в характерных точках схемы...

Устройство вычисления цепных дробей

Загрузка...

Номер патента: 991425

Опубликовано: 23.01.1983

Автор: Чернухин

МПК: G06F 7/64

Метки: вычисления, дробей, цепных

...Ь 1. На входы 7 постоянных коэффициентов поступают значения Рк, на входы 8 постоянных коэффициентов поступают значения, шина 9 - выходная шина.Выходы интеграторов 3-4 соединены с соответствующими входами сумматора 5. Выход сумматора 5 соединен с входом приращений независимой переменной интегратора 1, выход которого соединен со входом приращений подынтегральной функции интегратора 2. Инверсный выход интегратора 2 соединен с входом приращений независимой переменной интегратора 4, вход подынтегральной функции которого объединен с аналогичным входом интег ратора 1 и подсоединен к.шине 8 постоянных коэффициентов, а входы приращений подынтегральных функций этих интеграторов также объединены и подсоединены к выходу первого интегратора...

Микропрограммное устройство управления

Загрузка...

Номер патента: 991426

Опубликовано: 23.01.1983

Авторы: Балабай, Кудрявцев, Никулин

МПК: G06F 9/22

Метки: микропрограммное

...блок 2 памяти, регистр 3 микро- команд, дешифратор 4, элемент 5 задержки, генератор б импульсов, блок 7 вентилей, шифратор 8, счетчик 9 импульсов, управляктдие выходы 10 устрой 4 ства, тактовый выход 11.991426 Формула изобретения Составитель Н. Горбуноваедактор С. Патрушева Техред Т,фанта Корректор М. Ша Тираж 704ИПИ Государственного компо делам изобретений иМосква, Ж, Раушска Зак Подпис ноетета СССРкрытийнаб., д, 4/ В илиал ППП Патент, г. Ужгород, ул, Проектная,Устройство работает следующим образом.В момент включения устройство устанавливается в исходное состояние (цепи начальной установки на чертеже не показаны) . При этом в регистр 1 запи дывается код адреса первой микрокоманНы из блока 2 памяти в регистр 3 считываются коды...

Устройство для адресации памяти микро-эвм

Загрузка...

Номер патента: 991427

Опубликовано: 23.01.1983

Авторы: Серов, Шутова

МПК: G06F 9/34

Метки: адресации, микро-эвм, памяти

...1 ф, выход его соединен с информационным входом второго триггера, выход которого соединен с третьим входом четвертого элемента И, первым входом второго элемента ИЛИ и информационным входом третьего триггера, выход которого соединен с вторым входом второго элемента ИЛИ и с вторьм входом третьего элемента И, вход сбро. са схемы соединен с первьм входом пер" вого элемента ИЛИ, второй и третий входы которого соединены с выходами третьего и четвертого элементов И, 65 Увеличение объема памяти достигается тем, что при обращении процессора за командой устройство вырабатывает сигнал Считывание команды, который позволяет ввести еще одну подсистему памяти для хранения программобъемом 65536 байт.Ба Фиг. 1 представлена структурнаясхема Устройства...

Устройство приоритета

Загрузка...

Номер патента: 991428

Опубликовано: 23.01.1983

Авторы: Зевиг, Приходько

МПК: G06F 9/50

Метки: приоритета

...23-26 присутствует логический ноль, При поступлении запроса на один из входов 1-4 в регистре 5 10 происходит запоминание поступившей заявки. По сигналу с входа 16 состояние регистра 10 переписывается н регистр 15. При этом с единичного выхода каждого триггера регистра 15 сигнал поступает на вход сброса после. дующего триггера, тем самым запрещая запись менее приоритетных запросов в регистр 15. По сигналу с входа 22 кодовая комбинация, соответствующая записанному в регистр индикации запросу с наивысшим приоритетом, поступает через элементы И 23-26 на выход И 27-30 устройства, Рассмотрим подробнее, что происходит в устройстве при приходе заявок одновременно по входам 1 и 3. Заявки, поступившие на входы 1 и 3, запишутся в триггеры 11 и 13...

Устройство для контроля

Загрузка...

Номер патента: 991429

Опубликовано: 23.01.1983

Авторы: Гриднев, Крестьянинов, Сергеев, Славнов, Фетисова

МПК: G06F 11/16

...на блок 16 печати.В режиме устройстваОтслеживание 15 состояний датчиков сигналы от датчиков 17 с помощью связи 20.в виде кода, .включая и состояние датчиков фАвария, поступают на входы блоков 2 обработки входной информации, где через 20 входной согласующий 58 узел поступают в узел 65 обработки входной информа". ции, где через входные элементы бб И и 67 Исовместно с сигналом, поступающим на вход по связи 21 из регистра 4 имитации, подаются на вход дешифра.тора 68, на выходе которого формируется позиционный код состояния датчика, который поступает на один из входов выходных, элементов 69 И.Таким образом, входной согласующий узел 58 обеспечивает согласование сигналов выхода датчиков 17 с входными элементами бб И узла 65.выбора входной...

Устройство для контроля логических узлов

Загрузка...

Номер патента: 991430

Опубликовано: 23.01.1983

Авторы: Алумян, Желтова, Шагинян

МПК: G06F 11/26

Метки: логических, узлов

...органами с рабочего места,при этом. выходы последних сопрягаются с контролируемым изделием через блок согласования уров- ня сигналов.формирователь пачек импульсов рабо тает следующим образом. 45В первый вычитающий счетчик зано сится информация, поступающая из бло ка 2 памяти. Вычитающий счетчик 12 со держит информацию о паузе ЬТ, которую надо выдержать после запУска (фиг. 33,50Регистр 13 величины длительности импульса хранит информацию о длительности импульсов в пачке М.Регистр 14 величины паузы между пачками хранит информацию о количест ве импульсов, временем следования которых определяется пауза между пачкаРегистр 15 количества импульсов в пачке содержит информацию о количестве импульсов В в пачке.Счетчик 16 тактовых импульсов служит...

Программируемое устройство для выделения циклически упорядоченного информационного блока

Загрузка...

Номер патента: 991431

Опубликовано: 23.01.1983

Авторы: Комухаев, Любарский, Якуба

МПК: G06F 13/00

Метки: блока, выделения, информационного, программируемое, упорядоченного, циклически

...адресов, Информационные входыустройства через коммутатор А и блокБ выбора информации связаны с выходом устройства, а адресные входы через дешифратор В адреса и блок Г объединения адресов подключены к управляющим входам блока Б выбора информации.На чертеже показан пример конкретной технической реализации программи 20руемого устройства для выделения циклически упорядоченного информационного блока в случае 16 адресуемых информационных входов, для ко.орых не,обходимо иметь возможность выбора любых четырех из них (т.е. Б = 4, М:=16:4=4, К=1; 2; 3; 4, 1 = 0,1 у 215, 6 = 1.,2,3,4), причем блок Г выполнен на элементах 4 И-НЕ,а блокБ - на элементах 2-2-2-2-И-ИЛИ, 30Устройство работает следующим образом.Сигналы с информационных...

Комбинаторное устройство

Загрузка...

Номер патента: 991432

Опубликовано: 23.01.1983

Автор: Полищук

МПК: G06F 1/02

Метки: комбинаторное

...И 5 и перепишет содержимоесчетчика 2 в счетчик 1, Таким обра- . 25зом, в счетчиках 2 и 1 будет записано число "1". На шестом такте, всвязи с этим, на выход устройствабудет выдано шестое сочетание с повторением "011". С шестого по четыр зонадцатый такт включительнотабл.)устройство работает аналогично о,1 исанному,На пятнадцатом. такте будет выдано на выход устройства пятнадцатое сочетание с повторением "0 М","0", затем импульсом с тактового выхода счетчика 1, прошедшим через элемент ИЛИ 7 на тактовый вход счетчика 2, последний установится такжев "0", поэтому состояние счетчикатока останется без изменения. Послеперехода счетчика 2 в состояние "0" .на его тактовом выходе сформируетсяимпульс, который поступит на тактовый вход счетчика...

Устройство для моделирования отказов с изменяющимся временным шагом

Загрузка...

Номер патента: 991433

Опубликовано: 23.01.1983

Автор: Коорт

МПК: G06N 7/08

Метки: временным, изменяющимся, моделирования, отказов, шагом

...числа. В част ности, если прецыцущее число в последовательности, моделирующей нагрузку, велико, то маловероятно ожидать ее малое значение на следующем шагу, Точно так же, если предыдущее число, моцелирующее прочность мало, то маловероятноожицать ее большое значение на слепующем шагу, Поэтому в том случае, когдапрецыпушее число в послецовательности,моцелируюшей прочность, не мало и препышущее число в послецовательности, мь.целируюшей нагрузку, невелико, моцелируется прочность и нагрузка не в слепукьший момент времени, отстоящий от прецыцушего на момент времени Ь 1, а в некоторый более поздний момент времениКЬ 6, гце К- целое положительное число,большее ециницы. Во избежание искажения численного результата моцелированиячисло К...

Устройство для определения характеристик графа

Загрузка...

Номер патента: 991434

Опубликовано: 23.01.1983

Авторы: Ерошко, Коробка

МПК: G06F 15/173

Метки: графа, характеристик

...с выходами соответственно- х элементов И групцы 4, - 4 , второй вход которых соединенифс выходами соответственно ) - х разрядов регистра 11, информационные входы- х разрядов регистра 11 соединеныс выходом элемента и И-ИЛИ 10функциональные ячейки ф ., -. матрицылицы 1 содержат триггер 30 и элементыИ 31-32, причем единичный выход триггера 30 соединен с первыми входами элементов И 31-32, второй вход элемента И 31 является первым входом ячейки, второй вход элемента И 32 является вторым входом ячейки, выход элемента И 32 является первым; выход элемента И 31вторым выходами функциональной ячейки матрицы 1.функциональные ячейки 2- 2 матрицы 2 содержат триггер 33 и элементы И 34 - 36, причем единичный выход триггера соединен с первыми входами...

Устройство для воспроизведения функций

Загрузка...

Номер патента: 991435

Опубликовано: 23.01.1983

Авторы: Малевинский, Мудров, Прижилов

МПК: G06F 17/10

Метки: воспроизведения, функций

...через элемент задержки соединен с входом синхронизации регистра результата.На чертеже схематически изображенопредлагаемое устройство,Устройство соцержит генератор 1 импульсов, счетчик 2 числа отрезков, блок3 памяти узлов сетки аргумента, блок 4вычитания, вход 5 устройства, триггер6 сброса, первая схема 7 сравнения,первая группа элементов И 8, втораягруппа элементов И 9, вычитаюший счетчик 10 степени, блок 11 памяти коэффициентов, блок 12 умножения, блок 13возведения в степень, накапливаюшийсумматор 14, регистр 15 результата,вторая схема 16 сравнения, элемент 17зааеркки, регистр 18 разности, регистр19 номера отрезка.Блоки 3, 11 памяти прецставляютсобой быстродействующую память. Причемблок 11 памяти прецставляет собой цвухааресную память...

Устройство для линеаризации характеристик измерительных преобразователей

Загрузка...

Номер патента: 991436

Опубликовано: 23.01.1983

Авторы: Бурковский, Сохрин, Шкамарда

МПК: G06F 17/17

Метки: измерительных, линеаризации, преобразователей, характеристик

...второго счетчика,входы схемы сравнения соецинены соответ-ственно с вторым выходом целителя частоты и выхоцом блока постоянной памяти,выход схемы сравнения поцключен к установочному входу целителя частоты. 36 4На чертеже представлена схема устройства,Устройство содержит блок 1 вычитания и суммирования, счетчик 2, коммутатор 3, делитель 4 частоты, счетчик 5,дешифратор 6, блок 7 задания кодов характеристик, .включающий наборное поле8 и переключатель 9, схему 1 О сравнения, блок 11. постоянной памяти,Разбиение на участки аппроксимацииосуществляется целителем 4 частоты,вход которого подключен к одному иэ выхоцов счетчика 2.Коэффициенты деления целителя чвствты хранятся в блоке 11 .постоянной памяти.Устройство работает следующим образом.На...

Устройство для перевода выражений в польскую инверсную запись

Загрузка...

Номер патента: 991437

Опубликовано: 23.01.1983

Авторы: Брякалов, Захаров, Калмыков, Ковалев

МПК: G06F 17/27

Метки: выражений, запись, инверсную, перевода, польскую

...не должна быть отрицательной а в конце преобразования каждого выражения равняться опас единице.Реверсивный двоичный счетчик 16 используется для суммирования весов лексических единиц с учетом их знаков, элемент ИЛИ 17 обеспечивает поступление сигналов на суммирующий вход счетчика, а элемент ИЛИ 1855 на вычитающий. Элемент 19 задержки предназначен для получения временной задержки сигнала, соответствующего лексической единице "конец выраже 37 ь ния". С помощью этого сигнала осуществляется установка реверсивногосчетчика в нулевое состояние. Значение текущей суммы на выходе реверсивного счетчика контролируется с по"мощью элемента И 20, а суммы, получаемой в конце преобразования исходного выражения - с помощью элеУмента дешифратора 21...

Устройство централизованного контроля

Загрузка...

Номер патента: 991438

Опубликовано: 23.01.1983

Авторы: Лазарев, Попов, Савельев, Устинов

МПК: G05B 19/418

Метки: централизованного

...на входы блоков 2 нормализации.С них нормализованные по амплитудесигналы поступают на входы блоков 3,где определяется разность напряжений, З 5поступающих из блоков 2 и блока 10установок номинальных значений параметров, Разностные сигналы с выходов блоков 3 через открытые ключи 11 поступают на вход блока 9 выбора канала, 4 Огде осуществляется онределе ние парвметра с наибольшим отклонением:ткущегозначения от номинального и выдача сигнала 1" на вход соответствующего элемента 5 совпадения. Разностные сигналы45с выходов блоков 3 подаются также навходы соответствующих блоков 4 сравнения. На вторые входы блоков 4 сравненияподается допустимое значение отклонения текущего значения параметра отблока 8. Если напряжение нв выходекакого либо блока...

Вычислительное устройство

Загрузка...

Номер патента: 991439

Опубликовано: 23.01.1983

Автор: Стрельцов

МПК: G06G 1/08

Метки: вычислительное

...20 рарте; 443 северной широты и 84 ф 151 восточной долготы 2 августа. Разность принятого местного времени и москов" ского времени равна +4 ч. Работа с устройством начинается с вычисления 25 постоянных величин для нужного пункта наблюдения.При этом определяются1Поправка на долготу пункта на блюдения во время восхода и захода5 р Солнца - ПД по формуле: ПД РДч+Рв, где РДч - разность долгот среднего меридиана часового пояса Москвы и пункта наблюдения, в часовой мере. Определяется по шкале 44 относитель 55 но шкалы 43. В точке, обозначающей долготу 84 ф 15 ф на шкале 43 со шкалы 44 снимаем отсчет значения РДч, который равен "минус",3 ч 37,мин.РВ - разность принятого местного времени и московского времеНи, известная местным жителям, равна...