G11C 17/00 — Постоянные запоминающие устройства с однократным программированием; полупостоянные запоминающие устройства, например с ручной заменой информационных карт
Постоянное запоминающее устройство с коррекцией ошибок
Номер патента: 1317482
Опубликовано: 15.06.1987
Авторы: Фастов, Шурчков, Щетинин, Эннс
МПК: G11C 17/00
Метки: запоминающее, коррекцией, ошибок, постоянное
...на выходе схемы сравнения устанавливается ", . Остальные разряды вычисленного в блоке 3 синдрома передаются на входы второго дешифратора 4, с помощью которого происходит определение местоположения ошибочного разряда в слове, длина которого равна длине слова, выводимого из ПЗУ и. С выходов дешифратор а 4 информация о местоположении ошибочного разряда (вектор-ошибка) поступает на первые входы элементов И 6, на вторые входы которых приходит со схемы сравнения 5 1, если разряд, в котором обнаружена ошибка совпадает с раз, рядами слова, выводимого из устройства, и 0 - в остальных случаях. С выходов элементов И 6 вектор-ошибка подается на первые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, на вторые входы которых пос 2тупает выбранное с помощью...
Постоянное запоминающее устройство
Номер патента: 1322376
Опубликовано: 07.07.1987
Авторы: Виглин, Клепиков, Петровский, Шастин
МПК: G11C 17/00
Метки: запоминающее, постоянное
...6 памяти. Регистр 1 выполнен стробируемым, поэтомл ц цем хранится код модуля 6 памяти, к которому было обращение ц предыдущем цикле. Колы адресов модулей памяти предыдущего обращения и настоя. пгего поступают на входы блока 3 сравнения, на выходе которого вырабатывается признак сравнения или несравнеция, поступающий в блок 9 управления. Если вырабатываегся признак цесравцения, то это означает, что производится обрацсецие к другому модулю 6 памяти, блок 9 управления, вырабатываег импульс записи нового ксда адреса старших разрядов в регистр 1 Этот код через дешифратор 4 ссузцсств.зяет включение соответствую щго ключа из блока 7 ключей ц сгсуществляег ра решеццс выборки с ссптнстствуюцгсчс модуля 6 па 2мяти. Блок 9 управления стробирует...
Запоминающее устройство
Номер патента: 1325564
Опубликовано: 23.07.1987
Авторы: Алешин, Барковский, Белов, Гуров, Ефимов, Устинов
МПК: G11C 17/00
Метки: запоминающее
...регистр 3 информация не записывается.При поступлении 1-го импульса 28 (Фиг, 3) на тактовые входы регистров 1 и 2, блока 10 памяти и счетные/входы счетчиков 8 и 9 происходит следующее. В блоках 1 О и 11 памяти эа 1 прещается выборка ячеек памяти. В регистр 1 записывается значение статис" тики хпоступающей на его информационнйй вход, Значение статистики Б 1; с выхода сумматора 7 записывает-.1 чся в регистр 2, Счетчик 8 переходит в У; -е состояние и определяет адрес У =3-1-й ячейки памяти блока 10 памяти. Счетчик 9 переходит в Е -е состояние и определяет адрес Е =1+1-йячейки памяти блока 11 памяти.При пропадании 1-го импульса 28 (Фиг. 3) на информационный вход регистра 1 поступает статистика х "1 ф 1 3+1-го элемента разрешения по времени,...
Устройство для стирания информации микросхем памяти
Номер патента: 1336117
Опубликовано: 07.09.1987
Авторы: Забегаев, Пешехонов, Стамболи, Шкондин
МПК: G11C 16/14, G11C 17/00, G11C 17/18 ...
Метки: информации, микросхем, памяти, стирания
...воздействия ультрафиолетового излучения намикросхемы РПЗУ приводит к увеличению их ресурса. 15На чертеже показана схема предлагаемого устройства,Устройство содержит источник 1ультрафиолетового излучения, .теневыешторки 2, электромагнитные приводы 3,20коммутатор 4, блок 5 контроля и индикации, микросхемы 6 памяти, адресные выходы 7, выходы 8 выборки микросхем и информационные входы 9 устройства, а также выходы 10 состояния 25микросхем,Блок контроля и индикации можетсодержать, например, генератор, блокуправления, счетчик адреса, счетчиквыбора микросхемы, схему анализа и 30фиксации состояния микросхем, блокииндикации адреса, информации, номераи состояния микросхем РПЗУ,Устройство работает следующим образом. 35После установки...
Трансформаторное постоянное запоминающее устройство
Номер патента: 1352534
Опубликовано: 15.11.1987
Автор: Романов
МПК: G11C 17/00
Метки: запоминающее, постоянное, трансформаторное
...включения на фиг,2 е) и открываются транзисторы 5 всех линеек, При этом на входе выбранной линейки подавляются все помехи от переднего фронта адресного тока, Затем ключ 3 выбранной линейки закрывается, а транзистор 10 этой линейки открывается. На первичной обмотке трансформатора 7 выбранной линейки меняется полярность напряжения, к концу первичной обмотки, которая была подключена к нулевому потенциалу через ключ 3, подключается источник питания Е через транзистор 10, а напряжение на втором конце первичной обмотки понижается за счет протекания тока через резистор 9 и включенные ключи 3 невыбранных линеек. Транзисторы 5 выбранной линейки при этом переходят из режима насыщения в режим отсечки, обеспечивая прохождение считанного...
Постоянное запоминающее устройство
Номер патента: 1354248
Опубликовано: 23.11.1987
Автор: Карпишук
МПК: G11C 17/00
Метки: запоминающее, постоянное
...2 И-ИИ-ИЕ 115) призодит к появпе 11 11НИ 10 Н 1 Х ВЫХадяХ у ГсОВНРИ 1, ,-1 ТО Саат ЯЕТСтВУЕТ ОкаНЧЯ НИ)Р Ргэ)г(МОВ ВЫ- барки и ВЫДЯчи 110135 гации н накОГ 1 и- теле 2 и подвоовки вхапа записи р- гистра 3 к повторной загцси.и .рав и )г пя Гот о л хо 3 я сЯиГо ого ретс:,стра 10 0)иавраменко поступает ;а первый вхо;.1, 03 е е)та И- И-Е 1 о ь я 1( 1(ак 1 я ( О 13 торам1 . 11входе нрисутстгует у 1)ове)ть 1 ,посту ПаСЩЦй С ИВЕРГ;НОГО ВЫХОЦа тРт,.ГГСРа 21, ГТОТТВ);71 Т Г Г 011 РН)1 Ц 1)Ггн 5ВЕНЬС ПЯТОГС 1 ЫХОДЗ. СДБР 1 О ВО ГО регистра 10 Отновременно поступает на третий вход элемента 21-ИПИ-НЕ 19И, ТЯК Ка)( На Е 1 О 7 -ТВ 1 ТО;уст ВХОПЕцпрс) тсв, е- - раг)е.ь "0"щий с прямого Выходя триггера 21 нсГРИВО 151 Т К ИЗМ НЕ-)1 СОС ТД Ят Ц Вт...
Матричный накопитель для полупроводникового запоминающего устройства
Номер патента: 1358001
Опубликовано: 07.12.1987
Авторы: Гарицын, Дымшиц, Наумченко
МПК: G11C 11/40, G11C 17/00
Метки: запоминающего, матричный, накопитель, полупроводникового, устройства
...6 и 7 имеют и-тип проводимости. При записи О на числовую шину 4(исток) подается потенциал отрицательнойполярности, а на разрядную шину 5положительный потенциал, величина которого достаточна для того, чтобы в диэлектрическом слое 8 сформировался отрицательный объемный заряд, который сохраняется при отключении питания.Пороговое напряжение транзистора определяется выражением Чп (О) =4+ -- , (1)йсгде Ч, - исходное пороговое напряжениетранзистора;Я - величина заряда, сформированного при записи О в диэлектрическом слое 8;С - емкость подзатворного диэлектрика.Для записи 1 полярность напряжения, 45 подаваемого на разрядную 5 и числовую 4 шины, изменяется и в диэлектрическом слое 8 формируется положительный заряд. ПороРцг,ВНИИПИ Заказ...
Полупостоянное запоминающее устройство
Номер патента: 1359802
Опубликовано: 15.12.1987
Авторы: Бородин, Паращук, Суворова
МПК: G11C 17/00
Метки: запоминающее, полупостоянное
...коМмутаторы 9 и 8 на входы-выходы, причем на входы коммутатора 9 информация поступает через селектор 6.Режим работы с укороченными (в данном случае половинными) словами.На вход 11 подают сигнал "О". Для того, чтобы полностью использовать информационную емкость количество адресов увеличивается вдвое, что осуществляется формирователем э, который в зависимости от сигнала на ши 10 ется.20 Формула изобретения 25 30 35 40 45 50 55 не 13 ("О" или "1") осуществляетстробирование обращения либо к одной,либо к другой половине блока 1 памяти. Информация через селектор .7 с одной группы информационных шин распределяется на две группы для записи в одну и другую половины блока 1 памяти. При считывании информация поступает только через селектор 6 (с...
Постоянное запоминающее устройство
Номер патента: 1361631
Опубликовано: 23.12.1987
Авторы: Иванов, Кейлин, Криксин, Криницын
МПК: G11C 17/00
Метки: запоминающее, постоянное
...7, и хранимого предыдущего адреса в регистре 11 на элементе 12. В случае сравнения адресоввыбранный ранее Формирователь остается открытым, считывание информациипроизводится из тех же запоминающихмодулей, что и в предыдущее обращение,В случае несравнения адресов с регистров 7 и 11 на элементе 12 формиру.ется сигнал Останов , который поступает в центральный процессор и запрещает обращение к постоянному запоминающему устройству. Этот же сигналпоступает на регистр 6 и запрещает 55выдачу неопределенной информации в1магистраль ЭВМ в случае, если машинапроизводит другие операции в этот момент времени. Если ЭВМ работает в асинхронном режиме, то достаточно подать сигнал "Останов" на регистр 6,Формирование сигнала "Останов" происходит...
Постоянное запоминающее устройство
Номер патента: 1365130
Опубликовано: 07.01.1988
Автор: Иванов
МПК: G11C 17/00
Метки: запоминающее, постоянное
...17 - 20 блока 16 элементов И. Так как на второй вход первой секции 17 поступает сигнал с первого выхода дешифратора 11 байтов, первый байт слова через первую секцию 17 блока 16 элементов И эаписывается в соответствующую часть числового регистра 7. Сигнал с первого выхода дешифратора 11 байтов поступает на вход установки единицы триггера 14. С приходом на второй синхрониэирующий вход триггера 14 сигнала "Обращение к устройству" триггер 14 устанавливается в состояние "1", Сигнал "Обращение к устройству и сигнал с выхода триггера 14 разрешают прохождение импульсов через элемент И 13 на счетный вход счетчика 12 байтов, С приходом каждого импульса на счетный вход счетчика 12 байтов его состояние изменяется, сигналы с его выхода поступают на...
Постоянное запоминающее устройство
Номер патента: 1367041
Опубликовано: 15.01.1988
МПК: G11C 17/00
Метки: запоминающее, постоянное
...формирователя 2-4 адреса, три блока 5-7памяти, три усилителя 8-10 считывания, два счетчика 11, 12 адреса, регистр 13 числа, инвертор 14, блок 15местного управления. Устройствоимеет три входа 16-18 и один выход19.Устройство работает следующим образом.В исходном положении, пока не поступил сигнал обращения на второй вход17 устройства, управляющим сигналомс пятого выхода блока местного управления счетчики 11, 12 обнуляются,При поступлении в регистр 1 адреса спервого входа устройства 16 адресапервого линейного участка программыиз первого блока 5 памяти с помощьюформирователя 2, усилителя 8 в первыйсчетчик 11 считывается адрес линейного участка программы во втором блоке 6 памяти, а во второй счетчик 12 -адрес адресной части первой...
Постоянное запоминающее устройство
Номер патента: 1367042
Опубликовано: 15.01.1988
МПК: G11C 17/00
Метки: запоминающее, постоянное
...входом первого формирователя адреса, выход которого соединен с адресным входом первого блока памяти, выход которого соединенс информационным входом первого уси-лителя считывания, выход которого соединен с информационным входом первого регистра числа, первый выход которого является первым выходом устройства, первый вход блока управленияявляется входом обращения устройства,первая группа выходов блока управления соединена с вторыми входами уп.равлениявыходом регистра адреса,первого формирователя адреса, первогоусилителя считывания и первого регистра числа соответственно, а втораягруппа выходов соединена с третьимивходами начальной установки регистраадреса и первого регистра числа соответственно, о т л и ч а ю щ е е с ятем, что, с...
Программируемое постоянное запоминающее устройство с коррекцией
Номер патента: 1372359
Опубликовано: 07.02.1988
Авторы: Гецко, Гусейнов, Исмаилов, Мамедов
МПК: G11C 17/00
Метки: запоминающее, коррекцией, постоянное, программируемое
...в чистом - незапрограммированном виде, т.е. по всем адресам содержатся только "1"). По этой причине на выходе мультиплексора 12 присутствует сигнал логического "0", который держит накопитель 8 в режиме "Хранение".Накопители 7 и 8 имеют и и щ разрядов соответственно, т,е. устройство содержит п, щ - разрядных накопителей блока 1. Пусть К-м (К = 1, 2п) накопителем блока 1 по 1-м (д = 0,1В, где М - количество адресуемых ячеек накопителей) адресам обнаружена неисправность в о-м (Ч = 1,2щ) разряде, который находится в единичном состоянии, а остальные разряды - в нулевом состоянии:1,29-1, с + 1 щ;,О.До коррекции в накопителях 7 и 8по всем адресам записаны только1",1,2сщ; 1,2,)Кив11 ууКоррекция неисправности в К-м накопителе блока 1...
Постоянное запоминающее устройство трансформаторного типа
Номер патента: 1372360
Опубликовано: 07.02.1988
Авторы: Иванов, Леонтьев, Милованов, Муранков, Мхатришвили, Рогинский, Севериновский, Соколенко, Фокин
МПК: G11C 17/00
Метки: запоминающее, постоянное, типа, трансформаторного
...напряжения совпадает сполярностью сигнала, соответствующего считывайию кода "1".При уменьшении емкости параллельных конденсаторов между кодовыми проводами, вследствие предложенного размещения секций 3 жгута кодовых проводов, напряжение помехи также уменьшается, что приведет к расширению области работоспособности устройства и повышению надежности его работы.Большой вклад в образование помехвносят паразитные емкости между секциями 3 кодовых проводов. Секция 3 кодовых проводов, подключенная к выбранному формирователю 4, имеет в этой точке подключения потенциал, равный О; секция 3 кодовых проводов, подключенная к невыбранному формирователю 4, имеет в точке подключения потенциал, близкий по значению к напряжению питания последнего...
Постоянное запоминающее устройство
Номер патента: 1377914
Опубликовано: 28.02.1988
Авторы: Боборыкин, Деркач, Золотопуп, Мержвинский
МПК: G11C 17/00
Метки: запоминающее, постоянное
...срабатывания,Полученный на выбранном выходе дешифратора 2 сигнал высокого уровня поступает на формирователь 5 сигнала выбора разрядной шины, который ограничивает его по амплитуде, С выхода формирователя 5 сигнал поступает на ограничители 13 разрядного тока (резисторы), число которых равно числу разрядов накопителя 10. В случае разрыва в цепи элемента памяти разрядная шина накопителя заряжа" ется до уровня,. лежащего выше пора" га срабатывания порогового элемента ИЛИ блока 11, и на информационном выходе 12 формируется выходной сигнал. Невыбранные разрядные шины, а также шины, в которых цепь элемента памяти замкнута, разряжаются до уровня, лежащего ниже уровня срабатывания пороговых элементов ИЛИ блока 11. Разряд происходит по...
Устройство для стирания информации
Номер патента: 1377915
Опубликовано: 28.02.1988
Автор: Лукошко
МПК: G11C 17/00, G11C 7/12
Метки: информации, стирания
...так, чтобы время между двумя Формируемыми им поло 1377915жительными синхроимпульсами не было бы меньше времени выборки информации из блока 4 во избежание сбоев в работе схемы контроля элемента И 6. Весь массив информации для повышения надежности контроля четырех- кратно проверяется на наличие по каждому адресу информации, отличной от исходной. При обнаружении такой информации на выходе элемента И 6 по положительному синхроимпульсу, (ш+1) поступающему на его вход, формируется отрицательный импульс (фиг. 2 в), устанавливающий второй 15 0-триггер 8 в единичное состояние, при котором на прямом выходе этого триггера появляется уровень "1" (фиг. 2 г), поступающий на второй(информационный) вход первого 0- 20 триггера 5, После появления на...
Постоянное запоминающее устройство
Номер патента: 1388950
Опубликовано: 15.04.1988
Авторы: Лисица, Мерхалев, Сидоренко, Солод
МПК: G11C 17/00
Метки: запоминающее, постоянное
...передающих вентилей на МДП-транзисторах и является одновременно демультиплексором, т. е. сигнал может быть подан на его выход и снят с избранного информационного входа. Предлагаемый способ выбора информации из матрицы накопителяпозволяет сократить число передающих вентилей в каждой цепочке мультиплексора, в результате уменьшилась задержка информационного сигнала при передаче его от стока транзистора выбранного запоминающего элемента до первого входа дифференциального усилителя. Кроме того, ускорен процесс подключения истока транзистора выбранного запоминающего элемента к шине нулевого потенциала. Исток подключается к стоковой области третьего элемента разряда 37, что осуществляется одним передающим вентилем на МДП-транзисторе, на...
Постоянное запоминающее устройство
Номер патента: 1399820
Опубликовано: 30.05.1988
Авторы: Крупский, Кулибаба, Николайчук
МПК: G11C 17/00
Метки: запоминающее, постоянное
...входамиблоков 2, 5, старшие разряды шины сое динены с входами дешифратора адреса4, где они дешифрируются и в видепозиционного кода подаются на соответствующие входы выборки блока памяти данных 2, при этом на его выхо-, 30дах появляется соответствующий выбраиному адресу код, который поступа-ет на информационные входы трехста"бильного формирователя данных 3, Вблоке памяти признака 5 по адресам,начиная с произвольного адреса ипроизвольной длины, соответствующимпрограмме в блоке памяти 2, записывается признак информации в разряд,соответствующий адресу блока памяти 405 и выбранному старшими разрядамиадреса входу мультиплексора 6, приэтом "О" в блоке памяти 5 - признакинформации, а "1" - признак отсутствия информации, Признак информации 45с...
Постоянное запоминающее устройство
Номер патента: 1406637
Опубликовано: 30.06.1988
Автор: Иванов
МПК: G11C 17/00
Метки: запоминающее, постоянное
...первыи 33 ол элсл(ептд И 10, разрешая прохождение синхрцсигндлцв, Енктупзннпи. цд второй Вхцл эл(чсц(д 51 10, Выхц;(нц сигцс. э.(е 1 ее(113 И 1 О пост пает на с цтныи 40 вхцл счетчика 11, изл(еняя си сктояцие Еш 1. 11 О;(13 35 циНе(,ь( счетчика 1 1 пос) л - 3)дют нд ле(пифратор 6, с выялцн кцтцрцгц сигналы прихцлят ца блок 5. В результдтс с каждым и чпенис м состояния с етчике 1 вц 6 у жлж гся сццтветст Вун) п(и й вы я)л 6 л 0- 45 к(3 5, цц(.31(.111 В(1 Я Ч ИТ 1 ЕВ; 3 Ие 131(форм (31(И и и 1 накопителя 4 из тех э Еечентцв пачяти, кцгцрые вьираны пц кццрдиндХе Л Си(ндлы сцитдн(цй инфцрчдции пц 3 упдют цд Вял регис(р; ( и с приялцч каждого ичпульс;С,(вигд с выход;3 элечентд И 10 кцд счит;нццй ицфцрчации слвигдется В к Гистр 8. х;к Елько...
Накопитель для постоянного запоминающего устройства емкостного типа вохмянина
Номер патента: 1411827
Опубликовано: 23.07.1988
Автор: Вохмянин
МПК: G11C 17/00
Метки: вохмянина, емкостного, запоминающего, накопитель, постоянного, типа, устройства
...образования стержней 4 разрядная шина 2, материалом которой служит твердая проволока, каждый разпоследовательно изгибается в одномФнаправлении и в одной плоскости через равные промежутки сначала на 90озатем как минимум на нечетное числораз на 180 , затем на 90 . При этомдля уменьшения индуктивности разрядньгх шин стержни 4 могут быть опаяны(не показано).Возможны два варианта исполненияэлементов связи. В первом адреснаяшина выполняется изолированным проводом на неиэолированных штырях, вовтооом неизолированная адресная шинанавивается на изолированные штыри.В первом случае необходимо производить распайку одного конца адресного провода после намотки. Во второмслучае неизолированный адресный провод навивается на специальный...
Устройство для программирования блоков постоянной памяти
Номер патента: 1418814
Опубликовано: 23.08.1988
МПК: G11C 17/00
Метки: блоков, памяти, постоянной, программирования
...и анализ очередного раз" ряда кода, считанного иэ блока 2 памяти. Если анализируемый разряд кода равен логической, то производится запуск формирователей программирующих импульсов блока 3, Амплитуда программирующих импульсов контролируется с помощью ЛЦП 5 и блока 10 сравнения. Если разрядность АЦП 5 равна 1 то число разрядов, хранимых в блоке 8 памяти слов, составляет 21. (нижняя и верхняя границыпо каждому контролируемому параметру). После окончания программирущцего импульса сигнал с Выхода преобраэова. теля 6 длительнос 1 и импульсов в напряжение через коммутатср 7 поступает на вход АЦП 5, Во:." че го результат50 з 14881 на выходе АЦП 5 сравнивается с содержимым блока 8 памяти с помощью блока 10 сравнения. Указанные действия...
Элемент памяти для постоянного запоминающего устройства
Номер патента: 1418815
Опубликовано: 23.08.1988
Автор: Буреев
МПК: G11C 17/00
Метки: запоминающего, памяти, постоянного, устройства, элемент
...кдругим числовым шинам, производитсяаналогично. Полярность источника тока такова,что диоды элементов памяти проводят в прямом направлении. Формула и з обретения Составитель Л. Дерюгин Техред И.Верес Корректор М. Васильева Редактор Г. Гербер Заказ 4162/51 Тираж 590 ПодписнорБНИИПИ Государственного комитета СССРпо делам изобретений и открытий1130 15, Москва, Ж, Раушская наб., д, 4/5 Производственно-полиграфическое предприятие, гУжгород, ул. Проектная, 4 Изобретение относится к вычислительной технике и может быть использовано при проектировании постоянных запоминающих устройств (ПЗУ).5Целью изобретения является упрощение записи информации, которая может выполняться электрическим способом - пережиганием плавких предохранителей. 1...
Постоянное запоминающее устройство для хранения унитарных кодов
Номер патента: 1424056
Опубликовано: 15.09.1988
Авторы: Воронин, Добротин, Кузнецов, Морозов
МПК: G11C 17/00
Метки: запоминающее, кодов, постоянное, унитарных, хранения
...предприятие, г. Ужгород, ул. Проектная, 4 Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении запоминающих устройств.Целью изобретения является упрошение устройства.На чертеже приведена схема предлагаемого устройства.Устройство содержит первый 1 и второй 2 дешифраторы, формирователи 3-3, группы разделительных элементов 4,-4 , в виде диодов 5, накопитель 6, выполненный на переключателях 7, согласующие элементы 8, -8, в 15 виде трансформаторов, адресные нхо" ды 9 устройства, вход 10 и выходы 11 устройства.Устройство работает следующим образом.Зались информации в устройство производится с помошью переключателей 7 накопителя 6, при этом в каж" дом столбце матрицы, которая соот-. ветствует...
Перепрограммируемое постоянное запоминающее устройство
Номер патента: 1437921
Опубликовано: 15.11.1988
Автор: Елкин
МПК: G11C 11/00, G11C 17/00
Метки: запоминающее, перепрограммируемое, постоянное
...- Яет твнгг ".ь 1-:,35 блока 8 захвд" . Прт "бт -(та(нтК УСтРОйСтВУ ВЫДЯЕтСЯ Снтт,=п Соврвождения Ядр ес. ко тотл:ттй - .:; ",:.О(тфорыации ь ВЕГт-о.(. 1, .тт-,(Прт - чт(и т; т(тор;.г ; (СИГНапт Выбсрттн ПО (", ,(а;(,т :; .; ;( ",-, ( - .блока ч упратлленил, а го с.ест(а(.;т;: тсЯ преобразованием в ь ечтнт(зттеторсх (,26. При операции з="и с. - тр -Вспосле выдачи адреса и его гт".ттинвыдается сигнал которы.-.- арс-:.Ори".(рез элемент И 16 обе(тттечи.;: - .е:. -, -л:с.данных в регистр 12 дя:-:;.;.Вт и устя 1ливает тригг(ер 1-:, ак.-.,.;е с, т-;ние, Сил наг Вьтб(вк( з -:-. - , т,(и;: е.". в блок 4 управления и через Форкдгронатели 9, 10 в интерфейсную шину 2, что В целом обеспечивает занятость :;:. Истрали ЭВт 1 на время записи...
Устройство для программирования блоков постоянной памяти
Номер патента: 1437922
Опубликовано: 15.11.1988
Авторы: Головин, Икленко, Котов, Савкин, Файсканов
МПК: G11C 17/00
Метки: блоков, памяти, постоянной, программирования
...блоков постоянной памяти устройством начинается с сигнала "Начальная установка", устанавливающего все регистры устройства в исходное состояние, Сигнал "Началь. ная установка" вырабатывается блоком 15 по определенному коду, приходящему на первый вход блока 15.В режйме программирования по входу 26 устройства в регистр 9 адреса записывается адрес, по которому будет производиться программирование. Запись осуществляется управляющим .сигналом с блока 15, который вырабатывается по определенному коду, приходящему с входа 30 устройства. Затем по входу 26 устройства выставляется информация для программирования, которая записывается в регистр 1 сиг" налом с выхода блока 15, который вырабатывается по определенному коду с входа 30 устройства....
Постоянное запоминающее устройство
Номер патента: 1443030
Опубликовано: 07.12.1988
МПК: G11C 17/00
Метки: запоминающее, постоянное
...следующим образом. 40Разряды кода с адресных входов 9 и 10 поступают соответственно на входы дешифраторов строк 3 и столбцов 6, два разряда кода с адресного входа 11 поступают на входы блока 8 форми рования логических функций. При этом происходит выборка запоминающего элемента 2, находящегося на пересечении строки и столбца матрицы 1, соответствующих поданному на входы 9 и 10 коду адреса.У выбранного запоминающего элемента 2 первый вход подключен к одному из выходов 4 дешифратора 3 строк, имеющему при данном коде адреса состояние логической "1", либо второй вход подключен к одному из выходов 5 дешифратора 3 строк, имеющему при данном коде адреса состояние логического "0", При этом на выходе запоминающего элемента 2 формируется...
Программируемое постоянное запоминающее устройство с контролем
Номер патента: 1443031
Опубликовано: 07.12.1988
Авторы: Крамфус, Маслова, Степанов, Ульянова
МПК: G11C 17/00, G11C 29/00
Метки: запоминающее, контролем, постоянное, программируемое
...одновременное обращение к обоим блокам1 и 2 памяти,При чтении (на входе 16 записисчитывания устройства устанавливается уровень логического нуля) на инФормационные входы-выходы 12 устройства передается информация, считываемая с блока 1, а инФормация, считываемая с блока 2 (контрольные разряды), передается на коммутатор 4 контрольных разрядов и далее на блок 3контроля для проверки четности считы.ваемой информации.Перед программированием должнобыть сформировано контрольное словои установлено в регистр 7 контрольных разрядов. Последнее осуществляется при помощи адресуемой операциивывода, активизирующей третий элемент И 10 (вход вриема данных регистра 7), под воздействием которогоконтрольное слово, передаваемое с информационных...
Матричный накопитель для постоянного запоминающего устройства
Номер патента: 1444890
Опубликовано: 15.12.1988
Авторы: Куварзин, Лихацкий, Яковлев
МПК: G11C 11/34, G11C 17/00
Метки: запоминающего, матричный, накопитель, постоянного, устройства
...требуется создание межсоединеннй между стоковьми, истокосвыми и затьорными областями площадьячейки данного матричного накопителязначительно велика,Целью изобретения является повышение степени интеграции матричногонакопителя ПЗУ.Поставленная цель достигается тем,что в матррг 1 ный накопитель для ПЗУ,который содержит полупроводниковуюподложку, на поверхности которой расположен диэлектрический слой на поверхности которого расположены изолированные друг от друга числовыеи разрядные шины, выполненные изпроводящего слоя, введены областинизколегированного полупроводника иобласти диэлектрика, последовательнорасположенные на поверхности полупроводниковой подложки в диэлектрическом слое под соответствующими пеника 3...
Матричный накопитель для постоянного запоминающего устройства
Номер патента: 1444891
Опубликовано: 15.12.1988
Авторы: Куварзин, Лихацкий, Яковлев
МПК: G11C 11/34, G11C 17/00
Метки: запоминающего, матричный, накопитель, постоянного, устройства
...и расположенные на поверхности полупровоцниковой подложки в диэлектрическом слое под соответствующими пересечениями чнс.нов.:, н разрядных шин области понун р;и. впик, на соответствующих участках поверхности которых размещены с зазором области диэлектрика, на поверхности которыхрасположены соответствующие числовыешины, а на поверхности областей полупроводника в зазоре расположены соответствующие разрядные шины.Кроме того, для обеспечения мно-.гократной записи информации, область диэлектрика выполнена двухслойной, например, из двуокиси кремния толщиной 1,5-2,5 нм и нитридакремния толщиной 50-100 нм.На фиг. 1 показана конструкцияматричного накопителя; на фиг. 2 -разрез А-А на фиг, 1; на фиг. 3конструкция перепрограммируемойячейки...
Программируемое логическое устройство
Номер патента: 1444892
Опубликовано: 15.12.1988
Авторы: Жихарев, Тимонькин, Ткаченко, Тюрин, Улитенко, Харченко
МПК: G06F 7/00, G11C 17/00
Метки: логическое, программируемое
...Фронту сигнала на втором выходедешиФратора 10. Лалее процесс прог"раммирования продолжается аналогично.По (ц+1)-му импульсу на тактовомвходе 19 первый триггер 1 устанавливается в состояние "1" по входуустановки, на который подается сигнал "1" с (Р+1)-го выхода дешиФратора 10. На выходе 20 устройства устанавливается сигнал "1", что свидетельствует об окончании программирования элементов ИЛИ,По (гд+1)-му импульсу на входе19 второй триггер 12 устанавливается в состояние по входу установки, на который подается сигнал "1"с выхода переполнения счетчика 9.Поэтому на выходе 21 устройстваустанавливается сигнал "1", что свидетельствует об окончании программирования элементов И и выходных сигналов. Сигнал "1" с выхода триггера 12 по...