G11C 11/00 — Цифровые запоминающие устройства, отличающиеся применением различных электрических или магнитных элементов памяти; элементы памяти для них
Запоминающее устройство с самоконтролем
Номер патента: 1010651
Опубликовано: 07.04.1983
МПК: G11C 11/00
Метки: запоминающее, самоконтролем
...с входами второго триггера, прямой и инверсный выходы которого подключены к первым входам первого и второго элементов И соответственно, причем. второй, вход . 65 первого элемента И соединен с выходом генератора тактовых сигналов,вто.рой вход второго элемента И подключен к выходу первого счетчика, входывторого триггера являются соответственно первым и вторым управляющимивходами устройства.На чертеже приведена структурнаясхема устройства.Предлагаемое устройство содержитрегистр 1 ввода, блок 2 памяти соастроенными дешифраторами 3 адресовстрок и столбцов, регистр 4 вывода,генератор 5 тактовых сигналов, первый би второй 7 счетчики, предназначенныедля формирования адресов строк и адресов столбцов соответственно, блок 8контроля, первый 9 и...
Запоминающее устройство с блокировкой неисправных элементов памяти
Номер патента: 1010652
Опубликовано: 07.04.1983
МПК: G11C 11/00
Метки: блокировкой, запоминающее, неисправных, памяти, элементов
...счетчики коммутатор, первый вход которогоподключен к выходу счетчика и входудополнительного накопителя, второйвход - к Рыходу дополнительного регистра, а выход - к одному из входов блока управления, вход дополнительного регистра соединен с выходомнакопителя, информационный вход которого подключен к выходу формирова теля кодов, входы которого .соединены со входом устройства и одним из выходов блока управления, другие выходы блока управления подключены к управляющему входу дополнительного 45 регистра и выходу счетчика 2 ).Недостатком устройства является низкая надежность, так как оно не позволяет определить неисправность встроенных схем управления запоминающих матриц, дешифраторов строк и столбцов, усилителей записи и считывания и...
Запоминающее устройство
Номер патента: 1010653
Опубликовано: 07.04.1983
МПК: G11C 11/00
Метки: запоминающее
...И соединены с информационными шинами, вторыеые входы - с шиной разрешения записи, третьи входы пятого блока эле4мейтов И соединены с шиной опросаи входом элемента задержки, выходкоторого соединен с вторым входомвторого блока элементов И, третьимивходами четвертого и шестого блоковэлементов, И 21.Не остатками данного устройстваедявляются низкое быстродействие рп иработе с числами двойной разрядтак как для записи или счиывания необходимо два обращения кнакопителю по прямому и инверсномуадресу, ии неэффективное использова-,ние накопителя при записи числа одинарной разряднбсти, так как по инверсным адресам будут записыватьсянули.Цель изобретения - повышение быст,родействия и увеличение информационной емкости устройства. 65 Поставленная цель...
Запоминающее устройство
Номер патента: 1010654
Опубликовано: 07.04.1983
Авторы: Верниковский, Конопелько, Лосев, Урбанович
МПК: G11C 11/00
Метки: запоминающее
...шинам йакопителя выходы которого соединены с информационными входами блока считывания и входами блока контроля, вторые, третьи и четвертые входы элементов И являются соответственно входом разрешения записи, входом записи и управляющим входом устройства, а выход первого сумматора по модулю два является выходом устройства, введены группа триггеров и первый триггер, выход которого соединен с управляющими входами триггеров группы, информационные входы которых подключены к выходам блока контроля, а выходы - к другим входам первого блока коррекции, управляющий и установочные входы триггера соединены соответственно с вторыми и с четвертыми входами элементов И.На чертеже представлена функцио-. нальная схема предлагаемого устройства.Устройство...
Устройство для отображения информации с памятью
Номер патента: 1014032
Опубликовано: 23.04.1983
Авторы: Гаврилов, Гусев, Гущо, Мягков
МПК: G11C 11/00
Метки: информации, отображения, памятью
...диэлектрические пластины, на внутреннюю поверхность первой из которых нанесены последовательно прозрачный электропроводный слой и гелеобразный деформируемый слой, а на внешнюю поверхность второй- прозрачные электроды строк, и электроды столбцов, ортогональные электродам строк, электроды столбцов нанесены на изолирующий прозрачный слой, нанесенный на разрядный прозрачный электропроводный слой, нанесенный на поверхность второй про" зрачной диэлектрической пластины причем во второй прозрачной диэлектрической пластине и в электродах столбцов, изолирующем прозрачном слое ,циэлектрика и разрядном прозрачном электропроводном слое выполнены пары соосных отверстий, в первых из которых установлены разрядные электроды, выполненные в виде...
Оперативное запоминающее устройство с блокировкой неисправных ячеек памяти
Номер патента: 1014033
Опубликовано: 23.04.1983
Авторы: Ганитулин, Горшков, Романкив
МПК: G11C 11/00
Метки: блокировкой, запоминающее, неисправных, оперативное, памяти, ячеек
...группы поцключеиы соответствев- . дам сумматоров по мбдулю два вто ойду первого Формирователя группы, выход каждого из которых соеро сигналов и входу второго Формирова динен с первыми входами соответствуютеля сигналов, выход .которого сое- щих элементов И шестой:группы, вы, И вто одинен с вторыми входами элементов ход каждой из сумматоров по ждулю,второй группы, выходи .которых и два третьей группы подключен к второ- вторые. входы элементов И четвертой му входу соответствующего элемента группы являются соответственно 60 И шестой группы, выходы элементов информационными выходами и входами . И шестой группы. соединены с вторыми устройства, введены блоки свертки, входами сумматоров по модулю два . блок контроля и коррекции, коммута-...
Запоминающее устройство
Номер патента: 1015437
Опубликовано: 30.04.1983
Автор: Махов
МПК: G11C 11/00
Метки: запоминающее
...со вторым входом основного блока считывания, в него введены преобразователь аналог-аналог, дополнительный блок голографической памяти, блок перезаписи, преобразователь код-аналог, генератор кодовых временных отметок и дополнительный блок считывания, первый, выход которого является вторым выходом устройства, третий выход основного блока считывания соединен с входом блока перезаписи, выход которого соединен с первым вхо,цом дополнительного блока голографической памяти, второй и третий вхо,цы которого соединены соответственно с третьим выходом блока. записи и первым выходом преобразователя коданалог, первый вход которого является вторым информационным входом устройства, первый выход генератора ко- довых временных отметок .соединен со...
Запоминающее устройство
Номер патента: 1016832
Опубликовано: 07.05.1983
Автор: Романков
МПК: G11C 11/00
Метки: запоминающее
...команда "Считать",а на вход 4 - код первого адреса.По переднему фронту первого сигналаобращения выполняются следующиедействия.В блоке 3 на основании полученнойкоманды "Считать" дешифратор 59фиг. 5 ) Формирует единичный уровеньна выходе 71 и нулевой уровень навыходе 72,На основании этОго элемента И 60формирует сигнал, который через элемент ИЛИ 66 поступает на выход 68,а через элемент ИЛИ 65 - на выход 4069. По сигналу с выхода 68 устанавливается в нулевое состояние регистр2 (фиг. 1). По сигналу с выхода 69заносится первый адрес в регистр 1.После этого подключается к работе 45дешифратор 7.По заднему фронту первого сигнала обращения, поступающегО по цепи(фиг. 3 ) через элемент. НЕ ЗЗ, в регистрах 23 на основании единичногоуровня на входе...
Буферное запоминающее устройство с самоконтролем
Номер патента: 1019492
Опубликовано: 23.05.1983
Авторы: Комаров, Морозов, Трофимов, Филимонков
МПК: G11C 11/00
Метки: буферное, запоминающее, самоконтролем
...ошибки, выход которого соединен с первыми входами формирователей управляющих сигналов, управляющим входом формирователя сигналов считывания и вторым входом элемента ИЛИ, выход которого подключенк входу счетчика, а третий вход элемента ИЛИ - к тактовому выходуформирователя сигналов считывания,информационный выход которого соединен с управляющим входом выходного регистра и вторыми входами формирователей управляющих сигналов,третий вход и другие выходы которыхявляются соответственно управляющими входом и,выходом разрешения записи устройства, информационными входом и выходом разрешения считывания которого являются соответственно четвертый вход переключателя иуправляющий выход формирователясигналов считывания. На фиг. 1 приведена...
Динамическое оперативное запоминающее устройство
Номер патента: 1019493
Опубликовано: 23.05.1983
Автор: Кудреватых
МПК: G11C 11/00
Метки: динамическое, запоминающее, оперативное
...И первой группы соединены соответственно с входами основного и дополнительного счетчиков, выходы элементов И второй группы подключены соответственно к входам записи основного и дополнительного накопителей, выходы каждого из дополнительных счетчиков соединены с одними из входов соответствующего дополнительного мультиплексора, выходы которогоподключены к адресным входам соответствующего дополнительного накопителя, другие входы дополнительных мультиплексоров и совместно с входами дешифратора соединены с другими входами основного мультиплексора являются адресными входами устройства, входы регенерации дополнительных накопителей и вторые входы элементов И первой группы подключены соответственно к выходу и к входу формирователя сигналов...
Запоминающее устройство с защитой памяти
Номер патента: 1019494
Опубликовано: 23.05.1983
Авторы: Борисов, Двоеглазов, Корбашов, Работин, Рыжков, Рязанский
МПК: G11C 11/00
Метки: запоминающее, защитой, памяти
...устройства, выходами которого являются выход элемента НЕ и выходы накопителя, введены группа эле ментов И и элемент И, один из входов которого является управляющим входом устройства, а другой вход подключен к выходам элементов И группы, входы которых соединены с другими выходами регистра адреса, выход элемента И подключен к управляющему входу регистра числа, входы которого .соединены с выходами накопителя.На фиг,1 изображена функциональная схема предложенного устройства, на фиг.2 - то же, наиболее предпочтительного варианта выполнения блока управления.Устройство содержит ( фиг. 1) регистр 1 адреса, имеющий Р разрядов где Р - число разрядов кода адреса, группу элементов И 2 с и входами (где иР - целое число), дешифратор 3 адреса с К...
Запоминающее устройство
Номер патента: 1023393
Опубликовано: 15.06.1983
Авторы: Балахонов, Розанов, Цурпал
МПК: G11C 11/00
Метки: запоминающее
...через коммутаторы 4 и 5 подаются на адресныевходы накопителя 1, с которого поадресным шинам передаются на входынагрузочных элементов 2 и 3 соответственно.При подаче на входы 35 кода адреса, содержащего четное число единиц,происходит выборка одной из строкнакопителя 1, подключенных к ключамб (если нечетное, то выбирается одна из строк, подключенных к ключам 1)При подаче на входи 36 кода адреса, содержащего четное число единиц,происходит выборка одного из столбцовнакопителя, подключенных к ключам 14если нечетное, то внбирается столбец, подключенный к ключам 19) .При подаче на входы 35 и 36 кодаадреса, содержацего четное число еди"ниц, на входе 32 Формируется уровеньлогического нуля, при нечетном числеединиц - единичный уровень...
Двухканальное запоминающее устройство
Номер патента: 1023394
Опубликовано: 15.06.1983
Автор: Соколов
МПК: G11C 11/00
Метки: двухканальное, запоминающее
...блоки контроля, первый элемент И и блоки памяти, каждый из которых состоит 60 из накопителя, дешифратора адреса и регистра адреса, причем адресные входы первого и второго накопителей подключены соответственно к выходам первого и второго дешифраторов адреса, входы которых соединены соответственно с выходами первого регистра адреса и с выходами второго регистра адреса, управляющие входы первого и второго регистров адреса являются соответственно первым и вторым адресными входами устройства, введены второй элемент И, коммутаторы и элементы НЕ, причем выходы первого коммутатора подключены к входам первого регистра адресаа первый и второй входы - соответственно к второму и к первому входам второго коммутатора, выходы которого...
Запоминающее устройство
Номер патента: 1029228
Опубликовано: 15.07.1983
Автор: Конопелько
МПК: G11C 11/00
Метки: запоминающее
...входы второй группы которого соединены с выходами второйгруппы блока элементов И и с выходами накопителя, выходы блокаусилителей считывания соединены ссо входами элемента ИЛИ и входамипервой группы блока мажоритарныхэлементов, входы, второй группыкоторого являются адресными входаьм второй группы устройства, а выходы соединены со входами селектора, выходы которого соединены спервым входом первого коюутатора,второй вход которого соединен свыходом элемента ИЛИ, а выход является информационным выходом устройства, дешифратор, первая группавходов, которого является адреснымивходами третьей группы устройства,первый,второй и третий управляющие входы блока элементов И являются первым, вторым, третьим управФляющим входом устройства, третийвход...
Запоминающее устройство с обнаружением ошибок
Номер патента: 1034070
Опубликовано: 07.08.1983
Авторы: Вайткус, Горшков, Рябуха
МПК: G11C 11/00
Метки: запоминающее, обнаружением, ошибок
...няются сумматором 9 в результирующийные выходы 20, первый 21, второй 22, бит четности,втретий 23 и четвертый 24 управляющие Если ячейка работоспособна т оходы, индикаторный выход 25, адрес- по единичному сигналу с выхода эленые 26 и информационные 27 входы уст мента И 16 регультирующий бит четройства. ности через элемент И 10 поступаетСчетчик 13 выполнен реверсивным. на вход счетчика 13. При записи счетУстройство работает. следующим,об- ., чик 13 работает в режиме суммироваразом. ния, поэтому к содержимому счетчикаВ исходном состоянии регистры 2 13 прибавляется значение результиру 203, 4 и 18, счетчики 13 и 14 обнуле- ющего бита четности.ны. В счетчик 15 по входу 24 записы- Кроме того, единичный сигнал свается код велйчины...
Магнитоуправляемый конденсатор
Номер патента: 1035640
Опубликовано: 15.08.1983
Автор: Михайленко
МПК: G11C 11/00
Метки: конденсатор, магнитоуправляемый
...замкнутый диэлектрическийкорпус с двумя электродами, диэлектри-ческий корпус заполнен коллоидным рвствором диспергироввнного ферромвгнети- З)кв в жидком диэлектрике.Нв Фиг. 1 показана конструкция предложенного кондетк:атора; на фиг, 2 эквивалентная схема магнитоупрввляемо.го конденсатора.З 5Устройство содержит диэлектрический. корпус 1, плоские дисковые электроды 2и 3, закрепленные на стенках корпуса 1соосно, въаодьт 4 и 5 электродов, сер-,дечник 6 электромагнита, закрепленныйи корпусе 1 против зазора маиде электродами 2 и 3, обмотку 7 эпектромагнитв, закрепленную на сердечнике 6, отверстие 8,в корпусе 1 для заполнения еговнутреннего объема коллоидным растворомдиспергированного ферромвгнетика в жидком диэлектрике.П...
Запоминающее устройство с самоконтролем
Номер патента: 1037342
Опубликовано: 23.08.1983
Авторы: Алешин, Беляков, Пресняков
МПК: G11C 11/00
Метки: запоминающее, самоконтролем
...второй 20 и третий 21 элементы И, первый элемент ИЛИ 22, второй ассоциативный накопитель 23 с адресными 24 и управляющим 25 вхоцами,второй элемент ИЛИ 26, элемент НЕ 27,четвертый 28 и пятый 29 элементы И,счетчик 30 импульсов и элемент И-НЕ 31,Устройство работает слецующим обрезом.Шифратор 2 преобразует безызбыточный коа числапоступаю 1 ций по вхопам 4,в избыточный коп числа, например кодХэмминга, позволяющий исправлять однократные и обнаруживать цвухкратныеошибки. Запись кода числа в накопитель 2осуществляется в соответствии с кодомаареса А, поступающим по входам 5 нарегистр 3,формирователь 7 формирует сигналыкода С 1 числа, считанного из накопите-ля 1. Блок 8 осуществляет проверку кода числа по четности. Ассоциативныйнакопитель 18...
Резервированное запоминающее устройство
Номер патента: 1037343
Опубликовано: 23.08.1983
Авторы: Игнатов, Кривего, Межевов, Шуленин
МПК: G11C 11/00
Метки: запоминающее, резервированное
...блок 12, вход 13 обращения и вход 14 сигнала последнего адреса.Блок переключения каналов содержит генератор 15 временных сигналов, первый триггер 16, элемент3ИЛИ 17, первый 18 и второй 19 элементы И, регистр 20 и третий элеменИ 21. Вычислитель кон 1 рольной суммысодержит сумма 1 ор 22 по модулю два,элемент И-НЕ 23 и второй триггер 24.Устройство выполнено на стандар- ных элементах типа 1601 РР 26.Устройство работает следующим образом,В исходном состоянии в блоки 1-6 10по всем адресам записывается идентичная информация, По последнему адресузаписывается контрольное число. Триггеры 16 и 24 и регистр 20 находятсяв положении "0", По первому сигналу 15"Обращение" на входе 13, поступающему на управляющие входы блоков 1-6,информация из...
Оперативное запоминающее устройство с самоконтролем
Номер патента: 1042081
Опубликовано: 15.09.1983
МПК: G11C 11/00
Метки: запоминающее, оперативное, самоконтролем
...контгенератор 26 тактовых импульсов, пер роля с выхода генератора 1 1 напривый 27 и второй 28 блоки контроля, . мер, после подачи на вход ОЗУ питапервый 29, второй 30 и третий 31 эле ющих напряжений устанавливает в нулементы И, первый 32 и второй 33 де- вое состояние триггеры 2- , регистршифраторы, элемент ИЛИ 34, первый . 5, счетчики 6 71счетчики 6 и 7 и в единичное со 35 и второй 36 элементы индикации и стояние регистр 9.ни егист ы 8 и 9Низкий уро-элемент НЕ 37. Устройство также со- вень сигналавень сигнала с единичного выходадержит первый 38 и второи 39 управз г триггера 2 поступает на соответствуюляющие входы, адресные входы 401-401 щие входь эие вхо ы элементов И 10 и 11 и блоки ет стРойство по адРесным 401-40 яи цисловые входы 411...
Многомерный накопитель для запоминающего устройства
Номер патента: 1043740
Опубликовано: 23.09.1983
Автор: Эйнгорин
МПК: G11C 11/00
Метки: запоминающего, многомерный, накопитель, устройства
...подключению адресных шин 1-й группы 1-й и 1-йматриц ( 1=2, 3, , М; у=1, 2,Й); 0 - допустимое число нескомпенсировавных сигналов адресной селекции, .возбуждающих невыбранный запоминающий элемент матрицы, Н(2"На фиг, 1 представлена структурная схема многомерного накопителя;на фиг. 2 - конфигурация адресныхшин для случая п=5,.в=3,На структурной схеме многомерно"го накопителя Б,1, Б, , Б 1Бц - матрицы накопителя емкостьюию каждая; 1,,К - группыадресных шин матрицы накопителя;1. 3п - адресные шины.Адресные шины групп 1,К матрицы Б 1 соединены с шинами управления согласно или встречно всоответствии со значением коэффициен;тов а Д-й строки таблицы. //э //,содержащей к столбцов н й строк,при 1 с 2 сК и 1 ьй, Каждая строка таб".лицы имеет М 1...
Запоминающее устройство
Номер патента: 1043741
Опубликовано: 23.09.1983
Автор: Конопелько
МПК: G11C 11/00
Метки: запоминающее
...входы которого подключены к выходам дополнительных элементов памятии выходам элементов И второй группы,выход элемента НЕ соединен с первымвходам второго элемента И и вторымивходами элементов И первой группы,выходы первого и второго блоковсчитывания подключены к вторым входам второго и первого элементов И соответственно, выходы которых соедине-ны с входами элемента ИЛИ, выходкоторого подключен к первому входублока вывода данных, выход которогоявляется выходом устройства, а второй вход является управляющим входомустройства и соединен с третьимивходами элементов И первой и второйгрупп, четвертые и пятые входы которых соответственно объединены и являются входом записи и входом разрешения записи .устройства, адресными входами...
Двухуровневое оперативное запоминающее устройство
Номер патента: 1043742
Опубликовано: 23.09.1983
МПК: G11C 11/00
Метки: двухуровневое, запоминающее, оперативное
...вторые входи элементов И третьейгруппы. объединены и являются первымуправляющим входом блока, вторым итретьим управляюшиьщ входами которогоявляются соответственно объединенные 5 ртретьи входы элементов И пятой группи и объединенные вторые входй элеМЕнтов И четвертой группы, выход элемента ИЛИ является управляющим выходом блока и подключен к входу элемвита И-НЕ, выход которого соединенс вторыми входами элементов И второйгруппы, выход каждого из которыхежключен к входу вычитания соответстзующего счетчика сигналов, входсложения которого соединен с выходом фОсоответствующего из элементов И тре-,тьей группы, а выход - с входами со-, .Ответствующих элемента ИЛИ первойГруппы и элемента И-НЕ группы, выходюторого подключен к третьему входу 65...
Запоминающее устройство с автономным контролем
Номер патента: 1043743
Опубликовано: 23.09.1983
МПК: G11C 11/00
Метки: автономным, запоминающее, контролем
...третьимвходам первого, второго, и третьегологических блоков, выходы второгои третьего сумматоров по модулю двв 65 и входы первого счетчика единиц являются выходами. блока.При этом каждый логический блоксодержит четвертый и пятый сумматоры по модулю два, первые входыкоторых объединены и являются первьж входом блока и элемент И, первый и второй входы которого являются Ъторым и третьим входами бло-.ка, причем выход и второй вход элемента И соединены с вторыми входами четвертого и пятого сумматоровпо модулю два соответственно, выходы которых являются выходами бло.ка.На фиг .1 представлена функциональная схема предлагаемого устройства; на фиг.2 - то жевычислениякодов адресов.Предлагаемое устройство содержит накопитель 1 с...
Запоминающее устройство
Номер патента: 1049969
Опубликовано: 23.10.1983
Автор: Савельев
МПК: G11C 11/00
Метки: запоминающее
...к выходам формирователей разрядных токов и формирователей адресных гоков, а выходы - квходам предварительных усилителей воспроизведения, выходы которых соединеныс одними из входов усилителей воспроизведения, другие входы которых подключены к выходу основного формирователястробирующего сигнала, формирователи информационных сигналов, входы которых50соединены с выходами дискриминаторов,а выходы - с одними из входов регистрачисла, выходы которых подключены к одним иэ входов формирователей разрядныхтоков, другие входы которых и другиевходы регистра числа являются информационными входами устройства, адреснымивходами которого являются входы формирователей адресных токов, введены сумматоры, эпемэнт задержки и дополнительные формирователь...
Запоминающее устройство
Номер патента: 1056266
Опубликовано: 23.11.1983
Авторы: Бостанджян, Жигалов, Ключевич, Перельмутер
МПК: G11C 11/00
Метки: запоминающее
...в ту микросхему 1или 2 памяти, на входе 11 или 12 которой находится разрешающий потенциалс одного из выходов дешифратора 22.В режиме "Запись" на входе 19элемента И-НЕ 18 всегда находитсявысокий уровень с выходов 13 и 14 65 микросхем 1 и 2 памяти, разрешакфцийпрохождение сигнала, поступившегона его вход 20, Инвертированный сигнал с выхода элемента и-НЕ 18 поступает на вход 24 блока 23, поэтомуна входах 24 и 25 блока 23 при исправных разрядных цепях всегда имеются одинаковые уровни, а на информационном выходе устройства всегдаимеется тот жеуровень, что и на егоинформационном входе, т;е, в режимезаписи обеспечивается трансляциячерез ЗУ входной информации,Пусть на входах 24 и 25 блока 23находятся высокие уровни, которыепоступают на...
Запоминающее устройство
Номер патента: 1062787
Опубликовано: 23.12.1983
Автор: Савельев
МПК: G11C 11/00
Метки: запоминающее
...что в запоминающее устройство, 45содержащее регистр числа, один извходов которого подключены к выходам усилителей считывания, а выходык одним из входов основных формирователей разрядных токов, основнойнакопитель информации, входы которого соединены с выходами основныхформирователей разрядных и адресныхтоков, а один из выходов - с информационными входами усилителй считывания, одыи из управляющих входовкоторых подключены к-выходу формирователя стробирующего сигнала, входкоторого соединен с выходом усилителя сигналов, вход которого подключен к информационному выходу дополнительного накопителя, дешифратор адреса выходы которого подключены к входам основных формирователей адресных тОков, дополнительныйформирователь разрядных...
Запоминающее устройство с самоконтролем
Номер патента: 1065884
Опубликовано: 07.01.1984
Авторы: Акопов, Маркарян, Наджарян, Чахоян
МПК: G11C 11/00
Метки: запоминающее, самоконтролем
...третьего селектора, вторые входы второго и гретьего селекторов подключенык третьему входу блока управления, одни из выходов котороо соединены с входами сумматора по модулю два, выход которого подключен к информационному входу второго триггера, вход синхронизации и инверсный выход котороо соединены соответственно с первым выходом первого генератора импульсов и с во о элмснта задержки, выход которого подключсн к становочному входу второго тригсра, и"я 1065884мой выход которого соединен со счетным входом счетчика ошибок, установочный вход и выходы которого подключены соответственно к другому выходу блока управления и к входам элемента ИЛИ, выход которого соединен с информационным входом первого триггера, выход которого подключен к...
Буферное запоминающее устройство
Номер патента: 1065888
Опубликовано: 07.01.1984
Авторы: Гриц, Лупиков, Маслеников, Спиваков
МПК: G11C 11/00
Метки: буферное, запоминающее
...блока 5 формирования адреса. Вход первого элемента НЕ 8 соединен с шиной 6 КОД ОПЕРАЦИИ, а его выход подключен к третьему входу блока 5 формирования адреса и вторым входам элементов И 3 второй группы. Вход второго элемента НЕ 9 соединен с выходом сумматора 4 по модулю два, а его выход подключен к первому входу первого блока элементов И 10, второй вход которой соединен с выходом первого элемента НЕ 8. Первый и второй входы блока элементов И 11 соответственно подключены к выходу сумматора 4 по модулю два и входу первого элемента НЕ 8. Третьи входы первого 10 и второго 11 блока элементовИ подключены к шине 12 СИНХРОНИЗАЦИЯ. Блок 5 формирования адреса содержит счетчики адреса записи и чтения, элементы ИИЛИ, элементы И, пример реализации...
Оперативное запоминающее устройство
Номер патента: 1069001
Опубликовано: 23.01.1984
МПК: G11C 11/00
Метки: запоминающее, оперативное
...регистра, к одним входам перного блока сравнения, к информационьщ входам второго регистра и к одним входам второго блока сравнения,другие входы второго блока сравненияподключены к выходам нторого регистра, выходы лесного регистра - к другим входам первого блока сравненияи нычитателя, выходы которого подключены к информационньщ входам адресного регистра и к одним нходам третьего блока сравнения, другой входкоторого янляется третьим входом устройства, выходы блоков сравненияподключены к соответствующим входамблока управления, выход накопителяпризнаков подключен к соответствующему входу блока управления и к одномувходу элемента И другой вход которого подключен к выходу накопителяданных, выход элемента И являетсявыходом...
Способ изготовления запоминающего элемента
Номер патента: 1072094
Опубликовано: 07.02.1984
Авторы: Битнер, Васильев, Галанский
МПК: G11C 11/00
Метки: запоминающего, элемента
...В нем МДМ-структурой, после основного формования проводится дополнительное Формование МДМ-структуры путем заполнения корпуса газовой сме- . сью состоящей из 99,0-99,5% инертного газа и 0,5-1 кислорода при давлении 10 -10 ПА и подачи на корЭ 4пус напряжения, равного напряжению в режиме основного Формования.Процесс изготовления ЗЭ состоит из следующих операций.На диэлектрическую подложку методом термического испарения в вакууме наносится пленка алюминия толщиной 200 нм, затем также методом термического испарения напыляется защитный слой из моноокиси кремния толщиной 1 мкм. Назначение этого слоя -ограничение размеров рабочей области и предотвращение краевых пробоев тонкопленочной МДМ-структуры. Далее наносится слой рабочего диэлектрикаиз...