Универсальный преобразователь двоично-десятичных чисел в двоичные
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 473179
Автор: Штурман
Текст
О П И С А Н И Е (111 473179ИЗОБРЕТЕН Ия Союз Советских Социалистических Республик(51) Ч. Кл, С 061 5/02 с присоединением заявкиСовета Министров СССРпо делам изобретенийи открытий Опубликовано 05.06.75, Бюллетень21 Дата опубликования описания 10.09.75(71) Заявитель Всесоюзный институт научной и технической информации АН СССРГосУдарственный комитет (23) Прцорцтет Изобретение относится к области автоматики и вычислительной техники и предназначено для преобразования кодов как правильных и смешанных дробей, так и целых чисел.Известен преобразователь кодов из двоично-десятичцой системы счисления в двоичную, содержащий регистр тетрады, распределитель двоичных разрядов по весам, блок управления, переключатель эквивалентов, блок хранения двоичных эквивалентов десятичных чисел, одноразрядный двоичный сумматор и регистр сдвига.Предложенное устройство отличается тем, что выход блока хранения двоичных эквивалентов десятичных чисел соединен со входами линии задержки и первого одноразрядного двоичного сумматора формирователя двоичных эквивалентов десятичных чисел. Выход первого одноразрядного двоичного сумматора соединен со входом второго одноразрядного двоичного сумматора того же формирователя. Входы первого, второго, третьего и четвертого одноразрядных двоичных сумматоров соединены с соответствующими выходами линии задержки того же формирователя, Выходы линии задержки и всех одноразрядных двоичных сумматоров формирователя двоичных эквивалентов десятичных чисел соединены со входами ключей, вторые входы которых соединены с соответствующими выходами дешифратора. Выхолы ключей соединены со входом одноразрядного двоичного сумматора.Зто позволяет упростить устройство ц повысить его быстродействие.5 На чертеже изображена схема преобразователя.Преобразователь содержит переключательэквивалентов 1; блок хранения 2 двоцчных эквивалентов десятичных чисел, солержащцй 10 эквиваленты вида (10"),; формирователь 3двоичных эквивалентов десятичных чисел, вырабатывающий эквиваленты вида (6, 10")имеющий девять выходов по числу десятичных цифр 0 ключи 4 по числу де сятцчных цифр; дешифратор 5 на четыре входа ц соответственно ца шестцалцать выходов (цз ццх используется девять выходов: 6, - 09; регистр тетралы б, содержащий четыре триггера; одноразрядный двоичный сумматор 7, 20 регистр слвцга 8, состоящий цз накопительных элементов, число которых опрслсляется разрядностью преобразованного двоичного числа; шины 9 подачи лвоцчно-десятичного разряла и управляющую цшцу 10.25 Формирователь 3 солержцт лицшо задержки из накопительных элементов ц четыре одноразрядных двоичных сумматора 12, схемы которых цдентцчць 1 схеме сумматора 7.В состав сумматора 7 (ц соответственно 30 сумматоров 12) входят элементы совпадения3 13 и 14 и разноименности 15 и 16, а также накопительный элемент. Преобразование осуществляется с помощью двоичных эквивалентов десятичных чисел в соответствии со следующим выражением; АЬ, 1 О(Ь, 10") а - двоичный эквивалент десятичного числа.Преобразователь работает следующим образом.По шине 10 с каждым циклом поступаетуправляющий импульс, осуществляющийсброс триггеров регистра тетрады 6, после чего по шинам 9 поступает двоично-десятичныйразряд преобразуемого числа, код которогозапоминается на триггерах регистра тетрады6, Этот код дешифрируется с помощью дешифратора 5, в результате чего на одном изего выходов вырабатываются импульсы, которые подготавливают соответствующий повесу ключ 4. Управляющий импульс для данного разряда Й переводит переключатель эквивалентов 1 на считывание из блока 2 двоичного эквивалента (10) Число ячеек блока2, который в частном случае может быть реализован в виде диодного шифратора, равняется числу преобразуемых десятичных разрядов исходного числа К,Выбранный двоичный эквивалент (10),поступает на вход формирователя 3, с выхода которого снимается полный комплект издевяти эквивалентов для каждого разрядаК. Двоичные эквиваленты (Ь; 10")у которых Ь; представляет собой степень числа 2(т, е. 1; 2; 4 и 8) вырабатываются засчет сдвига исходных эквивалентов (10"),.Сдвиг на соответствующее число тактов осуществляется с помощью элементов линии задержки формирователя 3 в сторону старшихразрядов. Остальные двоичные эквивалентыполучаются за счет операций суммированияи сдвигов.Таким образом, на основе одного эквивалента, хранящегося в блоке 2 (например, десятичного числа 0,1) с помощью формирователя 3 в том же цикле удается получитьостальные эквиваленты; 0,2; 0,3; 0,4; 0,5; 0,6;07; 0,8; 09. То же самое имеет место и длядесятичных чисел 0,01; 0,001; 0,0001 ит. д.В результате этого число циклов преобразования сводится к минимуму, повышаетсябыстродействие устройства и уменьшаются473179 5 10 15 20 25 30 Предмет изобретенияУниверсальный преобразователь двоичнодесятичных чисел в двоичные, содержащий регистр тетрады и переключатель эквивалентов, входы которых соединены с управляющей шиной, выходы регистра тетрады соединены со входами дешифратора, выходы переключателя эквивалентов соединены со входами блока хранения двоичных эквивалентов десятичных чисел, одноразрядный двоичный сумматор, выход которого соединен со входом регистра сдвига, выход последнего соединен со входом одноразрядного двоичного сумматора, ключи, формирователь двоичных эквивалентов десятичных чисел, выполненный на одноразрядных двоичных сумматорах и линии задержки, отличающийся тем, что, с целью упрощения устройства и повышения его быстродействия, выход блока хранения двоичных эквивалентов десятичных чисел соединен со входами линии задержки и первого одноразрядного двоичного сумматора формирователя двоичных эквивалентов десятичных чисел; выход первого одноразрядного двоичного сумматора соединен со входом второго одноразрядного двоичного сумматора того же формирователя; входы первого, второго, третьего и четвертого одноразрядных двоичных сумматоров соединены с соответствующими выходами линии задержки того же формирователя; выходы линии задержки и всех одноразрядных двоичных сумматоров формирователя двоичных эквивалентов десятичных чисел соединены со входами ключей, вторые 35 40 45 50 55 60 65 аппаратурные затраты. Сформированные двоичные эквиваленты одновременно поступают на входы соответствующих ключей 4. Однако в каждом цикле подготовленным оказывается лишь один из них в соответствии с кодом тетрады, хранящимся в регистре 6. Поэтому на вход одноразрядного двоичного сумматора 7 поступает только один выбранный эквивалент В. Вместе с регистром сдвига 8 одноразрядный двоичный сумматор 7 образует циркуляционный регистр, служащий для запоминания кодов.Вслед за первым десятичным разрядом точно так же за один цикл происходит преобразование следующего и далее любого очередного двоично-десятичного разряда исходного числа, При этом для каждого нового цикла возбуждается соответствующая шина блока 2 и считывается очередной двоичный эквивалент (10),.Выбранное значение В; для десятичного разряда К вновь поступает в циркуляционный регистр, где на сумматоре осуществляется сложение с циркулирующим кодом. Так продолжается до тех пор, пока не будут преобразованы все двоично-десятичные разряды исходного числа, и в циркуляционном регистре не сформируется искомое двоичное число, которое снимается с выхода устройства с шины 11.473179 соединены со входом одноразрядного двоичного сумматора. оставитель В. Игнатущенко Техред 3, Тараненко Реда кт ректоры: И. Гоксич и 3. Тарасова ехина каз 2135)8ЦНИИП одписно пография, пр. Сапунова,входы которых соединены с соответствующими выходами дешифратора; выходы ключей Изд777 сударственного компо делам изобрете Москва, Ж, Рауш Титета Советаний и открьская наб.,аж 679Министров СССРтий4/5
СмотретьЗаявка
1960300, 01.10.1973
ВСЕСОЮЗНЫЙ ИНСТИТУТ НАУЧНОЙ И ТЕХНИЧЕСКОЙ ИНФОРМАЦИИ АН СССР
ШТУРМАН ЯКОВ ПЕТРОВИЧ
МПК / Метки
МПК: G06F 5/02
Метки: двоично-десятичных, двоичные, универсальный, чисел
Опубликовано: 05.06.1975
Код ссылки
<a href="https://patents.su/3-473179-universalnyjj-preobrazovatel-dvoichno-desyatichnykh-chisel-v-dvoichnye.html" target="_blank" rel="follow" title="База патентов СССР">Универсальный преобразователь двоично-десятичных чисел в двоичные</a>
Предыдущий патент: Двухступенчатый дешифратор ошибкообнаруживающего двоичного кода
Следующий патент: Устройство для проверки схем сравнения
Случайный патент: Способ термической обработки холоднокатаной малоуглеродистой листовой стали в колпаковых печах