Устройство для преобразования десяти ных чисел в двоичные

Номер патента: 439801

Авторы: Андреев, Арский, Зарубин

ZIP архив

Текст

) 439801 ОПИСАНИЕ ИЗОБРЕТЕН Ия Союз СоветскихСоциалистическихРеспублик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(61) Зависимое от авт. свидетельства -1) М.Кл. 6 06 502 2) Заявлено 07.06,7 795577/18 ем .аявки Мо присоедице 32) Приорит Опубликовано Дата опублик осударствеииыи комитетСовета Министров СССРоа делам изооретейиии открытий 53) УДК 681.325.5(71) Заявцтсл ТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ДЕСЯТИЧН ЧИСЕЛ В ДВОИЧНЫЕ(54) УС Изобретение относится к области вычислительной техники и предназначено для преобразования чисел из десятичной системы счисления в двоичную.Известен преобразователь десятичного кода в двоичный, содержащий устройство ввода, десятичный регистр сдвига, счетчик десятичных разрядов с дешифратором, двоичный счетчик импульсов и схему управления.Преобразование десятичного кода в двоичный в таком преобразователе осуществляется путем последовательного суммирования на счетчике значений двоичных эквивалентов десятичных разрядов, причем суммирование осуществляется последовательно не только для эквивалентов, но и для двоичных разрядов в эквиваленте,Схема такого преобразователя сравнительно сложна.Предложенное устройство для преобразования десятичных чисел в двоичные отличается тем, что содержит блок формирования двоичных эквивалентов, входы которого соединены с выходами схемы запоминания десятичного числа, а выходы - со входами сумматора.Усложнение рассматриваемого устройства с увеличением количества десятичных разрядов незначительно. Достаточно высокое быстродействие схемы достигается за счет преобразования в двоичную форму всех десятичных разрядов одновременно и зависит не от размерности числа, а от значения цифр в его разрядах.Схема предложенного устройства изображена на чертеже (для трех десятичных разрядов), В общем случае количество разрядов не ограничивается.Распределитель импульсов 1 служит для и управления процессом преобразования чисели представляет собой микропрограммный автомат, состоящий из двоичного счетчика 2 и дешифратора 3.Схема 4 запоминания десятичных чисел,подлежащих преобразованию в двоичный код, выполнена на переключателях 5 - 7, Клеммы переключателей, соответствующие одинаковым десятичным цифрам, запараллелены.Блок 8 формирования двоичных эквива О лентов предназначен для преобразования десятичных чисел в двоичные путем выделения ца его выходах суммы разрядных единиц десятичного числа.Блок 8 состоит из дешифратора 9, вентилей 10 - 15 ц управляющих триггеров 16 - 18, предназначенных для фиксации временного интервала преобразования каждого десятичного разряда. Дешифратор 9 осуществляет непосредственное преобразование десятичных чи- ЗО сел в их двоичные эквиваленты.3Сумматор 19 (накапливаю 1 цн) предназначен для сложения двоичных эквивалентов десятичных чисел.Устройство содержит также схе 1 И 20, элемент задержки 21, шипу 22 тактовых импульсов, шину 23 сигнала 11 ачало преобразования. Дешифратор 9 выполнен на схемах ИЛИ 24 - 28, И 29 - 31, И-НЕ 32,Перед преобразованием числа, вручную или автоматически от внешнего устроиства управления, по шине 23 подастся сигнал Начало преобрязовяния. Этим спгпялоъ устанавливаются в О триггеры счстшка 2 и сумматора 19, а управляющие триггеры 16 - 18 блока 8 формирования двоичных эквивалентов - в 1.Тактовые импульсы при этом через схему И 20 и вентили дешифратора 3 проходят на клеммы переключателей 5 - 7. Первый тактовый импульс через соответствующий вентиль, связанный с нулевой шиной переключателей, устанавливает в О управляощий триггер, если на соответствующем переключателе его выставлена цифра О, Этим исключается учет данного разряда в суммарном двоичном эквиваленте, подаваемом на сумматор 19.Задержанный элементом задержки 21 первый импульс, поступает, во-первых, на вход счетчика 2, меняя его состояние и подготавливая прохождение второго тактового импульса со схемы И 20 через следующий вентиль; во-вторых, приходит на вход вентилей 10 - 15 и переписывает двоичный эквивалент десятичных цифр, выделяемый блоком 8 формирования двоичных эквивалентов, в соответствии с состоянием управляющих триггеров 16 - 18 ня сумматор 19.Второй тактовый импульс через вентиль дешифратора 3 поступает на клеммы переключателей 5 - 7, соответствующие цифре 1, и исключает очередную декаду из рассмотрения, если 1 фиксировалась каким-либо из переключателей, Связанный с этим переключателем триггер устанавливается в О и в соот 4ветствии с вновь установившейся комбинациейна триггерах 16 - 18 и дешифраторе 9 вторым,задержанным на элементе 21 импульсом, ксодериимому сумматора 19 прибавляется очеБ родной двоичпьй эквивалент. На сумматоре,таким Обрязол, иякяиливястс 5 суъ 1 мя.Операция суъМирования двоичных эквивалентов десятичных разрядов продолжается дотех пор, пока все управляющие триггеры неО установятся в О, т. е, пока не закончитсяпреобразование десятичных цифр во всехразрядах.Максимальное количество импульсов преобразования равно десяти. Сдвиг импульсов,1; поступающих на вход переключателей, осуществляется счетчиком 2 и дешифратором 3.Из возможных шестнадцати комбинаций счетчика используется только 1 О. В начальноесостояние счетчик возвращается сигналом2 О Начало преобразования.Суммарные двоичные эквиваленты выделяются схемами И 29 - 31, ИЛИ 24 - 28 именяот свое значение при переходе любогоиз управляющих триггеров 16 - 18 из первонячального состояния 1 в состояние О.Когда все управляющие триггеры установятся в О, схема И-НЕ 32 выдает сигналКонец преобразования, который запрещаетдальнейшее прохождение тактовых импульЯО сов через схему И 20,Предмет изобретенияУстройство для преобразования десятичных чисел в двоичные, содержащее распределитель, выходы которого соединены со входами схемы запоминания десятичного числа, и сумматор, отличающееся тем, что, с целью упрощения устройства, оно содержит блок формирования двоичных эквивалентов, входы которого соединены с выходами схемы запоминания десятичного числа, а выходы соединены со входами сумматора,439801 Составитель В. Игнатущснко Текред 3, Тараненко Редактор Б. Нанкнна Корректор Л, Орлова Подписное МОТ, Загорский цек Заказ 7523 11 зд.1918 Тираж 624 ЦНИИ 11 И Государственного комитета Совета Министров СССР по делам изобретений н открытий Москва, Ж, Раушская паб., д. 4/5

Смотреть

Заявка

1795577, 07.06.1972

ПРЕДПРИЯТИЕ ПЯ А-7672

АНДРЕЕВ ИГОРЬ ЛЬВОВИЧ, АРСКИЙ ИГОРЬ ФЕДОРОВИЧ, ЗАРУБИН ВЕНИАМИН АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: G06F 5/02

Метки: двоичные, десяти, преобразования, чисел, ьных

Опубликовано: 15.08.1974

Код ссылки

<a href="https://patents.su/3-439801-ustrojjstvo-dlya-preobrazovaniya-desyati-nykh-chisel-v-dvoichnye.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для преобразования десяти ных чисел в двоичные</a>

Похожие патенты