Патенты с меткой «запятой»
Устройство для суммирования чисел с плавающей запятой
Номер патента: 1348825
Опубликовано: 30.10.1987
Авторы: Дрозд, Паулин, Полин, Синегуб
МПК: G06F 7/50
Метки: запятой, плавающей, суммирования, чисел
...на О, 1,2 , и разрядов.На выход блока 5 одновременно поступают 2 п-разрядные суммы Б,Я2 п дТаким образом, блок 5 формируетсуммы мантисс Л и В в ко,пичестве 2 п++2, где п-разрядность мантисс Ь и В. Знак выравнивающей разности, модуль выравнивающей разности, сформированные суммы мантисс поступают в блок 6 на входы 12 и 13. Здесь происходит выбор нужной частичной суммы следующим образом: при ху выбирается результат из подготовленных сумм, гд мантисса В сдвигается относительна ьпднтиссы А, при х с у выбирается неэультат из подготовленных частичных сумм, где мантисса А сдвигается относительно мантиссы В. Конкретньги ре;ультат выбора зависит от величины модуля выравнивающей разности, показывающей насколько разрядов одна мантисса сдвинута...
Устройство для округления суммы и разности двоично кодированных чисел с плавающей запятой
Номер патента: 1361542
Опубликовано: 23.12.1987
МПК: G06F 7/38
Метки: двоично, запятой, кодированных, округления, плавающей, разности, суммы, чисел
...Если в младшей тетраде регистра 1 до сдвига кода находятся нули, то на входе 3 младшего разряда после сдвига кода на одну тетраду вправо действует сигнал 0, не меняющий состояние этого разряда. Если в одном из разрядов младшей тетрады регистра 1 до сдвига кода находится хотя бы одна "1", то младший разряд 5 после сдвига кода окажется в состоянии "1", Таким образом, после первого выдвижения за разрядную сетку регистра 1 цифры "1" в младшем разряде 5 этого регистра при всех последующих сдвигах вплоть до момента прекращения денормализации всегда. будет находиться цифра "1". Этим обеспечивается указанная выше коррекция денормализованного числа.Далее происходит нормализация результата выполнения операции. Мантисса ненормализованного...
Устройство для округления суммы и разности двоично кодированных чисел с плавающей запятой
Номер патента: 1361543
Опубликовано: 23.12.1987
МПК: G06F 7/38
Метки: двоично, запятой, кодированных, округления, плавающей, разности, суммы, чисел
...должен быть поставленсоответствующий элемент задержки).Если в дополнительной тетраде 6регистра 1 до сдвига кода находятсянули, то на входе младшего разряда 8после сдвига кода на одну тетраду30 вправо действует сигнал "0", не меняющий состояние этого разряда. Еслиже в одном из разрядов тетрады 6 имеется "1", то в младшем разряде 8 после сдвига кода будет установлена "1 ".Таким образом, после первого выдвижения за разрядную сетку регистра 1 цифры "1" в младшем разряде 8дополнительной тетрады 6 при всехпоследующих сигналах вплоть до момен 40 та окончания денормализации всегдабудет находиться "1". Этим обеспечивается указанная выше коррекций, денормалйзованного числа,Далее происходит нормализация ре 45 эультата выполнения операции сложения...
Устройство для приближенного вычисления обратной величины ненормализованных чисел с плавающей запятой
Номер патента: 1372321
Опубликовано: 07.02.1988
Авторы: Галченков, Лауберг, Чудина
МПК: G06F 7/52
Метки: величины, вычисления, запятой, ненормализованных, обратной, плавающей, приближенного, чисел
...сигнала навыходе блока 2 равна числу групп,на которые разбита мантисса. Выходной сигнал блока 2 поступает на адРесный вход блока 3, На первом выходе блока 3 анализа получается мантисса результата требуемой разрядности,которая поступает на выход 8 устройства. На втором выходе блока 3 получается значение коРрекции порядка, 40разрядность которого равна разрядности порядка.Инвертированный порядок поступаетна первый вход сумматора 1 с выходаблока 4, на вход которого поступает 45порядок операнда. На выходе суммысумматора 1 получается порядок реэультата, который поступает на выход9 устройства.Сигнал с выхода переноса сумматора 1 поступает на выход 7 устройства.Знак мантиссы оперенда является знаком мантиссы результата и в устройстве не...
Устройство для сложения-вычитания чисел с плавающей запятой
Номер патента: 1376080
Опубликовано: 23.02.1988
Авторы: Лысиков, Шумейко, Яковлев
МПК: G06F 7/50
Метки: запятой, плавающей, сложения-вычитания, чисел
...3 формирует код нормализации, равный единице, и сдвигатель 2 сдвинет результат. сложения вправо на одну тетраду с записью в младший разряд старшей .тетрады С(поступающий на вторую группу информационных входов сдвигателя 2), а затем нормализованный результат сложения поступает на информационные выходы 12 устройства,Режим вычитания.Шифратор 3 анализирует значение выходного переноса С который поступает с выхода блока 4. Если С =О, то результат вычитания отрицателен й находится в дополнительном коде. Сигнал Си соответственно инверсный ему .сигнал Споступают на первый вход блоков 5 предсказания нулевых тетрад и блокируют работу элементов .И 32-36, разрешая при этом работу элементов И 37, 38, в соответствии с выражением (2), которые...
Устройство для сложения и вычитания чисел с плавающей запятой
Номер патента: 1383342
Опубликовано: 23.03.1988
Авторы: Глотов, Саримахмудова, Хало
МПК: G06F 7/50
Метки: вычитания, запятой, плавающей, сложения, чисел
...по второму входу,то на выходе коммутатора 15 есть порядок, который поступил по первомувходу, иначе на выходе имеется порядок операнда, поступившего по четвертому входу коммутатора 15. Большийпорядок операнда с выхода коммутатора 15 поступает на вторые входы первого 16, второго 17, третьего 18 ичетвертого 19 блоков вычисления разности порядков. На первые входы этихблоков поступают соответственно порядки первого, второго, третьего ичетвертого операндов, По сигналу, поступающему с входа 5 на третий входэтих блоков, находится разность междубольшим порядком и порядком, поступившим по первому входу. Эта разностьс выхода каждого блока 16-19 поступает на второй управляющий вход соответствующего блока 20-23 сдвига мантисс. На первые входы этих...
Устройство для деления чисел с фиксированной запятой
Номер патента: 1388853
Опубликовано: 15.04.1988
Авторы: Бурков, Галабурда, Лачугин, Пичугин
МПК: G06F 7/52
Метки: деления, запятой, фиксированной, чисел
...сумматора 1, счетчика 10 аргумента и счетчика 17 происходит следующим образом.В первом цикле деления по сигналу (тактовый вход 7) инвертированное значение делителя с входа 16 (1,1001) складывается с содержимым сумматора 1 (0,1010). На сумматоре 1 образует. ся код 0,0100. По переднему фронту сигнала (тактовый вход 8) на выходе первого элемента И 4 возникает еди" ничный сигнал, по которому на счетный вход счетчика 17 поступает единичный сигнал. На счетчике 17 образу ется код 0001, который по заднемуРВ четвертом цикле деления по сигналу (тактовый вход 7) на сумматоре 30 1 образуется код 0,0010. По переднему фронту сигнала (тактовый вход 8) на выходе первого элемента И 4 возникает сигнал, по которому на счетный вход счетчика 17...
Устройство для суммирования двух чисел с плавающей запятой
Номер патента: 1405049
Опубликовано: 23.06.1988
Авторы: Афанасьев, Галченков, Лауберг
МПК: G06F 7/50
Метки: двух, запятой, плавающей, суммирования, чисел
...сигнал смены знака первого операнда и сигнал смены знака второго операнда. При совпадении сигналов 3 и 5 первый элемент И 9 вырабатывает сигнал, переключающий первый элемент РАВНОЗНАЧНОСТЬ 11 в ре 10 15 20 25 30 35 40 45 50 55 жим смены знака, в противном случае первая схема совпадения вырабатывает сигнал, переключающий элемент 11 в режим, когда он просто пропускает знак операнда со своего входа на выход. Аналогично работает второй элемент РАВНОЗНАЧНОСТЬ 12 и второй элемент И 10.Выходные сигналы элементов 11 и 12 поступают на входы мультиплексора 20 знака и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 19, выходной сигнал которого поступает на сумматор-вычитатель и определяет вид операции (суммирование или вычитание), которая производится над...
Устройство для умножения чисел в модулярной системе счисления с плавающей запятой
Номер патента: 1411741
Опубликовано: 23.07.1988
МПК: G06F 7/72
Метки: запятой, модулярной, плавающей, системе, счисления, умножения, чисел
...являющегося оценкойдроби А В Я/М, выходит за пределыинтервала-р - 1, р - 1, то число35С 1 Р, В этом случае дробь С /М, гдеС - оценка дроби А В/М, являетсянормализованной и, следовательно,представляет собой мантиссу результата, в противном случае в качествемантиссы результата принимается дробьС/М. При этом в первом случае порядок результата определяется соотношением 4(С) = 1(а) + 4(В), а во втором - соотношением (С) = 1(а) +45+ 4 (В) - 1,Устройство работает следующим образом.На первом такте работы модулярныекоды (с 1,с(,) числителя А мантиссы М(а) и (1"1,) числителя В мантиссы М(В) с входов 3 и 4 поступаютсоответственно на первый и второйвходы блока 12 модульных умножителей,который получает модулярный код(ъ ъ) произведения С = А"В,...
Устройство для сложения и вычитания чисел с плавающей запятой
Номер патента: 1411742
Опубликовано: 23.07.1988
МПК: G06F 7/72
Метки: вычитания, запятой, плавающей, сложения, чисел
...28 интегральных характеристик модулярного кода, который начинает вычисление поправки Амербаева 6(С)и коэффициентов симметрического полиади 5 10 г 8ва и коэффициентов симметрического полиадического кода, При этом поправкаАмербаева с выхода формирователя 28интегральных характеристик модулярного кода через четвертый информационный вход подается в блок 29 формирования признака аддитивного переполнения, где по ней и вычету 1 формируется признак аддитивного переполненияЯ , который передается с выхода, блока29 формирования признака аддитивногопереполнения на первый вход блока35 задержки55 ческого кода числа С. Одновременно сэтим на (Т+7)-м такте модулярные коды числа А с выхода второго элемента24 задержки и 3 с выхода блока...
Устройство для деления чисел с фиксированной запятой
Номер патента: 1417009
Опубликовано: 15.08.1988
Авторы: Бобровский, Галабурда, Ильин, Козлов, Лачугин
МПК: G06F 7/52
Метки: деления, запятой, фиксированной, чисел
...на управляющий вход мультиплексора 9.По нему (см. табл. 1) содержимое регистра 2 делимого через мультиплексор 9 поступает на информационный вход сумматора 1 и 4 О заносится н него.Деление производиобразом.Для определения п цифр частного выполняется и/Р одинаковых циклов деле ния. В первом такте каждого цикла .(по сигналу с входа 22) производится сдвиг влево на Р разрядов содержимого регистра 4 .частного, считывание из блока 11 памяти частичного частного 2. и разности 2 - 2 с соотРнетствующими признаками в соответствии с адресом, состоящим из (Р+2)-х старших разрядов остатка (содержимое сумматора 1), знакового разряда,остатка, (Р+2)-х старших разрядов делителя (регистр делителя 3), занесение на счетчик 8 с выхода блока 11 памяти...
Устройство для суммирования нормализованных чисел с плавающей запятой
Номер патента: 1418704
Опубликовано: 23.08.1988
МПК: G06F 7/50
Метки: запятой, нормализованных, плавающей, суммирования, чисел
...разряда, Выходной сигнал шифратора 27 приоритета поступает на управляющий вход блока 28 сдвига влево,который осуществляет нормализацию выходного сигнала сумматора 26 путемсдвига влево на соответствующее числоразрядов. Выходной сигнал блока 28,сдвига влево через мультиплексор 10поступает на выход 14 модуля мантиссы результата устройства. Если результат вычитания получился нулевой, то .схема 30 сравнения снулем вырабатывает сигнал, которыйчерез элемент ИЛИ 31 поступает на третий управляющий вход мультиплексора 10. ПО этому сигналу мультиплексор 10 пропускает на выход 14 модуля мантиссы результата устройстваСИГННЛ С ВХОЦЙ 1.,т МтнттитаЛЬНОГО МОДУж, Порядок резуттьтата фон.тир,тется следующим Образом. ПОрядки Олеранттовпоступают на входы...
Устройство для вычисления тригонометрических функций с плавающей запятой
Номер патента: 1425661
Опубликовано: 23.09.1988
Авторы: Золотовский, Коробков, Семерникова
МПК: G06F 7/548
Метки: вычисления, запятой, плавающей, тригонометрических, функций
...в третий выходной регистр 24. С выходов 25-28 считывается результат.Пусть теперь -7) П -16. В этом случае потребуется три цикла. Цикл 1. Первый коммутатор 7 выбиРдрает рх2 1, второй коммутаторбх14 выбирает - р х 2 . В умножи2.5 теле 17 формируется произведение1 й фяких 2. , которое помещается впервый регистр блока 16 регистров.Цикл 2. Первый коммутатор 7 выбирает Р х, Второй коммутатор 14 вы 1 йобирает 2 ф 4 х 2 , и начинается их перемножение. За время пере,множения третий коммутатор 15 выбира 115 ет 1,0, из блока 16 регистров вы 11бирается -- с х 2 и они вычи 2Фтаются. Полученная разность с выходапервого сумматора 18 записывается20 в первый выходной регистр 20, Сфори иьмированное произведение -1- с х 22записывается в первый...
Устройство для деления чисел с фиксированной запятой
Номер патента: 1451682
Опубликовано: 15.01.1989
Автор: Низгурецкий
МПК: G06F 7/52
Метки: деления, запятой, фиксированной, чисел
...запуска, следовательно, при появлении синхроимпульсана выходе 10 блока 6 синхронизацииобратный код делимого записываетсяво вспомогательный регистр 3. При появлении синхроимпульса на выходе 11 блока 6 синхронизации в регистр 1 делителя, работающий в течение импульса с выхода 13 в режиме параллельной записи, записывается поступающий на его информационный вход код делителя. Затем при появлении синхроимпульса на выходе 12 блока 6 синхронизации сдвиговый регистр,2 частного записывает в младший разряд проинвертированное значение знакового разряда сумматора 4, который, имея значение "0", запрещает, а при "1" разрешает запись кода остатка во вспомогательный регистр 3 в следующем периоде вычислений. После окончания импульса с выхода 13...
Устройство для нормализации и округления чисел с плавающей запятой
Номер патента: 1465879
Опубликовано: 15.03.1989
Авторы: Галченков, Кузьминский, Лауберг
МПК: G06F 7/38
Метки: запятой, нормализации, округления, плавающей, чисел
...кода, Выходной сигнал второго мультиплек-. сора 7 поступает на вход схемы 1 О сравнения, выход которой является вторым управляющим входом блока 8. Если в старших Ь разрядах входного кода схемы 10 сравнения максимально возможные значения, а в младшем Ь+1-м разряде код больше половины максимально возможного (например, при двоичной системе счисления в Ь+1-м разряде код "1", или при шестнадцатиричной системе счисления в Ь+1-м разряде код от "8" до "Р"), то на выходе схемы О сравнения единичный уровень, в противном случае - нулевой. Порядок числа со входа 2 устройства поступает на информационный вход блока 8, который формирует на своем втором выходе порядок результата, а на первом выходе - значение, поступающее на управляющий вход...
Устройство для суммирования двух чисел с плавающей запятой
Номер патента: 1529214
Опубликовано: 15.12.1989
МПК: G06F 7/50
Метки: двух, запятой, плавающей, суммирования, чисел
...с ь ХОЛОВ 22 и 23 б.10 КЗ 1 О Г 10 ЯЕТ МЗИТсгс П Е Р БОГО Ч И СЛ 2 Н Я И Н фс с) М сп (11. Си 1:. Ы й Ь Х( Л слвигателя 8. Второй коммутзтср 4 мзц с псдаег мантиссу Б.орсго числя нз коро ВхОд блока1. Блок . 0 сиГИЗ 1 ямц 5. Бь ХО. дов 34, 35 через коммутатор 12 кслз сльцгз подя, ня Лвцгзтел 8 цлеои слвигг. : Ня Бхо,.зх б ск; 11 хл 5, Ьссдвиц.ЫЕ ."ЯНТИССЬ. с Ь ПЕРВОМ ТЯКТС блок 10 сцгнзлами с Бьхолов 2 Г), 29 ззля- (.Т б.СКХ1 фН КПИ И:; - Б . ОЧ;) с". ОТ,)СТ Б КЯЧЕСТВЕ КОПЗ)ТОРЯ М а)1 ТЦСС.ЕЛ, 21 Тс 1 Т СРЗБ)Е 1)ИЯ МЯНТЦСС 0.1 РЕ,сЕ.)ЯСТ(5 ,) ЦЯЛЦ 11)О переполнения б.и)кз 11 ц рзненсту р з,;ья"з Бы)и Гс ) я н лк) и зз)с с)И 1 сз( т .я б с ке 10 ,).Г)явления. (я этом сьс тзлте блок,0 2 Н сГ (1 И 3 И с) М ЕП Е 5 Х .Ь Т 3 Т С П 3 Б Ц (. Ц...
Устройство для деления чисел в форме с плавающей запятой
Номер патента: 1566340
Опубликовано: 23.05.1990
Автор: Селезнев
МПК: G06F 7/38
Метки: деления, запятой, плавающей, форме, чисел
...младших разрядов этого регистра к старшим. Это позволяет вести отсчет числа выдаваемых разрядов нормализованной мантиссы частного. Вьиисления разрядов мантиссы частного устрой. ством прекращается, когда единица в регистре 18 появляется в его старшем (гп +1) = м разряде. При этом че,- 45 рез выходы 19 и 20 выдано гп разрядов нормализованной мантиссы частного. Признак окончания операции деления Формируется с помощью сигнала логической единицы на выходе 23 устройст 50 ва по сигналу логической единицы на первом входе элемента ИЛ 1 21.Если же в процессе одновременного вычисления мантиссы частного, ее нормализации и соответствующей корректировки порядка частного его значе 55 ние на выходах сумматора 25 становится равным значению минимапьно...
Устройство для суммирования двух чисел с плавающей запятой
Номер патента: 1589270
Опубликовано: 30.08.1990
Авторы: Домбровский, Дуда, Узлова
МПК: G06F 7/50
Метки: двух, запятой, плавающей, суммирования, чисел
...и несдвинутая мантисса А первого слагаемого складиваются в 15 сумматоре 5 мантисс. С выхода сумма= тора 5 мантисс и коммутатора 7 мантисУса и порядок результата поступают в блок 6 нормализации, в котором резуль 1 гат корректируется и передается на 20 выход 15 устройства. В случае, если ХУ, то на выходепереноса вычитателя 3 порядков - нуле 25вой сигнал и в блок 6 нормализациичерез коммутатор 7 поступает порядокПри этом мантисса А первого слагаемого через коммутатор 9 поступает наинформационный вход сдвигателя 4, мантисса В второго слагаемого через ком- З 0мутатор 10 - на вход второго слагаемого сумматора 5 мантисс, а разностьХ-У порядков поступает в коммутатор8, где инвертируется, Инверсноезначение разности Х-У поступает на 35вход...
Устройство для сложения-вычитания чисел с плавающей запятой
Номер патента: 1656526
Опубликовано: 15.06.1991
Авторы: Герасимович, Яковлев
МПК: G06F 7/50
Метки: запятой, плавающей, сложения-вычитания, чисел
...Свых Ч Ь+3 Т 1+2 Т 1+1 Т 1 С 1-1 СвыхМ Ь+3 61+2 61+1 61 Т+3 Т 1+2 Т+1 Т 1 С 1-1 Свых Ч 61+3 61+2 61+1 Т 1+3 Т 1+2 Т 1+1 Т С 1-1 Свыху 6+3 61+2 Ь Т 1+3 Т 1+2 Т 1+1 С 1-1 Свых" Ь+3 6 1+1 61 Т 1+3 Т)+2 С 1-1 Свых йэ+2 61+1 61 Т 1+3 С 1-1 Свых, (") 40 где р 1 = 1 - тетрада нулевая;О - тетрада не равна нулю; и - количество тетрад, равное Й/4 (Й - разрядность мантисс чисел);61+1, 6+ - функция генерации переноса 45 )-го разряда О = О, 1, 2, 3) и ее инверсия 1-й тетрады;Т 1+1, Т+ - функция передачи переноса )-го разряда и ее инверсия 1-й тетрады;С 1-1, С 1-1 - входной перенос и его инвер сия в 1-ю тетраду;Свых, Свых - значение выходного переноса устройства и его инверсия.Блок 6 формирования четностей тетрад (фиг.3) предназначен для...
Устройство для суммирования-вычитания чисел с плавающей запятой
Номер патента: 1667056
Опубликовано: 30.07.1991
МПК: G06F 7/50
Метки: запятой, плавающей, суммирования-вычитания, чисел
...Востается неподвижной, а мантисса А последовательно сдвигается на О, 1, 2; , и разря дов, в блоках и + 6, ., 2 п + 6 формируются,(и+ 1) 2 п - разрядные предварительные счммы Яп+2, Яп+3, , Я 2 п+2 при условии, что, мантисса А остается неподвижной, а ман, тисса В последовательно сдвигается на О, 1,, блоке 3 и поступает на третьи адресные, входы блоков 5, 62 п + 6, В результатеэтого на выходах заранее запрогрэммиро, ванных блоков 5, 6, , 2 п + 6 формируютсяпредварительные суммы 31, 32, , оп + 2,. которые обхразчют все возможные разности, В,2 - А.2, либо А.2 - В,2, либо суммых, УА,2" +В,2" в прямом,дополнительномилиобратном коде, как при Х 4 У, так и приХ У(вид операции и код чисел задаютсякомбинацией соответствующих логиче ских значений...
Устройство для умножения чисел с фиксированной запятой
Номер патента: 1758644
Опубликовано: 30.08.1992
Авторы: Левков, Лученко, Шапкин
МПК: G06F 7/52
Метки: запятой, умножения, фиксированной, чисел
...операционный блок 1 содержит Тс)ККО арифЛ 10 тис(ЕСК 1 Е 1:одуп 1 43).5 - 16.8 С пятого по Восьмой и Второй Г 5,301; 45 ускоренного и(. реоса, причем первые г)ходы арифметических модулей 413.5-463.8 с 1)я)ого по Восьмой Обьедицень; и соед 13 е ы с Вторьм входом 40.5 считывания операционного блока 1, входы первой, второй и третьей групп арифметических модулей 46.5-46.8 с пятого по восьмой соединены соответственно с информационным входом 33, ьходом адреса и входолг 41 микроопераций операционного блока 1, вторые входы арифметических модулей 46.5-46.8 с пятого по Восьмой соединены с вторым входом синхронизации операционного блока 1, информационные выходы арифметических модулей 46.5 - 46,8 с пятого по восьмой соединены с вторым...
Устройство для сложения-вычитания чисел с плавающей запятой
Номер патента: 1784971
Опубликовано: 30.12.1992
МПК: G06F 11/00, G06F 7/50
Метки: запятой, плавающей, сложения-вычитания, чисел
...информационный вход которого соединен. с выходом пятого коммутатора, управляющйй вход пятого коммутатора - с выходом первого узла управления коммутатором; первый вь 1- ход второго сдвигателя соединен с первым входом седьмого коммутатора, выход кото-.рогосоединен с первым входом узла сравнения четностей, выход которого является первым разрядом выхода признака ошибки устройствавыход мантиссы результата которого соединен со старшими разряда ми выхода седьмого коммутатора, старшйе разряды второго входа которого сбедйнены с входом константы устройства, амладшие разряды - с первым выходом второго сдвигателя, выход знака 10 мантиссы результата - с первым выходом узла обработки знаков, пятый вход которо-; го соединен с выходом переноса...
Устройство для накопления чисел с плавающей запятой
Номер патента: 1829030
Опубликовано: 23.07.1993
Автор: Фельдман
МПК: G06F 7/50
Метки: запятой, накопления, плавающей, чисел
...управления 7 может быть реализован как устройство микропрограммного упоавления. Блок 7 содержит тактовый генератор. запуск котс ого возможен по пе 1829030реднему фронту сигнала синхронизации как слова, так и массива, Этот сигнал является пусковым сигналом, а соответствующая шина пусковой шиной,Работа устройства основана на использовании представления чисел в форме с "циклической запятой" или с "плавающим началом", предназначенного для управления операции сложения чисел с плавающей запятой,Представление с плавающим началом для числа Х имеет видрХ=Ац, где ,ц / А и А - мантисса, Пусть в некоторое целое (например,т - равно числу разрядов мантиссы без знака).Тогда главный порядок определяется как,Р - тК = Е, а локальный какг= гез( ),гпгде...
Устройство для суммирования чисел в дополнителььном коде с плавающей запятой
Номер патента: 1833864
Опубликовано: 15.08.1993
Авторы: Дрозд, Паулин, Синегуб
МПК: G06F 7/50
Метки: дополнительном, запятой, коде, плавающей, суммирования, чисел
...вр 1равно логическому нулю, а вр 1 - логическойединице) к выходам элементов 2 - 2 И 2 ИЛИ подключаются выходы первых элементов И всех элементов 2 - 2 И - 2 ИЛИ исдвига мантиссы А в сторону младших раэ 15 рядов не происходит. При значении млад шего разряда модуля выравнивающейразности, равном логической единице (вэтом случае значение вр 1 равно логическойединице, а гпр 1 - логическому О) к выходам20 элементов 2 - 2 И - 2 ИЛИ подключаютсявыходы вторых элементов И всех элементов2 - 2 И - 2 ИЛИ. и происходит сдвиг мантиссыА на один разряд в сторону младших разрядов. На выходах элементов 2 - 2 И - 2 ИЛИформируются разряды вс 1, ., всп+1, гдевс 1 - первый разряд, всп+1 - (и + 1)-й разряд мантиссы С, которая поступает на выходблока...