Способ контроля логических схем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(21) (22) юл. Р 18 адиотехн ий инГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ ГКНТ СССР АВТОРСКОМУ СВИДЕТЕЛЬСТ ститут(57) Изобретениерольно-измерителбыть использованностики логическтения - расширенспособа на логичвольной внутренн В,А.Линьков(088,8)видетельство СССР06 Р 11/26, 1986. идетельство СССР01 К 31/28, 1986.РОЛЯ ЛОГИЧЕСКИХ СХЕМотносится к контьной технике и можето в устройствах диагих схем. Цель изобреие области примененияеские схемы с произей структурой. Гене 801479900 А 1 ратор 1 псевдослучайных комбинаций вырабатывает импульсы с длительностью, равной времени задержки элемен.ов логических схем. Усилитель 2 с тремя состояниями обеспечивает воздействие псевдослучайных комбинаций на все выводы логической схемы 17, Импульсы, задаваемые одновибратором 7, препятствуют воздействию псевдослучайных комбинаций ца вход усилителя 3. Усилитель 3 усиливает импульсы, задержанные на время, большее максимального времени задержки элементов логической схемы, которые Аиксируются КБ-триггерами 4, Выводы логической схемы, по которым обнаружены задержанные им- с пульсы, признаются выходными, а выводы, по которым таких импульсов нет, входными. 2 ил.разом,Формируют псевдослучайные комбинации сигналов, разрядность которых равна количеству входов-выходов исследуемой схемы и поочередно подают их на входы-выходы исследуемой схемы. 55 Изобретение относится к контрольноизмерительной технике и может быть использовано для определения входов и выходов логических схем, а также в устройствах контроля и диагностики для контроля логических схем с неиз- вестным, расположением входов и выходов.Цель изобретения - расширение области применения предлагаемого способа за счет обеспечения возможностиопределения входов и выходов широкогокласса логических схем с произвольнойвнутренней логической структурой,На фиг. 1 изображена структурнаясхема устройства, реализующего предлагаемый способ; на фиг. 2 - временные диаграммы, поясняющие способ.Временные диаграммы а,е,ж,з,и 20(фиг. 2) поясняют способ, а в совокупности с диаграммами б,в,г,д поясняют работу устройства, реализующегоспособ.На фиг. 2 обозначено: а - переход ной процесс формирования импульса навходе элемента,( 7- время включения элемента, 0- время выключения элемента 1укл "3 дювремя задержки элемента), е,ж,з,и - ЗОсигналы 2 " псевдослучайных комбинаций, подаваемые на логическую схему,имеющую и выводов (незаштрихованныесигналы), при этом наличие на выводах 1,3 и п сигналов, задержанных от носительно задних фронтов воздействующих импульсов (заштрихованные сигналы на диаграммах е,з,и), свидетельствуют о том, что выводы 1,3 и п являются выходами, 40Способ основан на том, что сигнална выходе любого логического элемента появляется и снимается с некото. рой задержкой относительно входногосигнала, определяемой быстродействием данного элемента,Поэтому принципиальным условиемотличия выхода логического элементаот входа является присутствие на выводе элемента сигнала, задержанногоотносительно заднего фронта воздействующих сигналов,Способ осуществляют следующим обДлительность воздействующих импульсоввыбирают равной максимальному временизадержки элементов, на которых построена исследуемая логическая схема.При каждой воздействующей комбинациисигналов на выводах исследуемойлогической схемы регистрируют сигналы, задержанные относительно заднихфронтов воздействующих импульсов,Осуществляют полный перебор псевдослучайных комбинаций.Считают вывод логической схемы еевыходом, если хотя бы при одной воздействующей псевдослучайной комбинации сигналов на нем присутствует сигнал, задержанный относительно заднего фронта воздействующего импульса,Считают вывод схемы ее входом, еслини при одной из возможных псевдослучайных комбинаций сигналов на нем неприсутствует сигнал, задержанный относительно заднего фронта воздействующего импульса.Устройство, реализующее способ,содержит генератор 1 псевдослучайныхкомбинаций, первый и-канальный усилитель 2 с тремя состояниями, второйи-канальный усилитель 3 с тремя со-,стояниями, группу из и КБ-триггеров 4,генератор 5 тактовых импульсов, элемент И 6, одновибратор 7, делитель 8частоты, блок 9 индикации, кнопку 10начального сброса, управляющий вход11 без инверсии первого усилителя 2с тремя состояниями, управляющий вход12 с инверсией второго усилителя 3с тремя состояниями, тактовый вход 13генератора псевдослучайных комбинаций, установочные входы 14 - 16 соответственно генератора 1 псевдослучайных комбинаций, группы и К 8-триггеров 4 и делителя 8 частоты и исследуемую логическую схему 17, имеющуюи выводов,Устройство, реализующее способ,работает следующим образом.Нажатием кнопки 10 устанавливаютгенератор 1 псевдослучайных комбинаций, группу КВ-триггеров 4 и делитель 8 частоты в нулевое состояние(сигнал "Старт" на диаграмме 2 б). После опускания кнопки 10 тактовые импульсы (диаграмма 2 г) с генератора 5тактовых. импульсов через элемент И 6поступают на тактовый вход 13 генератора 1 псевдослучайных комбинаций ина одновибратор 7. С приходом каждого тактового импульса генератор 1псевдослучайных комбинаций Формируетп-разрядную (п - количество выводовисследуемой схемы) комбинацию сигналов и выдает ее на входы первого усилителя 2 с тремя состояниями. Одно 5вибратор 8 Формирует короткие импульсы строба (диаграмма 2 д), равные максимальному времени включения элементов исследуемой схемы, поступающиена управляющие входы 11 и 12 соответ"ственно первого 2 и второго 3 усилителей с тремя состояниями. При этомсигналы псевдослучайной комбинации,присутствующей на входах первого усилителя 2 с тремя состояниями на короткое время, равное длительности импульса строба, появляются на его выходах и будут воздействовать на исследуемую логическую схему 17 (диаграммы 26, 2 ж, 2 з и 2 и). На это жевремя импульс строба запрещает приемсигналов вторым усилителем 3 с тремясостояниями.По окончанию импульса строба сигналы с выходов первого усилителя 2снимаются, а второй усилитель 3 начинает прием сигналов, задержанных относительно заднего фронта импульсастроба, которые и являются выходнымисигналами исследуемой логической схемы. Эти сигналы поступают на Б-входысоответствующих триггеров в группе иКБ-триггеров 4. Таким образом, еслиотя бы при одной псевдослучайной комбинации сигналов на каком-либовыводе будет присутствовать сигнал,задержанный относительно заднегофронта импульса строба, то соответствующий триггер установится в единицуи будет светиться соответствующийиндикатор в блоке 9 индикации,Делитель 8 частоты имеет коэффициент деления, равный 2 . Таким образом, через 2 тактов элемент И 6ьзапрещает выдачу тактовых импульсовна генератор 1 псевдослучайных комбинаций, в результате чего одновибратор 7 останавливает работу устройства (сигнал "Стоп" на диаграмме 2 в),Сигналы, снимаемые с выходов второго усилителя 3 с тремя состояниями,являющиеся выходными сигналами исслдуемой логической схемы могут использоваться непосредственно для контроляи диагностики схемы.Главным условием реализации устройством предлагаемого способа является наличие в устройстве быстродействующих микросхем, у которых времязадержки в несколько раз меньше, чему микросхем, на которых построенаисследуемая схема,Ф о р м у л а изобретенияСпособ контроля логических схем, заключающийся в том, что на логическую схему подают номинальное напряжение питания, на каждый вывод схемы подают импульсное воздействие, о т л и ч а ю щ и й с я тем, что, с целью расширения области применения за счет обеспечения возможности определения входов и выходов логических схем с произвольной внутренней логической структурой, импульсное воздействие Формируют в виде псевдослучайных кодовых комбинаций импульсов, длительность которых равна максимальному времени задержки логической схемы, количество разрядов псевдослучайных кодовых комбинаций выбирают равным количеству выводов логической схемы, после каждого импульсного воздействия регистрируют на выводах логической схемы электрические сигналы, считают вывод логической схемы ее выходом, если хотя бы при одном из возможных импульсных воздействий на данном выводе зарегистрирован электрический сигнал, задержанный относительно заднего Фронта импульсного воздействия, считают вывод логической схемы входом, если ни при одном из возможных импульсных воздействий на выводе ке зарегистрирован электрический сигнал, задержанный относительно заднего фронта импульсного воздействия..Ревин 540/4 ж 71 казИИПИ ГКНТ ССС осударственного коми 113035, Моск
СмотретьЗаявка
4326527, 09.11.1987
РЯЗАНСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ
ФИЛИН ГЕННАДИЙ АНАТОЛЬЕВИЧ, ЛИНЬКОВ ВЛАДИМИР АНАТОЛЬЕВИЧ
МПК / Метки
МПК: G01R 31/3177
Метки: логических, схем
Опубликовано: 15.05.1989
Код ссылки
<a href="https://patents.su/4-1479900-sposob-kontrolya-logicheskikh-skhem.html" target="_blank" rel="follow" title="База патентов СССР">Способ контроля логических схем</a>
Предыдущий патент: Устройство контроля интегральных схем
Следующий патент: Способ диагностирования измерительного преобразователя
Случайный патент: Огнестойкая полимерная композиция