Патенты с меткой «двоично-десятичного»

Страница 3

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 1569993

Опубликовано: 07.06.1990

Авторы: Тукаль, Шостак

МПК: H03M 7/12

Метки: двоично-десятичного, двоичный, кода

...синхроимпульса с разрешения потенциала на входе 7 преобразователя записывается в регистр 4.5Одновременно с записью информации в регистр 4 по этому же синхроимпульсу происходит сдвиг информации в регистре 1 на один разряд в сторону его младших разрядов. На этом первый такт преобразования заканчивается,Во втором такте работы преобразователя одновременно с чтением следующих двоичных эквивалентов из блоков 2 памяти происходит преобразование Е-рядного кода в однорядный вторым блоком 5 суммирования. Результат этого преобразования подается на второй вход первого блока 3 суммирования, По окон чании переходного процесса в блоке 3 и по приходу третьего синхроимпульса с разрешения потенциала на входе 7 преобразователя результат преобразования...

Устройство для преобразования двоично-десятичного кода в линейный код номера абонента

Загрузка...

Номер патента: 1580585

Опубликовано: 23.07.1990

Авторы: Богоявленский, Глинтерник, Инюшин

МПК: H04M 1/23

Метки: абонента, двоично-десятичного, код, кода, линейный, номера, преобразования

...35щью дополнительного разряда первогосчетчика 2 логический "0", установ 11 11ленный сигналом пуск , открываетэлемент ИЛИ-НЕ 7, и тактовые импульлОсы генератора 5 импульсов с частотойповторения 10 Гц поступают на счетный вход второго счетчика 8 и на первый адресный вход второго блока 9постоянной памяти. На остальные адресные входы второго блока 9 поступаютразряды адреса с выходов второго счетчика 8. Двоично-десятичный код цифрыномера абонента с выходов первогоблока 3 поступает на первые входыблока 4 сравнения, на вторые входыкоторого поступают сигналы с выходоввторого блока 9. Происходит поразрядйое сравнение информации по каждомутакту перебора адресов.Под действием тактовых импульсов5510 Гц на выходах второго блока 9 формируется...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 1624698

Опубликовано: 30.01.1991

Авторы: Жалковский, Шостак, Шпаков

МПК: H03M 7/12

Метки: двоично-десятичного, двоичный, кода

...разрядов с выхода преобразователя 1 п+.Он может быть реализован самыми различными методами и средствами, например, в виде дерева двухвходовых многоразрядных универсальных сумматоров с распространением переноса. Управляющий сигнал с входа 8 настраивает блок суммирования на обработку информации в двоичном или двоично-десятичном коде,Следует особо отметить, что блоки 21 - 2 п умножения и блок 4 суммирования, функционирующие в двоичной и десятичной системах счисления, могут быть составной частью центрального процессора ЭВМ и поэтому не требуют дополнительной аппаратуры для своей реализации в преобразователе.В основу работы предлагаемого преобразователя положен следующий принцип. При преобразовании, например, двоично-десятичного кода в...

Преобразователь двоично-десятичного кода в двоичный редчина

Загрузка...

Номер патента: 1646057

Опубликовано: 30.04.1991

Автор: Редчин

МПК: H03M 7/12

Метки: двоично-десятичного, двоичный, кода, редчина

...при аппаратном расширении диапазона преобразователя. В таблице(Фиг, 4) и на схеме (Фиг, 2) данысоединения именно в этом порядке.ля конкретной разрядности преобразователя отдельные сумматоры могутсодержать избыточные элементы, которые при построении таких преобразователей могут быть удалены, не выходяза рамки изобретения, Так, в преобразователе до 100000, показанном наФиг 2, старшие разряды сумматороввсех ярусов, кроме сумматора 1-гояруса, могут быть исключены, В этомслучае выход переноса старшего разряда сумматора К-го яруса должен бытьсоединен с первым входом следующего старшего разряда сумматора (К)-гояруса.Предлагаемый преобразователь работает следующим образом.На входы 1 параллельным кодом подаются тетрады входного...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 1649672

Опубликовано: 15.05.1991

Авторы: Тукаль, Шостак

МПК: H03M 7/12

Метки: двоично-десятичного, двоичный, кода

...на выходах соответствующихблоков 2 преобразования, которые вместе со значением разряда младшего блока 2 щк,. преобразования образуюти-рядный код (разряд блока 2,пк+ неувеличивает рядность кода), поступающий на инФормационнь 1 й вход блока 4 накопления, являющийся второй группойвходов его первого узла 14 суммирования, На входы первой группы входов узла 14 подается содержимое регистра 16в Ч-рядном коде (в первом такте оноравно нули) со сдвигом на один разрядвсторону старших разрядов. В узле 14(в+1)-рядный код преобразуется в о-рядный который в конце такта записывает 55 ся в регистр 16 блока 4 накопления. Одновременно с работой блоков 3 -Зщи блока 4 накопления в блоках,". -2 ш., осуществляется следующий цикл преобраэования...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 1658387

Опубликовано: 23.06.1991

Авторы: Тукаль, Шостак

МПК: H03M 7/12

Метки: двоично-десятичного, двоичный, кода

...в устройствеблоов 2 памяти), поступающий на входыпервой группы первого блока 3 суммирования, На входы второй группы блока 3 сосдвигом на один разряд в сторону младшихразрядов подается М-рядный код (в первомтакте его значение равно нулю), хранимый в регистре 4. В блоке 3 суммирования (щ 1 1)рядныйкод преобразуется в М-рядный код(в первомтакое его значение равно нулю), хранимыйв регистре 4. В блоке 3 суммирования 5 10 15 20 25 30 35 40 45 50 55(в + М)-рядный код преобразуется в -рядный, который по приходу второго синхроимпульса с разрешения потенциала на входе 8 устройства записывается в регистр 4. Одновременно с записью информации в регистр 4 по этому же синхроимпульсу происходит сдвиг информации в регистре 1 на один разряд в сторону...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 1662004

Опубликовано: 07.07.1991

Авторы: Тукаль, Шостак

МПК: H03M 7/12

Метки: двоично-десятичного, двоичный, кода

...3 (при К = 1 со сдвигом на один разряд на один вход и на второй со сдвигом на три разряда в сторону его старших разрядов) поступает однорядный код, сформированный в блоке 5 суммирования (в первом такте его значение равно нулю). Далее с помощью блока 3 суммирования (О + 2)-рядный код преобразуется в Я-рядный, который по приходу второго синхроимпульса с разрешения потенциала на входе 8 устройства записывается в регистр 4. Одновременно с записью информации в регистр 4 по этому же синхроимпульсу происходит сдвиг содержимого регистра 1 на К десятичных разрядов в сторону его старших разрядов, На этом первый такт преобразования заканчивается,Во втором такте работы устройства одновременно с чтением следующих двоичных эквивалентов из блоков 2...

Преобразователь двоично-десятичного кода в двоичный код

Загрузка...

Номер патента: 1725399

Опубликовано: 07.04.1992

Автор: Финаревский

МПК: H03M 7/12

Метки: двоично-десятичного, двоичный, код, кода

...входу элемента НЕ 4. Второй вход элемента 2 И 3 подключен к выходуэлемента НЕ 4 и к первым входам группыэлементов 2 И 12, Выход элемента 2 И 2 подключен к вычитающему синхровходу счетчика 6 и к первому входу элемента 2 ИЛИ 10, Выход элемента 2 И 3 подключен к второму входу элемента 2 ИЛ И 10 и к входу элемента5 задержки, выход которого подключен к строб-входу счетчика 6. Информационныевходы счетчика 6 подключены к входной информационной шине 13. Выходы счетчика 6 подключены к входам дешифратора 7 нуля. Вторые входы группы элементов 2 И 12 подключены к входной шине 2 ИЛИ 11. Первые входы группы элементов 2 ИЛИ 11 подключены к второй (младшие разряды) группе выходов сумматора 9. Выходы старших разрядов сумматора 9 подключены к старшим...

Устройство для преобразования двоично-десятичного кода в двоичный код и обратно

Загрузка...

Номер патента: 1755375

Опубликовано: 15.08.1992

Авторы: Тукаль, Шостак

МПК: H03M 7/12

Метки: двоично-десятичного, двоичный, код, кода, обратно, преобразования

...двоично-десятичных тетрадных эквивалентов для преобразования двоичного кода, двоичные разряды которого обозначены буквами без 55 штрихов а, б, в, г,; и, р. Предполагается,что диапазон преобразуемых двоично-десятичные кодов равен 0 - 39999, диапазон преобразуемых двоичных кодов равен 0-65535. На фиг.2 кружками обведены значения тех двоичных разрядов соответствующих дво 20 ну 71, при преобразовании двоичного кодаичные цифры с выходов элементов И 94-95 и одну двоичную цифру с шины б формирователя 11, на вход одноразрядного двоичного сумматора 18 з - одну двоичную цифру с 5 шины д формирователя 11 на фиг.3, Аналогичным образом подключаются другие входы узла 21 к выходам формирователя 11,Узлы 31 - Зп группы предназначены дляпреобразования...

“преобразователь двоично-десятичного кода 8-4-2-1 в код “два из пяти”

Загрузка...

Номер патента: 1814191

Опубликовано: 07.05.1993

Автор: Яранцев

МПК: H03M 7/00

Метки: 8-4-2-1, два, двоично-десятичного, код, кода, пяти

...пятый разряды и промежуточные выходы . к второму входу четвертого элемента И и к 26-34. На входы 15, 16, 18 и 20 подаются в 15 прямом виде разряды входного кода с весами; соответственно "8", "4", "2" и "1". Навыходы 17 и 19 в инверсном виде. подаются третьему входу первого элемента ИЛИ, второй вход подключен к второму входу третьего элемента И, а выход - к третьему входу первогоэлемента И и к первому входу вторазряды с весами "4" и "2" рого элемента ИЛИ-НЕ, второйвход котороПреобразователь работает в соответст го подключен к выходу четвертого элемента вии с таблицей истинности. И, третий вход - к выходу второго элементаблагодаря введению новых элементов и И и к первому входу третьего элемента ИЛИ- соответствующих соединений сложность НЕ,...