Патенты опубликованные 28.02.1993
Способ рекуперации спиртоэфирных растворителей в адсорбционных установках
Номер патента: 1798772
Опубликовано: 28.02.1993
Авторы: Виденеева, Кочетков, Новодворский, Смирнов, Ягуда
МПК: G05D 27/00
Метки: адсорбционных, растворителей, рекуперации, спиртоэфирных, установках
...тем самым эфир вытесняют из адсорбента плавно до содержания его в конденсате 0,5,При достижении концентрации содержани 4 эфира в конденсате 0,5 вычислительное устройство изменяет положение отсечного клапана 13, который перекрывает трубопровод 10 и, таким образом, прекращает подачу конденсата в приемную емкость 11. После чего вычислительное устройство изменяет первоначальное положение регулирующего клапана 8 и, тем самым, увеличивает подачу острого пара с температурой 120 С по трубопроводу 9 в адсорбер, начинают процесс удаления спирта из адсорбента в виде спиртового раствора, Спиртоводный раствор по трубопроводу 14 из адсорбента начинает поступать в приемную емкость 15 для хранения спиртоводного раствора. Вычислительное устройство...
Оптоэлектронное устройство измерения энергетического спектра изображений
Номер патента: 1798773
Опубликовано: 28.02.1993
Авторы: Богданов, Гришин, Зверев, Квартальнов
МПК: G06E 3/00
Метки: изображений, оптоэлектронное, спектра, энергетического
...элемент 5 и кольцевой фотоприемник 6, а также блок задания уровня 7, блок вычитания 8, сумматор 9 и усилители 10, входы которых подключены к выходам кольцевых элементов фотоприемника, а выходы к соответствующим входам сумматора 9, выход которого подключен к входу уменьшаемого блока вычитания 8, вход вычитаемого которого подключен к выходу блока задания уровня 7, а выход - к входу модулятора 2.Устройство работает следующим образом, Световой поток от источника 1 проходит через модулятор 2, фильтр 3, коллиматор 4 и дифрагированный на изображении в соответствии с распределением пространственных частот собирается Фурье-преобразующим элементом 5 в плоскости кольцевого фотоприемника 6, каж,лое полукольцо которого осуществляет...
Стабилизатор постоянного напряжения
Номер патента: 1798774
Опубликовано: 28.02.1993
Авторы: Коломийченко, Черный
МПК: G05F 1/56
Метки: постоянного, стабилизатор
...прямоугольное переменное напряжение компенсации, причем на первом крайнем выводе общейобмотки регулирующего органа 1 прямоугольное переменное напряжение компенсации каждый первый полупериодположительно, каждый второй полупериод- отрицательно, а нэ втором крайнем выводе общей обмотки наоборот - каждый первый полупериод отрицательно, каждыйвторой полупериод положительно, поскольку полуобмотки включены встречно. Ус-: ройство управления 3 воздвйствувт нэуправляемце электронные ключи 5 и 6 коммутатора 4 так, что каждый первый полупериод управляемый электронный ключ 5,подключенный к первому крайнему выводу,общей обмотки регулирующегооргана 1, открыт, а каждый второй полупериод закрыт,в то время как управляемый электронныйключ 6, подключенный...
Устройство для ввода-вывода информации
Номер патента: 1798775
Опубликовано: 28.02.1993
Авторы: Игнатьев, Ионова, Половинкин, Пугачев
МПК: G06F 13/00, G06F 3/00
Метки: ввода-вывода, информации
...в единичное состояние, разрешая прохождение сигнала "Пуск" с входа 22 устройства из ЭВМ на вход 25 блока синхронизации 8, а также подготавливает элемент И 19 к выдаче информации с регистра 16 последовательным кодом в канал связи.После занесения выводимой информации в регистр 16 из ЭВМ поступает сигнал "Пуск", который запускает блок синхронизации 8: Синхроимпульсы с выхода 27 поступают на выход 33 синхроим пульсов устройства, назначение которых такое же. как в режиме "Ввод", а также на регистр 16, осуществляя последовательный сдвиг информации и выдачу ее на выход 35 устройства,После подсчета, определенного количества синхроимпульсов счетчиком 10, дешифратор 11 вырабатывает сигнал окончания подсчета, который, пройдя через одновибратор 13....
Устройство для ввода информации
Номер патента: 1798776
Опубликовано: 28.02.1993
МПК: G06F 3/02
Метки: ввода, информации
...в 1-4-й разряды регистра 26, сдвигается в 1-4-й разряды регистра 27. Одновременно этот код по информационной последовательной шине 15 поступает на вход регистра 6, размещенного в ЗВМ. Прием этого кода в регистр 6 осуществляется тактовыми импульсами, поступающимипо шине 14 с выхода элемента И-ИЛИ-НЕ 25. При нажатии очередной клавиши на клавиатуре 1 происходит продвижение кода в регистрах 26 - 28 и регистре 6 ЭВМ с записью в эти регистры кода очередной клавиши, Таким образом, последовательным нажатием соответствующих клавиш записывается в регистр 6 ЭВМ код необходимой разрядности,К выходным шинам 13 регистров 27,28 подключен блок 5 индикации, который позволяет визуальна контролировать например, на лампах или семисегментных...
Сумматор по модулю три
Номер патента: 1798777
Опубликовано: 28.02.1993
Авторы: Дорожинский, Супрун
МПК: G06F 7/49
...следующим образом.Суммируемые операнды Х и У задаютсядвухразрядными двоичными кодами Х=х 1 х 2, У = уг,у 1, Где х 1,у 1 - младшие разряды 20операндов, а Х 2,У 2 - старшие разряды соответствующих операндов, т.е. Х = х 1+ 2 х 2 и У= 3 и тем фактом, что в заявляемом сумматоре по модулю три предусмотрена возможность использования неприводимыхзначений операндов, каждый операнд может принимать значения 0(00), 1(01:, 2(10) и3(11). Результатом работы сумматора по модулю три является операнд 7, заданныйдвухразрядным кодом Е = г 2 г 1, где 7 = г 1 4+2 гг,На входы 6,7 подаются значения младших разрядов операндов х 1 и у 1 соответственно; на входы 8,9 - значения старшихразрядов операндов х 2 и у 2 соответственно;на выходе 10 реализуется младший...
Формирователь переноса
Номер патента: 1798778
Опубликовано: 28.02.1993
Автор: Курочкин
МПК: G06F 7/50
Метки: переноса, формирователь
...разряда Формирователя, у рассматриваемого разряда Формирователя открыты четвертый 20 и пятый 21 МДП-транзисторы п-типа, закрыты четвертый 15 и пятый 16 МДП-транзисторы р-типа, на входе элемента НЕ 22 устанавливается уровень "О", а на выходе 5 переноса данного разряда Формирователя - "1", Если же на первом 6 и втором 7 входах управления данного разряда фрмирователя установлены состояния "1" и "О", соответствующие режиму передачи сквозного переноса соседнего младшего разряда формирователя, у рассматриваемого разряда Формирователя четвертый 15 МДП-транзистор р-типа и пятый 21 МДП- транзистор и-типа закрыты, пятый 16 МДП- транзистор р-типа и четвертый 20 МДП-транзистор и-типа открыты, на вход элемента НЕ 22 через третьи МДП-транзисторы 14...
Устройство для воспроизведения логарифмических функций
Номер патента: 1798779
Опубликовано: 28.02.1993
Автор: Пульный
МПК: G06F 7/556
Метки: воспроизведения, логарифмических, функций
...А на суммирование (А - основание логарифма), В качестве датчика кода могут быть использованы различные технические решения на О пример, ключи, переключатели и т.д,), Выход элемента задержки 5 соединен.с установочными входами сумматора 3 так, что каждым выходным импульсом устройства в сумматор 3 записывается число(2 - 1), где К 35 - число триггеров сумматора 3.В исходном состоянии в счетчике 1 записано число 2 - Аи в сумматоре паралклельного типа 3 - (2 - А - 1).Устройство работает следующим обра Озом, Каждый импульс входной последовательности Х записывается в суммирующий счетчик 1 и посредством датчика кода 2 параллельным кодом записывает число А в сумматор 3, С поступлениенна вход устройства А импульсов последовательности Х навыходе...
Генератор случайных чисел
Номер патента: 1798780
Опубликовано: 28.02.1993
Авторы: Боев, Лысенков, Назипов, Филюстин
МПК: G06F 7/58
Метки: генератор, случайных, чисел
...4 поступает первый импульс и переводит его в состояние "1". Этот же импульспоступает на вход элемента 40 задержки, Свыхода счетчика 4 числа у = 1 поступает вблок 23 умножения и вычитатель 27. В последнем происходит вычисление у. - 1, Результат поступает в блок 12 умножения,В блоках 23 и 12 умножения происходитсоответственно вычисление произведенийЦ и Щ), результаты поступают соответственно в сумматоры 22 и 13, В сумматорах 22и 13 в зависимости от настройки происходит соответственно вычисление сумм илиразностей хо ." Ье и хо + Щ - 1), которые поступают соответственно в блоки 28, 29 и 35,36 возведения в степень, Кроме того, результат хо + п 1 с выхода сумматора 22 поступает на информационный вход ключа 20.К этому моменту времени на...
Микропрограммное устройство управления
Номер патента: 1798781
Опубликовано: 28.02.1993
Авторы: Андреасян, Кучукян, Саркисян, Шароян, Шукурьян
МПК: G06F 9/22
Метки: микропрограммное
...бита, что и является адресом возврата см. фиг.3). Сигнал с выхода 52 коммутатора адреса поступае 1 на управляющий вход 57 регистра адреса, и вместе следующего адреса с выхода мультилексора адреса, в регистр адреса поступает по входу 58 значение адреса возврата с выхода 53 коммутатора адреса. После этого продолжается обычная последовательность работы устройства, когда в каждом цикле дарес.очередной микрокоманды с выхода мультиплексора адреса поступает в регистр адреса,В предложенном устройстве выполняются как микропрограммы процессора, так и микропрограммы связи с каналами (канальные. микропрограммы) ЭВМ. Для выполнения канальных микропрограмм ЭВМ предусмотрены регистры адресов каналов 6.1-6,п, где и - количество каналов, началь. ные...
Устройство для распределения заявок по процессорам
Номер патента: 1798782
Опубликовано: 28.02.1993
МПК: G06F 9/46
Метки: заявок, процессорам, распределения
...и К-йпроцессоры, от которых зафиксированысигналы готовности соответственно в первом и К-м разрядах регистра 7,Работа устройства до момента поступления сигнала отказа от 1-го процессорааналогична рассмотренной выше, После поступления сигнала отказа от 1-го процессорав 1-й разряд регистра 8 на выходе элементаИ 13 формируется нулевой сигнал. Этим сигналом закрываются элементы И 9, И 21 и И22 и открываются по инверсным входам элементы И 10.и И 24.Отрицательным перепадом с выходаэлемента И 13 запускается одновибратор18, импульсом с выхода которого подтверждается единичное состояние триггера 17..Единичным сигналом с выхода 1-го разряда регистра 8 обеспечивается формирование единичного сигнала с выхода (1-1)-го.элемента запрета 12,...
Устройство для распределения заданий процессорам
Номер патента: 1798783
Опубликовано: 28.02.1993
Авторы: Гудас, Елынин, Терсков, Чичев
МПК: G06F 9/46
Метки: заданий, процессорам, распределения
...возможностей процессоров осуществляется вблоке 4 памяти, ячейка которого 4 Ц содержит" 1", если )-й процессор способен выполнить функцию 5 ь в противном случае в нейнаходится "О",Рассмотрим более подробно процессраспределения запросов, выставляемыхабонентами на соответствующие входы 13.510 15 20 25 55 При 1-м состоянии счетчика 5 через. мультиплексор 1 к выходу 14 подключается кодовый вход 13 запроса от М-го абонента, Код о запрашиваемой функции б с выхода мультиплексора 1 подается на адресный вход строки блока 4 памяти и на вход мультиплексора 3, на вход адреса столбца блока 4 памяти подается код с выхода счетчика 6, Если процессор, соответствующий содержимому счетчика 6, способен выполнить запрашиваемую функцию, то на...
Устройство для контроля цифровых блоков
Номер патента: 1798784
Опубликовано: 28.02.1993
Авторы: Ибрагимова, Мансуров, Паранина
МПК: G06F 11/00
...сигнатура правильная, импульс переполнения счетчика 11 пройдет через второй элемент И 12 и поступит через элемент ИЛИ 14 на установку выходного триггера 16 в единичное состояние. Через некоторое время, определяемое элементом задержки 27, сигнал переполнения счетчика 11 пройдет через элемент И 17 и установит счетный триггер 9 в единичное состояние, кроме того, импульс переполнения счетчика 11 установит триггер б в нулевое состояние. Единичный потенциал с инверсного выхода триггера 6 переведет выходы блока 4 в высокоимпедансное состояние и откроет элементы И 5 группы. Нулевой потенциал с прямого выхода триггера б поступит на вход контролируемого блока 18, тем самым группа двунаправленных. выводов контролируемого блока 18 будет...
Устройство для контроля мультиплексора
Номер патента: 1798785
Опубликовано: 28.02.1993
МПК: G06F 11/00
Метки: мультиплексора
...с помощью элементов второй 6 группы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ сисходным кодом, 8 случае несовпаденияэтих кодов в любом разряде, обусловленномкоротким замыканием или обрывом одногоили нескольких информационных входовили несоответствием коммутации информационного входа заданному счетчиком 4 науправляющих входах мультиплексора 13 ад. ресу, на выходе соответствующего элементавторой б группы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ формируется единичный сигнал,проходящий через элемент 9 ИЛИ и устанавливающий триггер 10 в единичное состо.яние. В результате этого на вход блока 11индикации поступает единичные сигнал иблок 11 индикации индицирует неисправность мультиплексора, а на второй вход элемент 2 И - низкий потенциал, запрещающийпрохождение...
Устройство контроля группы цифровых блоков
Номер патента: 1798786
Опубликовано: 28.02.1993
Автор: Чернега
МПК: G06F 11/26
Метки: блоков, группы, цифровых
...линейным трансформаторам, используемых в модемах типа УПС - 2, 4 ТЧ. Входное и выходные сопротивления блока согласования составляют 600 Ом, а коэффициент передачи от выхода имитатора канала до входа соответствующего модема равен 1.Элемент ИЛИ-НЕ 6 вырабатывает синхросигналы нэ основании импульсов, поступающих с контролируемых модемов по цепям стыка С 2 - 115 "Синхронизация элементов принимаемого сигнала". Каждый модем переключает состояние цепи из высокого уровня в низкий в середине принимаемого единичного элемента. Поэтому синхроимпульсы должны формироваться в моменты времени, когда состояние цепей 115 всех модемов принимает низкий уровень, то есть согласно логическому уравнению у = х 1 + х 2 ++ хл, где у. - выход элемента ИЛИ-НЕ,...
Устройство для контроля неисправностей
Номер патента: 1798787
Опубликовано: 28.02.1993
Авторы: Галинин, Панков, Танасейчук
МПК: G06F 11/26
Метки: неисправностей
...информационные вы 20 используемых регистров и содержимое блока ПЛМ 38,В таблице представлены четыре микропрограммы (содержимое блока 38) работы устройства по фиксации адреса и данных в ходы третьего и четвертого выходных регистров соединены соответственно с первым и вторым йнформационными входами мультиплексора искажения, управляющий вход которого подключен к информационному цикле чтения задатчиком на интерфейсе выходу входного рЕгистра данных, выход ИУС (1), адреса и данных в цикле записиадреса в любом цикле и данных в любомцикле,Формула изобретения мультиплексора искажения соединен с информационным входом регистра искаженных данных, информационные входы разрядов "Разрешение прерывания", "Нэ 30 чало оаботы" регистра состояния...
Устройство для сопряжения процессора с памятью
Номер патента: 1798788
Опубликовано: 28.02.1993
Автор: Бессмертный
МПК: G06F 13/00
Метки: памятью, процессора, сопряжения
...формируется счетчиком 67, выходы этого счетчика подключены к дешифратору 59, настроенный на код длительности посылки и, когда на выходе счетчика 67 достигнет этого значения, то дешифратор 59 выдает сигнал в шину "КП", свидетельствующий об окончании посылки, т,е, об окончании процесса обмена памяти и процессора,Дешифраторы 57, 58 настроены на кодовое состояние счетчиков 1, 2, соответственно, состояние которых указывает на невозможность дальнейшего участия блоков памяти в приеме информации в связи с тем, что их обьем исчерпан, Сигналы с выхода дешифраторов 57 и 58 через соответствующие формирователи 62, 63 воздействуют на распоеделители 8, 9 для подключения очередных блоков по указанной выше схеме их подключения,Процесс записи информации...
Устройство для ввода информации
Номер патента: 1798789
Опубликовано: 28.02.1993
Авторы: Байков, Кислинский, Фомичева
МПК: G06F 13/00
Метки: ввода, информации
...синхронный запрос, поступающий на вход 27 устройства, отсутствует, то благодаря разрешению на втором входе элемента И 9 на выходе зле10 15 20 повышения быстродействия устройства, в25 него введены четвертый и пятый триггеры, третий и четвертый элементы И-НЕ, второй 30 ройства, выход второго элемента И соеди 35 нен с синхровходом четвертого триггера, информационный вход которого подключен 40 45 50 мента в этом же такте СИ образуется подсинхронизированный запрос в память, поступающий на выход 26 устройства.Если же после установки в "1" триггера6 окажется, что поступил синхронный запрос, то по второму входу элемента блокируется выдача на выход 26 устройства и,кроме того, блокируется прием в триггер 6и регистр 2, что обеспечивает...
Устройство для сопряжения вычислительной машины с каналами связи
Номер патента: 1798790
Опубликовано: 28.02.1993
МПК: G06F 13/00
Метки: вычислительной, каналами, связи, сопряжения
...данных 10 из вычислительной машины, Запись информации сопровождается сигналам на входе 12.При этом на входах 17 приемопередатчиков 2 могут присутствовать или отсутствовать синхроимпульсы от абонентов соответствующих каналов связи, При наличии сййхроимпульсов последние поддерживают в единичном состоянии триггеры 8 первой группы, несмотря на периодический сброс в нулевое состоянйе сигналом с выхода элемента ИЛИ 7,В противном случае, т,е. при отсутствии или пропадании синхроимпульсов на входе 17, триггер 8 первой группы соответствующего канала останется в нулевом состоянии,Состояние выходов триггеров 8 транслируется на вторые триггеры 9, выходы которых присоединены к входу установки признака "Готовность абонента" 16 в регистре состояния...
Устройство для сопряжения интерфейсов
Номер патента: 1798791
Опубликовано: 28.02.1993
Автор: Фойда
МПК: G06F 13/00
Метки: интерфейсов, сопряжения
...30 35 40 50 усбайства первого стартового импульса (момент 10, положительный импульс) на выходе элемента 1 появляется низкий уровень, который устанавливает триггер 15 в единичное состояние. По переднему фронту положительного перепада нэ своем входе срабатывает формирователь 12, на выходе которого появляется узкий отрицательный импульс, который устанавливает в единицу триггер 19, а также. пройдя через элемент 21, устанавливает делители числа импульсов 13, 14 в нулевое состояние и, пройдя через элемент 20, подтверждает состояние "ноль" регистров 8, 10. Высокий потенциал с выхода триггера 15, поступая на вход элемента 26, разрешает прохождение через этот элемент импульсов с генератора 5 на вход делителя 13. Делитель 13 начинает считать...
Устройство для контроля интерфейса ввода-вывода
Номер патента: 1798792
Опубликовано: 28.02.1993
Авторы: Высоцкий, Клим, Шаров, Швед
МПК: G06F 11/00, G06F 13/00
Метки: ввода-вывода, интерфейса
...код сигналов текущего состояния интер- . фейса поступает на вход дешифратора 3, Если код сигналов состояния интерфейса, поступаюЩий с выхода регистра 1, соответствует нормальной последовательности обмена, то на первом выходе дешифратора 3 сохраняется нулевой сигнал, поступающий на вход элемента ИЛИ 18, на выходе которого также сохранится нулевой сигнал, Установка триггера 23 также отсутствует, Кроме этого, на втором выходе дешифратора 3 появится код константы, который подается на второй вход схеы 12 сравнения и определяет интервал времени, втечение которого допускается отсутствие изменения . состояния сигналов интерфейса, на третьем выходе дешифратора 3 устанавливается сигнал, разрешающий подсчет сигналов временньх меток с выхода...
Устройство для сопряжения двух эвм
Номер патента: 1798793
Опубликовано: 28.02.1993
Авторы: Гришуткин, Костылев, Кримец, Николаенко, Новиков, Якимов
МПК: G06F 13/14, G06F 15/16
Метки: двух, сопряжения, эвм
...на второй входэлемента 85 И. Триггер 84 перебрасываетсяв нулевое состояние и с его выхода. снимается сигнал низкого уровня, который именуется "Готовность приема" синхронизацияприема при отсутствии электрической связимежду сигналами на входах 4 и б осуществляется программно через программируемый интерфейс б последовательной связи,При появлении информации и при наличиизапроса программируемого интерфейса б о приеме, выдаваемой по цепи 5, узел 12 формирует в ответ сигнал "Готовность приема",выдаваемый в программируемый интерфейс 6, Таким образом, по наличию сигнала на выходе б программируемый интерфейс 6 узнает о присутствии в цепи 4 узла 12 передаваемых данных, т,е, таким образом осуществляется определение момента (синхронизация)...
Устройство для синхронизации работы двух процессоров с общим блоком памяти
Номер патента: 1798794
Опубликовано: 28.02.1993
МПК: G06F 13/18
Метки: блоком, двух, общим, памяти, процессоров, работы, синхронизации
...34 и 36,записи информации в устройство 25 со входов 45 и 50 и выбора элементов И 37 и 39 совходов 43 и 48, связанных с интерфейсамисоответственно первого и второго процессоров,Переключение выходов триггеров 7 и о,соединенных с выходами 22 и 21 прерывания устройства в активное состояние, вызывает прерывание основной программысоответствующего процессора и переход навыполнение программы прерывания поданному уровню,Изменение состояния выходов триггеров 8 и 10 производится следующим обра 20 зом, На их информационные входыпоступают сигналы с выходов элементов И5 и 6, вторые входы которых соединены совторыми информационными выходами шинных формирователей 1 и 2 соответственно,Прохождение активных сигналов с данных выходов шинных...
Ячейка однородной вычислительной структуры
Номер патента: 1798795
Опубликовано: 28.02.1993
Авторы: Дычаковский, Кузьмин, Стрельченок, Шостак
МПК: G06F 15/00
Метки: вычислительной, однородной, структуры, ячейка
...импульса напрякения, 25поступающего через программный входУВП в режиме выполнения команд, Это приводит к тому, что управляющие. сигналы, поступающие из регистра команд 5 навыходные коммутаторы 21, 22, блокируются, а управление работой выходного комму. татора 23 осуществляется счетчиком 16.Содержимое счетчика 16 меняется под воздействием импульсов, поступающих по программному входу.5, В этом случае время 35взаимодействия абонентов через ВЯ ОВСопределяется промекутком между импульсами, поступающими по программному входу 5, Сброс этого режима осуществляетсяпервым тактовым импульсом по входу 7 в 40режиме программирования,Формула изобретенияЯчейка однородной вычислительнойструктуры, содержащая два входных коммутатора, коммутатор...
Система коммутации устройств обработки информации
Номер патента: 1798796
Опубликовано: 28.02.1993
Авторы: Бобков, Коновалов, Кудряшов, Петров, Полковников
МПК: G06F 15/16
Метки: информации, коммутации, устройств
...и нулевым состоянием триггера 26 прерывания в соответствующем устройстве 6 управления обменом, При поступлении в систему нового, более приоритетного, запроса от любого другого абонента на выходе первой схемы 22 сравнения приоритетов будет выработан сигнал логического нуля, который переведет триггер 20 в нулевое состояние, Первая группа 14 элементов И окажется закрытой, и выдача кода маршрута через одноименные выходы устройства 6 управления обменом на шину 9 управления будет заблокирована. В результате произойдет разрыв соединения между взаимодействующими абонентами 2. Одновременно сигналом логического нуля с выхода триггера 20 маршрута снимается запрет на установку триггера 26 прерывания и запускается узел 25 формирования сигналов...
Многопроцессорная система
Номер патента: 1798797
Опубликовано: 28.02.1993
Авторы: Гаврилов, Гончаренко, Дорожкин, Жабин, Ишутин, Макаров, Савченко, Ткаченко
МПК: G06F 15/16
Метки: многопроцессорная
...линии запрет ПД между процессорнь 1 ми блоками 1,1 и 1,2 появится при этом низкий уровень, который через элементы 7,2 и 8,2 откроет дешифратор 9,2. При этом на информационном входе второго триггера 6.2 установится низкий уровень. Но сигнал ППД 2 на входе процессорного блока 1.2 не появится, так как низкий уровень нэ тактирующем входе второго триггера 6,2 (СИА 1) запрещает запись в него, По окончании обмена процессорный блок 1,1 сбрасывает сигналы ТПД 1, СИА 1, На выходе второго триггера 6,1 сбрасывается, а на выходе второго триггера 6,2 устанавливается сигнал ППД.Элементы задержки 8.1,8,М служат для задержки сигналов, открывающих дешифраторы 9,19,М на время, достаточное для переключения первых триггеров 4,1,4,Й, Необходимость такой...
Многомашинная вычислительная система
Номер патента: 1798798
Опубликовано: 28.02.1993
Авторы: Гаскель, Исаев, Ткачева
МПК: G06F 15/16
Метки: вычислительная, многомашинная
...- тот же сигнал из ЭВМ, являю 40 щейся "соседом справа" для проверяющегоблока 1,Т,е. для блока 11 проверяющей будетблок 14, а ее соседом справа - блок 1 з, поэтому на первом и втором входах элемента45 И-НЕ 9 блок 11 будут сигналы "Контрольныевыходы" 19 и 18 соответственно. ЭлементИ-НЕ 9 сработает по единичному сигналу."СРВ" 13, который вырабатывается ЦП контроля системы после сигнала СНК 14 через50 некоторый промежуток времени, достаточный для того, чтобы все блоки 1 успели проверить друг друга и выставить бит контроляв РгВ 3.Если, например, блок 11 неисправен, а55 блок 1 з("сосед справа") для блока 14(исправен, то на первый вход элемента И-НЕ 9. блока 11 поступит лог, "0", а на второй -лог.1, При поступлении сигнала СРВ 13...
Многопроцессорная вычислительная система
Номер патента: 1798799
Опубликовано: 28.02.1993
Авторы: Вдовиченко, Кишенский, Панова, Христенко
МПК: G06F 15/16
Метки: вычислительная, многопроцессорная
...подсчитывающего число хранящихся в блоке 2 50 заявок. Если же в триггере 25 признак равен"0", сигнал на выходе блока 6 отсутствует, т.е, заявка игнорируется.Блок памяти 1 работает как кольцевойбуфер. Считывание из него очередной заяв ки осуществляется по сигналу запроса процессора 2 (первого). Адрес считываемой ячейки определяет счетчик 11 адреса считывания, одновременно его содержимое инкрементируется при считывании, а содержимое счетчика 10 декрементируется. Считывание очередной заявки осуществляется в том случае, если в блоке 1 имеется хотя бы одна заявка. Если заявок нет, с выхода обнуления счетчика заполнения 10 формируется положительный сигнал, запрещающий прохождение сигнала запроса на блок памяти 1. При запрете на...
Отказоустойчивая вычислительная система
Номер патента: 1798800
Опубликовано: 28.02.1993
МПК: G06F 15/16
Метки: вычислительная, отказоустойчивая
...равно ли содержимое ячейки М коду конца инструкции ЕКИ. Если КЕКО, топеременной А присваивается значение А+2и алгоритм повторяется начиная с точки"М 2". Если йЕИО, то номер инструкциисравнивается с номером К последней инст-рукции,ПриФ К, переменнойприсваиваетсязначение +1 и алгоритм повторяется с точки"МЗ", При= К ВУ 1 выходит из режимадоступа в память, снимая сигналы ЗМ иТДП. После чего ВУ 1 выходит из режимапрерывания, и все исправные ВУ продолжают работу в соответствии с измененной инструкцией,Таким образом, после отказа ВУ 1, егопрограмму будет выполнять соседнее исправное младшее по приоритету ВУ 1.Кроме того, при отказе ВУ 1 с соответствующего выхода 21 признака отказа устройства 2 контроля через линию 15 признакаотказа...
Устройство для реконфигурации многопроцессорной системы
Номер патента: 1798801
Опубликовано: 28.02.1993
МПК: G06F 11/20, G06F 15/16
Метки: многопроцессорной, реконфигурации, системы
...отказа в последнем будет сформирован код, соответствующий каналу 1, который с выхода 24 отказа выставил на вход 28 блока 2 свой сигнал отказа. После этого с выхода 29 синхронизации блока 2 сигнал синхронизации запишет в триггер 15 "0". СИгналом низкого уровня с единичного выхода триггера 15 будет закрыт элемент И 11. Этот же сигнал поступит на коммутационный выход 25, который отключит входы и выходы отказавшего процессора от системной шины. Сигналом высокого уровня с нулевого выхода триггера 15 закрывается элемент ИЛИ-НЕ 5, отключая сигнал отказа отказавшего процессора от входа 19 канала 1,По программе обслуживания (см. фиг, 3)прерывания по отказу процессор считывает с выхода 27 устройства из блока 2 код йо отказа, который...