Золотовский

Страница 4

Процессорный модуль однородной вычислительной структуры

Загрузка...

Номер патента: 1345207

Опубликовано: 15.10.1987

Авторы: Золотовский, Карпенко, Коробков, Степанян

МПК: G06F 15/00

Метки: вычислительной, модуль, однородной, процессорный, структуры

...па сигналу 14 происходит увеличение адреса на единиЕуВ четвертом такте включается коммутатор 4, подаются сигналы 5 и б и сигнал приема на один из операционных узлов. Считывание из памяти данных операнды заносятся в регистрыоперационного узла. Запуск операциипроизводится па заднему фронту сигнала приема данньгх,В пятом такте адрес из регистра 2 Б 13 переписывается в регистр 12.В шестом такте результат из апера -ционного узла записывается в память данных, причем коммутатор настраивается так, что одна из шин, первая или вторая, подключается одновременна к входам блоков 5 и б. Подачей сигналов 5, и 6. результат по адресу А 2 записывается как в блок 5, так и в блок 6. Одновременно с записью результата считьвается новая команда и...

Устройство для обработки чисел в избыточном последовательном коде

Загрузка...

Номер патента: 1330629

Опубликовано: 15.08.1987

Авторы: Золотовский, Коробков

МПК: G06F 7/64, G06J 1/02

Метки: избыточном, коде, последовательном, чисел

...16, где происходит сложение старших разрядов функции Г;, и приращения рГ,.1В блоке 17 записана таблица перемножения цифр в избыточной четверичной системе счисления. Полученное произведение имеет два разряда. Старший рязряд поступает непосредственно на блок 21, а второй разряд через элементы задержки 18, 19 и 20. В блок 21 записана таблица слоения трех цифр. Третья цифра есть цифра остатка, поступающего иэ регистра 26. Ре" зультат сложения трех цифр есть двухраэрядная сумма, старший разряд которого поступает на сумматор 25 непосредственно, а мпадший разряд через элементы задержки 22, 23 и 24. В сумматоре 25 происходит сложение старшего текущего разряда и младшего предыдущего ряэряда. Полученный самый старший разряд является разрядом...

Устройство для деления двоичных чисел

Загрузка...

Номер патента: 1325466

Опубликовано: 23.07.1987

Авторы: Золотовский, Коробков

МПК: G06F 7/52

Метки: двоичных, деления, чисел

...сдвигом на два разряда в сторону старших разрядов. На вход сумматора 1 поступают значения разрядов частного Х= 0; +2, +4 в обратном коле, сумматор 17 не содержит 5Устройство для деления двоичных чисел,содержащее регистры делимого, делителя и частного, два сумматора, коммутатор, причем вход делимого устройства является первым информационным входом регистра де лимого, вход делителя устроиства являетсяинформационным входом регистра делителя, выход регистра частного является выходом результата устройства, отличающееся тем, что, с целью расширения функциональных возможностей за счет выполнения операции деления для чисел с произвольными знаками и уменьшения аппаратных затрат, в устройство введены блок памяти, четыре элемента 2 И - 2 ИЛИ, три...

Устройство для решения систем алгебраических уравнений

Загрузка...

Номер патента: 1324036

Опубликовано: 15.07.1987

Авторы: Горюнов, Золотовский, Коробков

МПК: G06F 17/12

Метки: алгебраических, решения, систем, уравнений

...указанного ВЭ позволяет начать фор мирование новой частичной невязкн. Разрешение работы второй ячейки осуществляется подачей на управляющий вход вычислительных элементов серии импульсов со второго выхода группы 42. Эта серия подобна серии с перво" го выхода группы 42 и сдвинута на два разряда. Во втором ВЭ первой группы формируется новое значение частичной невязки. Работает ВЭ аналогично описанному. Проходя последовательно через вычислительные элементы строк, частичные невяэки на выходах последних вычислительных элемен 3 132403цифр избыточной четверичной системы счисления. Здесь использованы два вида кодирования: вспомогательное, содержащее следующие цифры 0,1,2, -1,(, и основне кодрани, содержащее шесть цифр 0,1,2,3,-12В качестве...

Устройство для извлечения корня из суммы квадратов трех чисел

Загрузка...

Номер патента: 1322269

Опубликовано: 07.07.1987

Авторы: Золотовский, Коробков

МПК: G06F 7/544

Метки: извлечения, квадратов, корня, суммы, трех, чисел

...Б; в предположении, что г-ый разряд ПЛ, равен 1 со знаком минус.1В сумматоре 15 сформируется суммаг8= Х +У +г-П,По затухании переходных процессов подается сигнал Са на вход 20. Если ЯО, триггер 17 остается в единичном состоянии Игу = 1). Если БО, в триггер 17 запишется инверсия знака суммы 51 т,е. он перейдет в нулевое состояние Игэ, = О). По затухании переходных процессов, вызванных сигналом С , цикл завершается. На вход 8 подается следующий сигнал С, и выполняется следующий цикл. После выполнения (и+2)-го цикла в триггере 17 будет записан младший разряд функции Р, в регистре 7 - остальные разряды.Формула изобретенияУстройство для извлечения корня из суммы квадратов трех чисел, содержащее пять регистров, три сумматора, четыре...

Вычислительное устройство

Загрузка...

Номер патента: 1319022

Опубликовано: 23.06.1987

Авторы: Золотовский, Коробков, Ширванян

МПК: G06F 7/38

Метки: вычислительное

...например, сдвиг на "25" разрядов вправо и считывая информацию, начиная с 30 "32" разряда по "63", получим исходное число, сдвинутое на "7" разрядов влево. Эту операцию выполняеткоммутатор 1 по сигналу с входа 14.Если первые восемь разрядов равнынулю, то на прямом выходе схемы 2сравнения формируется логическаяединица, на инверсном - логическийноль. На схеме 3 сравнения анализируется следующая группа из восьми ,10 разрядов. Если она не нулевая, тона выходе схемы сравнения с нулемформируется логический ноль. В результате формируются сигналы, запре.щающие считывание из блоков 11 и12, и на элементе И 5 формируетсясигнал, разрешающий считывание изблока 10.Параметр сдвига формируется аналогично описанному за тем исключением, что...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1310900

Опубликовано: 15.05.1987

Авторы: Золотовский, Коробков, Степанян

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...того, что адрес блока 7 памяти не изменяется, а наращивается счетчик 4. В результате считываются несколько ассоциативных признаков, по которым происходит выборка различных данных из поля данных.Подрежим выбора данных из поля с разными ассоциативными признаками и формирование поля обработанных данных.В этом случае выбор следующего данного происходит только после обработки предыдущей информации и записи результата в регистр 14. Запись в регистр 14 происходит следующим образом. Из блока 8 памяти считывается ассоциативный признак, который, управляя группой элементов И 17, формирует сигналы записи в требуемые разряда регистра 14. Одноврем енно с записью в регистр 14 подается сигнал на вход 6 и та же операция производится со следующим данным...

Устройство для возведения в квадрат в избыточном коде

Загрузка...

Номер патента: 1307457

Опубликовано: 30.04.1987

Авторы: Золотовский, Коробков

МПК: G06F 7/552

Метки: возведения, избыточном, квадрат, коде

...2729 соответственно. Вход 35 устройства управляет входом управления записью в регистры 30 - 34. Одноразрядный четверичный регистр представляетсобой обычный трехразрядный двоичный 10регистр. Выходы сумматоров 25 и 26.являются выходами устройства 36,Устройство работает следующим образом,В исходном состоянии регистры 1, 1530 - 34 обнулены, Перед началом операции на.вход 2 подается число, возводимое к вадрат Х, которое по сигна"лу записи, поступающему на вход 3,записывается в регистр 1 старшими 20разрядами слева, С помощью логических элементов НЕ 5 - 15 И 10 - 14и 16 и БПП 7 - 22 формируется 1-йчастичный квадрат, который непосредственно (из БПП 21 и 22) или через 25БПП 18 - 20 и сумматоры 25 - 29 поступает на регистры 30 - 34 со...

Матричное устройство для решения уравнений в частных производных

Загрузка...

Номер патента: 1302276

Опубликовано: 07.04.1987

Авторы: Золотовский, Коробков

МПК: G06F 7/64

Метки: матричное, производных, решения, уравнений, частных

...пять тактов старший разряд Ц к поступает на блок 2 г,куда на другйе входы поступают. величины с сумматора 3 соседних ячеек.Аналогично через пять тактов формируется величина Ц на выходе суммаггктора 3 и т.д. до последнего блока2 ш и сумматора Зш, где формируетсявеличина Ц. Если ш итерации недостаточно, то полученное значение можновновь запускать на первый блок 2 прииусловии, что ш - , в противном случае необходимо полученное на выходезначение 11задержать до прохождения всех и разрядов через блок 2и сумматор 31, При достижении требуемого числа итерации вычисления заканчиваются,На фиг. 2 приведена схема дифференцирующего устройства и сумматора,работающих в избыточной системесчисления,Блок 2 работает следующим образом,Узлы памяти таблицы...

Устройство для вычисления элементарных функций

Загрузка...

Номер патента: 1298740

Опубликовано: 23.03.1987

Авторы: Золотовский, Коробков, Ширванян

МПК: G06F 7/544

Метки: вычисления, функций, элементарных

...б, где1 4 ьхгхранятся значения поправок - ( )20хаПо сигналу 8.4 в регистр 8 с адресом,равным нулю (8. 1 = 0), запишется зна 4 дхчение произведения . По сигналамо 258,2 и 8.3 из регистров с нулевым ад 4 дхресом произведение поступаетхочерез шины 13 и 14 на первый и второйвходы умножителя 3; по сигналам 3.14 дхи 3.2 величина записывается во 4 ьхего регистры. Произведение ( )опо сигналу 3.3 поступает на первыйвход блока 7 через шину 13. Блок 7подготовлен к выполнению операции- (В-А) сигналами 7.3, 7.4, 7.5 = О,1, 1. По сигналу 7, 1 в первый приемныйрегистр блока 7, который соответству ет операнду А, заносится число4 дх( ), по сигналу 7.2 во второй прихоемный регистр, который соответствуетоперанду В, заносится ноль. Результат 45,операции...

Устройство для возведения в квадрат

Загрузка...

Номер патента: 1297042

Опубликовано: 15.03.1987

Авторы: Золотовский, Коробков

МПК: G06F 7/552

Метки: возведения, квадрат

...младший разряд регистра 9, освобождающийся при сдвиге, записывается код с единичного выхода триггера 8. Элемент И 11 одним входом подключен к инверсному выходу старшего разряда регистра 9, вторым - к входу 12 устройства, Для формирования порядка числа, возводимого в квадрат, используется вычитающий счетчик 13, Порядок числа, возводимого в квадрат, подается на входы 14. Входы 14 соединены с входами счетчика 13 со сдвигом на один разряд в сторону старшего разряда. В результате порядок числа при эапи Если мантисса ненормализована, в40 старшем разряде регистра 9 код "О",сигнал нормализации проходит черезэлемент И 11. Содержимое регистра 9сдвигается на один разряд в сторонустарших разрядов, в его младший раз 45 ряд записывается содержимое...

Устройство для суммирования

Загрузка...

Номер патента: 1295385

Опубликовано: 07.03.1987

Авторы: Золотовский, Коробков

МПК: G06F 7/50

Метки: суммирования

...третье слагаемое и вновь произвести коррекцию.Суммирование двоичных чисел производится аналогично. В первом тактена вход 1 подается первое слагаемое,во втором - второе, но в третьемтакте сигнал разрешения коррекции неподается (остается равным нулю), аподается третье слагаемое или операция сложения заканчивается,Формула изобретения Устройство для суммирования, содержащее в каждой тетраде восемь элементов И, первый элемент ИЛИпять триггеров, причем первый вход первого элемента И соединен с первыми входами второго и третьего элементов И, выходы которых соединены соответственно с первым и вторым входами первого элемента ИЛИ, второйвход второго элемента И ивторойвход третьего элемента И соединенысоответственно с первыми входами...

Устройство для дифференцирования и умножения

Загрузка...

Номер патента: 1293728

Опубликовано: 28.02.1987

Авторы: Золотовский, Коробков

МПК: G06F 7/64

Метки: дифференцирования, умножения

...необходимо произвести умножение числа 1/РХ, или 1/РХ, или1/2 РХ. С этой целью перед дифференцированием определяются кратные указанных величин и заносятся в блок 4регистров. Занесение осуществляетсяподачей адреса на входы адреса записи, сигнала записи на вход разрешения,записи и записываемой величинына вход 10. Соотношения между адресоми величиной, записанной в регистр,дано в таблице.1293728 ВНИИПИ Заказ 387/53 Тираж 673 Подписное Произв.-полигр. пр-тие, г. Ужгород, ул. Проектная, 4 и вызнать содержимое соответствующего регистра. С этой целью сумма цифр, поступающих на входы блока 3, на выходе его кодируется в форме адреса регистра, т.е. если сумма равна (-4), то на выходе имеется 000, если (-3), то - 001 и т,д.Подачей сигнала на вход...

Устройство для деления чисел

Загрузка...

Номер патента: 1287149

Опубликовано: 30.01.1987

Авторы: Золотовский, Коробков

МПК: G06F 7/52

Метки: деления, чисел

...частного, содержит и+7разрядов. В каждом цикле его содержимое сдвигается на 2 разряда в сторону старших разрядов.Устройство работает следующим образом.Перед началом деления в регистр 5записывается нормализованный делитель с произвольным знаком в дополнительном коде. Знак делителя должен быть записан в (и+1)-м, (п+2)-м,(и+3)-м, (п+4)м тактах, По завершении записи в служебном такте знаковый, второй, третий и четвертый старшие разряды 9 перепишутся в регистр8 и будут сохраняться там в течениевсей операции деления.В следующем цикле в регистр 1 записывается делимое Х,. лежащее в пре 1 40делах 1 в/х/О - . с произвольнымзнаком в дополнительном коде. В служебном такте знаковый и пять старших разрядов Х перепишутся в регистр6 и будут сохраняться...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 1283810

Опубликовано: 15.01.1987

Авторы: Золотовский, Коробков

МПК: G06F 7/552

Метки: извлечения, квадратного, корня

...Элементы И-ИЛИ 10 - 17 гсозволяют записывать в регистр Я сумму сумма т ор а 4, сдви га емую:)а два разряда в сторону старших разрядов или производить сдвиг содержимого регистра Я на два разряда в сторону стар)цих разрядов. Уг;равление элемен - тами И-ИЛИ производится знаком суммы и его инверсий. Искомый результат считывается с единичных выходов регистра 1, соединенных с выходом 18 устройства Рассмотрим работу устройства, Перед началом операции регистры 1 и 8 сброшены в ноль. На входы б и 7 по - дается старшая пара разрядов годкоренного числа. На первые входы сум 1 матора 4 г.оступает код 1,111=-2 В сумматоре 4 формируется разность Х 2+ Х 2 - 2, По завер -01- с 1 -ь -ьшенин операции суммирования подается сигнал С. Если эта разность...

Способ получения каолинита

Загрузка...

Номер патента: 1283224

Опубликовано: 15.01.1987

Авторы: Буянов, Заболотный, Золотовский, Клевцов, Криворучко, Плясова

МПК: C01B 33/26

Метки: каолинита

...1. Смесь из 2,72 г гидроксида алюминия и 2,28 г силика,1951 геля помещают в барабан мельницы ЭИх 150, загружают 200 г стальных9860 шаров и подвергают механохимической активации при энергонапряженности 3 Вт/г в течение 1 ч. Затем заливают в автоклав (свободный внутренний объем 4 л) 0,5 л деионизированной воды, помещают в него вкладыш с активированной смесью, герметизируют и поднимают температуру до 350 С, Давление паров воды 16,5 МПа. Через 50 ч автоклав охлаждают. По данным РФА полученный продукт представляет собой каолинит, Его рентгенографические данные представлены в таблице,Заказ 7363/21 Тираж 455 Подписное ВНИИПИ Государственного комитета СССР по делам изобретенийи открытий 113035, Москва, Ж, Раушская наб...

Устройство для деления в избыточном коде

Загрузка...

Номер патента: 1280612

Опубликовано: 30.12.1986

Авторы: Золотовский, Коробков

МПК: G06F 7/49

Метки: деления, избыточном, коде

...в нольв служебном такте) остается в нуле.В конце шестого такта по сигналу Споступающему на вход 36 устройства,инверсия состояния триггера 33 переписывается в триггер 8 и с выходапоследнего считывается сигнал Р 0=1.Если хотя бы один из старших разрядов суммы Р 1 отличен от нуля, тоРО=О и в триггер 32 запишется знакстаршего ненулевого разряда суммыР 1. По сигналу С 7 знак Р 1 перепишется в триггер 35. Если Р 0=1, то преобразователь 6 не пропускает делитель на входы сумматора 9, суммаР 1 проходит через элемент 22 задержки, сумматор 9 и записывается в регистр 19. Формирователь частного Формирует четверичную цифру частного. Цифра частного задерживается на один цикл в элементе 38 задержки, поступает на входы сумматора 39, где складывается...

Процессор матричной вычислительной структуры для решения дифференциальных уравнений в частных производных

Загрузка...

Номер патента: 1280385

Опубликовано: 30.12.1986

Авторы: Золотовский, Коробков

МПК: G06F 17/13

Метки: вычислительной, дифференциальных, матричной, производных, процессор, решения, структуры, уравнений, частных

...устранения дополнительной пересылки иэ регистра с регистр и обеспечения возможности дополнительной проверки на работоспособность каждого решающего блока. После обмена информацией между процессорами описанные операции повторяются до тех пор, пока процесс не сойдется во всех процессорах. Проверка организуется программно. Формула изобретения 11. Процессор матричной вычислительной структуры для решения дифференциальных уравнений в частньм производных, содержащий первый и второй решающие блоки первый регистр, информационный вьход первого решающего блока подключен к первому информационному входу второго решающего блока, информационный выход которого подключен к первому информационному входу первого решающего блока, с т л и ч а ю щ и й с я...

Устройство для сложения вычитания

Загрузка...

Номер патента: 1273918

Опубликовано: 30.11.1986

Авторы: Золотовский, Коробков

МПК: G06F 7/50

Метки: вычитания, сложения

...первый вход которого 0 соединен с четвертым разрядом выхода суммы четырехразрядного комбинационного сумматора, второй и третий разряды выхода суммы которого соединены соответственно с первым и вторым входами второго элемента ИЛИ, выход которого соединен с вторым входом первого элемента И, входы разрядов второго операнда устройства соединены соответственно с первым, вторым, третьим, четвертым информационными входами блока инверсии, о т л и ч а ю - щ е е с я тем, что, с целью упрощения устройства, в каждую тетраду введены первый, второй, третий элементы НЕ, четвертый, пятый, шестой элементы З 5 ИЛИ, второй, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый элементы И, причем второй разряд выхода суммы четырехраэрядного...

Устройство для вычисления квадратного корня

Загрузка...

Номер патента: 1264167

Опубликовано: 15.10.1986

Авторы: Золотовский, Коробков

МПК: G06F 7/552

Метки: вычисления, квадратного, корня

...счетчика 1 и накапливающего сумматорасдвигателя 3, в младшие разряды которого записываются выталкиваемые из регистра 7 разряды. Одновременно счетчик 2 наращивается на единицу, тем самым подключая к шифратору 5 следующий старший разряд.В процессе вычитания содержимое накапливающего сумматора-сдвигателя 3 может стать отрицательной величиной. В этом случае, если анализируемый разряд равен нулю (в абсолютной форме он равен 1), то вырабатывается сигнал на втором выходе ратора 5. Этот сигнал поступает вход отрицательного приращения счетчика 1 и через элемент ИЛИ 6 - на в од младшего разряда накапливающего сумматора-сдвигателя 3. При поступлении сигнала на вход отрицательного приращения счетчика 1 по переднему Фронту происходит...

Преобразователь двоично-десятичных чисел в двоичные

Загрузка...

Номер патента: 1262733

Опубликовано: 07.10.1986

Авторы: Золотовский, Коробков

МПК: H03M 7/12

Метки: двоично-десятичных, двоичные, чисел

...записи, поступающий ца П-вход триггера 13, поэтому в триггер запишется знак преобразуемого числа еще до завершения преобразования. После завершения преобразования на вход 28 поступает сигнал разрешения выдачи восьмеричного кода длительностью в один цикл, По этому сигналу эле-. мент И 10 открывается це меняясь. 1( моменту прихода триады, следущей эа первой, отличной от нуля,триггер 14 переходит в единичноесостояние. Алгоритм Формированиявосьмеричной цифры неменяется. Очередная восьмеричная цифра складывается с переносом П или 11 в сумматоре 22. Если преобразуемое числоее имеет знак "-", сумма цифры ипереноса увеличивается ца единицу 25младшего разряда, формируемую элементом И 11, В результате Формирование восьмеричной,цифры на выходах3....

Ячейка интегрирующей структуры для решения уравнения лапласа

Загрузка...

Номер патента: 1262521

Опубликовано: 07.10.1986

Авторы: Золотовский, Коробков

МПК: G06F 17/13

Метки: интегрирующей, лапласа, решения, структуры, уравнения, ячейка

...2, Интегрирование. При этом происходит интегрирование уравнений (4) в 25 интервале 0,1.1; Число шагов равно М = -- емкость счетчика, При дости 6 хжении границы 1 Ь-дх 1 состояние счетчика 14 равно (11110). Срабатываетз 0 дешифратор 12 и на его втором выходе появляется сигнал, который поступает на вход установки в единицу триггера 16. По сигналу с первого выхода дешифратора 15 триггер 16 переходит в единичное состояние, при этом разрешается работа умножителя 6, который формирует коррекцию начального значения. Одновременно разность с выхода вычитателя по сигналу с триггера 16 через элемент И 17 поступает на схему 19 сравнения, которая производит сравнение полученной разности с нулем. Если разность равна нулю, то на выходе схемы...

Вычислительное устройство

Загрузка...

Номер патента: 1260946

Опубликовано: 30.09.1986

Авторы: Золотовский, Коробков

МПК: G06F 7/49

Метки: вычислительное

...у., следующие за ним, равны нулю,1то добавление цифры по третьему входу не переводит произведение двух цифр в запрещенное кодирование. Од новременно при прохождении корректируемого разряда необходимо величину коррекции из регистра 24 прибавить к текущему разряду. Это осуществляется подачей сигнала со схемы сравнения 25 на группу элементов И 20-22, которые открываются, и содержимое регистра 24 и текущий разряд у складываются на сумматоре 23. Полученный скорректированный разряд записы 40 вается в текущий разряд регистра 4. Первый текущий разряд произведения двух цифр из сумматора-умножителя 12 поступает на вход второго сумматора, 19, на другой вход поступает второй разряд предыдущего произведения через элементы задержки 3-15, на третий...

Векторное устройство для деления

Загрузка...

Номер патента: 1259250

Опубликовано: 23.09.1986

Авторы: Золотовский, Коробков

МПК: G06F 7/49

Метки: векторное, деления

...меняются,они записываются в регистр 25, идва следующих младших разряда, которые в следующем шаге сложения могут 20измениться. Эти разряды записываются в регистр 23. Запись в регистры25 и 23 осуществляется по сигналуС,. Одновременно в этом же такте производится анализ на нуль самого стар шего разряда схемой 24 сравнения снулем. Если этот разряд нулевой, токоммутаторы настраиваются так, чтона выход 27 поступает информация сшестого разряда регистра. 16, а на Зовыход 28 - с третьего разряда регистра 25. Полученный в первом шаге разрядчастного в дальнейшем не изменяетсяи по сигналу С поступает на выходячейки. П р и м е р. Рассмотрим деление двух чисел Д = О, 111111 и Э = 0,333333, Ь = 0,10101 После первых двух тактов в регистре 15 имеем 11,...

Устройство для сложения в избыточной системе счисления

Загрузка...

Номер патента: 1256017

Опубликовано: 07.09.1986

Авторы: Золотовский, Коробков

МПК: G06F 7/49

Метки: избыточной, системе, сложения, счисления

...комбинационныи сумматор 7. Последний формирует два бита неоткорректированной суммы и перенос. Старшие биты слагаемых со входов 5 и 6 поступают на входы блока 8 формирования результата. Два бита неоткорректированной суммы, задержанные в элементах 9 и 10 задержки, поступают на адресные входы А 1 и А 2 блока формирования результата. Эти же два бита через элемент И 11 поступают на вход элемента ИЛИ 12, Выход элемента ИЛИ 12 соединен с адресным входом АЗ постоянного запоминающего устройства. Старшие биты слагаемых со входов 5 и 6 поступают на адресные входы блока 8 формирования результата П = (А 4 У А 5) Л АЗ;П = А 4 l А 5 Ч АЗ Л (А 4 Ч А 5)Ф12560 17 формула изобретения Составитель М.ЕсенинаТехред Л. СердюковаКорректор С.Шекмар...

Устройство для умножения в избыточной системе счисления с запоминанием переноса

Загрузка...

Номер патента: 1252773

Опубликовано: 23.08.1986

Авторы: Золотовский, Коробков

МПК: G06F 7/49

Метки: запоминанием, избыточной, переноса, системе, счисления, умножения

...Б, + Бгг, на вход регистра 27 - сумма Б, + Бцг, на вход регистра 28 - величина Б+ П, и ца вход регистра 29 поступает О+П где Пц и П , - значения переносов иэ регистров 1 и 1 2 соответственно. По сигналу, поступающему на вход 3, сформированные суммы и переносы записываются в указанные регистры, содержимое регистра 1 сдвигается.З-й, 4- и 5-й циклы выполняютсяаналогично циклу, 2. Старшие разрядыпроизведения, формирующиеся на вы -ходах сумматора 22 н циклах 3-5,записываются и регистр 16-й цикл. Па выходах регистра 1, соединенных с входами умножителей, нули. Поэтому умцожители 9 и 1 О генерируют нули. Переносы П, , П , Л1 О пропускаются на выходы суммы без изменения, и в сумматорах 17-22 переносы П, П, П, П . и П скла 75дынаются с ранее...

Устройство для вычисления обратной величины

Загрузка...

Номер патента: 1241231

Опубликовано: 30.06.1986

Авторы: Золотовский, Коробков

МПК: G06F 7/49

Метки: величины, вычисления, обратной

...старший разряд не ранен нулю, 4 Отриггер 14 по сигналу с входа 16 переходит в единичное состояние и сигнал появляется на выходе схемы 15совпадения, По этому сигналу содержимое регистров 1 и 13 сдвигается на 45два разряда в сторону младших разрядов, т,е., восстанавливается состояние на начало шага, Одновременно величина с. выхода сумматора 11 склады:вается с содержимым сумматора 3 и,сумматор 11, а также элементы задерж Оки обнуляются (шина сброса в нуль непоказана). Далее первые такты шагаповторяются. И так до тех пор, покастарший разряд не станет равным нулю,Это свидетельствует о том, что теку чщии разряд результата найден лравильно, Соответственно триггер 14 по сигналу с входа 16 устанавливается в нулевое состояние и сигнал на...

Устройство для вычисления тригонометрических функций

Загрузка...

Номер патента: 1236465

Опубликовано: 07.06.1986

Авторы: Золотовский, Коробков

МПК: G06F 7/548

Метки: вычисления, тригонометрических, функций

...в промежуточную форму специальный код, получают .0,10001010, 0000001.Так как спецкод эквивалентен знакоразрядному двоичному коду, то онПсодержит (+1) значащих разрядов2 Ргде ш - разрядность младшей частичисла. Для представления количестванулей необходимо 1 оя щ , таким. образом, общее число бит сйецкода равно ь 1:(1 ос ш +1) ( -г +)й 2При этом ь =16 (ш=8 и ш =8),откуда И=20.Самым неблагоприятным будет код 0,101010 О, которому соответствует спецкод 0010010000001001110. В регистр 8 считывается весь код сразу, Старшие три разряда поступают на сумматор 13 и сдвигатель 9. Значащий (четвертый) оазряд поступает нагруппы элементов И О иВ третьем такте происходит умножение созх, хранящегося в регистре6, на старший разряд ах, хранящийсяв регистре...

Устройство для умножения в избыточной системе счисления

Загрузка...

Номер патента: 1229755

Опубликовано: 07.05.1986

Авторы: Золотовский, Коробков

МПК: G06F 7/49

Метки: избыточной, системе, счисления, умножения

...1, Окончательно сформированный в ОУУ 1 первый разряд вчетвертом такте по сигналу 5, пода"ется на третий разрядный выход и пссигналу 11 через выходную шину записывается в регистр 11,В пятом такте в работу включается,ОУУ 1., на выходе которого сфорьюрован втсрой разряд и так далее до последнего одноразрядного узла умножения.Каждый новый разряд формируетсячерез два такта,В табличном умножителе 12 записана таблица умножения в избыточномчетверичном коде. На первом и втором выходах табличного умножителя 12формируется перенос П, в старшийразряд, который подается на первыйи второй информационные входы табличного сумматора 13, На третьем, четвертом и пятом выходах умножителя 12формируется сумма Я которая черезэлементы 14-16 задержки поступаетна...

Устройство для решения систем алгебраических уравнений

Загрузка...

Номер патента: 1226427

Опубликовано: 23.04.1986

Авторы: Золотовский, Коробков

МПК: G06F 17/12, G06F 17/13

Метки: алгебраических, решения, систем, уравнений

...величины элементов матрицы Ф. На выходе сумматора 5 формирует 5ся приращение неизвестной величины,которое поступает на накопитель 12,где складывается с предыдущим зна:ением искомой величины, Если текущее значение искомой переменной обозначить через Х , значение, полу. ктчаемое на выходе сумматора 5 через, к+1где 1=1и, ч Х - приращение, получаемое на выходе элемента И 15 в текущем шаге, Ф - элементы матрицы Ф, являющейся некоторым приближением обратной матрицы. На выходе сумматора 3 формируется величинаэ(к 11 Полученная величина складывается с содержимым регистра 10, который хранит текущее рассогласованиек+1Рассогласование Б используется .для формирования нового приращенияК 1 2Этот процесс описывается системой уравнений; кк Вк 1 В...