Устройство для контроля группы цифровых узлов

Номер патента: 1534461

Авторы: Бордыков, Мазитов

Есть еще 6 страниц.

Смотреть все страницы или скачать ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛ ИСТИЧЕСНРЕСПУБЛИК 6 Р 1100науче Не одствен мавтоматносится к вычислиможет быть испольс Я ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ ГКНТ СССР ОПИСАНИЕМ АВТОРСКОМУ СВИ(56) Авторское свидетельство СССРФ 900286, кл. С 06 Г 11/32, 1980.Авторское свидетельство СССРФ 807303, кл. С 06 Р 11/00, 1979.(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ГРУППЫЦИФРОВЫХ УЗЛОВ(57) Изобретение отельной технике и Изобретение относится к вычислтельной технике и может быть исп овано в системах контроля и ностики типовых элементов. замены радиоэлектронной аппаратуры.Цель изобретения - расширение Функциональных воэможностей за счет обеспечения возможности контроля узлов с кодоимпульсной реакцией,На фиг. 1 изображена структурная схема устройства; на фиг. 2 - структурная схема блока управления; на Фиг. 3 - схема блока контроля совпадения импульсов; на Фиг, 4 - схема блока контроля количества импульсов; на фиг. 5 - схема блока индикации; на фиг. 6 - структурная схема блока потенциального согласования, на фиг, 7 - временные диаграммы работы устройства; на Фиг. 8 - пример стыковки блоков устройства. зовано в системах контроля и диагностики типовых элементов замены радиоэлектронной аппаратуры. Цель изобретения - расширение функциональныхвозможностей за счет обеспечения возможности контроля узлов с кодоимпульсной реакцией, Устройство содержит генератор тестов, эталонныйузел, блок сравнения и блок индикации, блок потенциального согласования, блок синхронизации, блок контроля совпадения импульсов, блокконтроля количества импульсов, две группы коммутаторов, группу регистров, группу элементов И икоммутатор2 з.пф-лы, 8 ил,Устройство (фиг. 1) содержит генератор 1 тестов, блок 2 управления, блок 3 потенциального согласования, эталонный узел 4, группуконтролируемых цифровых узлов 5,блок 6 сравнения, к которому отнесентакже элемент И 7, коммутатор 8,группу коммутаторов 9 и 1 О, группу 4 фрегистров 11, группу элементов И 12, 4 ефблок 13 индикации, блок 14 контролясовпадения импульсов и блок 15 конт- рыроля количества импульсов.Блок управления (фиг. 2) содержитгенератор 16 тактовых импульсов, переключатель 17, резистор 18, конден-,Ф фсатор 19, триггеры 20-26, элементыИЛИ 27-31, пороговый элемент 32,счетчики 33-35, делитель 36 частоты,блок 37 синхронизации, блок 38 памяти, шину 39 нуля, шину 40 тактовоговыхода блока 2 управления, шину 411534461 ректор Л.Пат Редак р О,Юр ираж 555 аказ 4 Гагарина,н 1изводственно-издательский комбинат Патент , г. Ужгород Составитель А,Сиротскаовецкая Техред М.Дидык ЯПИ ГосУдарственного комитета по изобрет 113035, Москва, Ж, РаушсПодписи м и отк наб., д иям при ГКНТ СССР30 При включении напряжения питания конденсатор 19 (фиг. 2) начинает медленно заряжаться через большое сопротивление резистора 18 и большое входное сопротивление порогового элемента 32, на выходе которого за счет инвертирования поддерживается высокий логический уровень (логическая "1"), Этот сигнал через элементы ИЛИ 28,29 и 31 устанавливает триггеры 21, 22 и 26 и счетчик 35 в ис 50"Пуск", шины 42-44 управляющих выходов, группу шин 45, являющихсягруппой адресных выходов блока 2 управления, шину 46 установочного выхода, шину 47 управляющего выхода,группу шин 48, являющихся группойадресных выходов блока 2 управления,группу шин 49 информационных выходов и шину 50 управляющего выхода 10блока 2 управления,Блок контроля совпадения импульсов (фиг. 3) содержит группы элементов И 51, группы интегрирующихцепей 52, группу регистров 53, группу схем сравнения, состоящую из группы блоков 54 сравнения, группу элементов И 55, группу коммутаторов 56,группу регистров 57, группу элементов И 58, группу выходов 59, группуинформационных входов 60 блока 14,шиву Ь 1 синхровхода,. группу шин 62адресных входов, шину 63 синхровхода,группу шин 64 адресных входов исинхровход 65, 25Блок 15 контроля количества импульсов (фиг. 4) содержит триггер,состоящий из собственно триггера 66и элемента И 67, группу делителейчастоты, образованную элементами И68 и делителями 69 частоть, группусчетчиков, образованных группой счетчиков 70 и элементами ИЛИ-НЕ 71,группу коммутаторов, образованных коммутаторами 72,регистрами 73 и группой элементов И 74, входы и выходы3575-83 блока.Блок 13 индикации (фиг, 5) содержит группы элементов И 84, индикаторы85 и 86, группу элементов И 87, группу шин 88 входов блока индикации иуправляющий вход 89 блока,Блок 3 потенциального согласования (фиг. 6) содержит группу повторителей 90 напряжения, группу входов91 блока и группу выходов 92.Устройство работает следующим образом,ходные (нулевые) состояния, а единичные уровни с инверсных выходов триггеров 21 и 22 устанавливают в исходные состояния счетчики 33 и 34 и делитель Зб частоты.Через некоторое время конденсатор 19 заряжается до напряжения срабатывания порогового элемента 32, который переходит в состояние логического 0 . Это нейтральное состояние не влияеч больше на работу устройства.В режим контроля устройство переводитСя с помощью кратковременного изменения состояния переключателя 17. Для устранения явления дребезга к выходам переключателя подключен триггер 20, который также кратковременно изменяет свое состояние, т,е, срабатывание триггера 20 происходит по нулевому уровню. На инверсном выходе триггера 20 появляется единичный (кратковременный) сигнал; который через элемент ИЛИ 31 подтверждает исходные состояния триггера 26 и счетчика 35, а также поступает на вход блока 37 синхронизации, В качестве блока 37 синхронизации можно использовать любой известный блок, выполняющий функцию привязки внешнего сигнала к тактовым импульсам (ТИ)Выходной сигнал блока 37 синхронизации (фиг. 7) поступает на шину 41 Пуск , через элемент ИЛИ 30 на шину 46 и через элемент ИЛИ 27 на динамический 3-вход триггера 21, По заднему фронту входного импульса триггер 21 переходит в единичное состояние, которое поступает на вы" ход 43, а с инверсного выхода триг" гера 21 нулевой уровень снимает запрет со счетчика 33 импульсов, на вход которого поступают тактовые импульсы с выхода генератора 16. Счетчик 33 начинает отсчет интервала времени, в течение которого генера" тор 1 тестов (фиг. 1) формирует на своих выходах тестовые сигналы первого цикла контроля (начало работы генератора тестов происходит по сигналу "Пуск", который с выхода 41 поступает на вход генератора 1 тестов, Тестовые сигналы через блок 3 поступают на входы эталонного цифрового узла 4 и входы группы контроли" руемых цифровых узлов 5.Блок 3 служит для разделения входов эталонного цифрового узла 4 и входов контролируемых цифровых узлов5, чтобы избежать влияния неисправностей видаПостоянно 1 и Постоянно "0" на входах неисправныхузлов 5, которые могут заблокироватьпрохождение тестовых сигналов на входы исправных узлов 5 и 4, В результате воздействия тестовых сигналовна выходах эталонного цифрового узла4 и выходах группы контролируемыхцифровых узлов 5 формируются выходные сигналы, Выходы узлов 4 и 5 разделены на три группы,К одной группе относятся выходы,сигналы на которых являются статистическими и появляются после воздействия тестовых сигналов текущего контроля. В качестве примера можно привести информационные выходы преобразователя частота-код, выходные сигналы которого появляются после текущего цикла измерения и могут сохраняться неизменными, достаточно долго (до нового цикла измерения) Кдругой группе выходов относятся выходы (на фиг. 1 показано по одномувыводу), сигналы на которых являютсяимпульсными и появляются в течениевсего цикла контроля. В исправномцифровом узле за каждый цикл контроля на каждом выходе данной группыдолжно выйти определенное количество импульсов, Еще одна группа выходов - это выходь 1, .сигналы на которыхтакже являются импульсными, но импульсы должны появляться в строгоопределенные моменты времени, В качестве примера можно привести выходной импульсный сигнал Конец преобразования" преобразователя частота - код, который должен появлятьсяпосле окончания цикла измерения.Импульсы поступают на входы элементов И 68 (фиг. 4). Высокий уровень с выхода 43, поступая на вход81, дает разрешение на прохождениеимпульсных сигналов через элементыИ 68 на входы делителей 69 частотыи далее, на входы счетчиков 70 импульсов. Коэффициенты деления делителей 69 частоты вьбираются такими,чтобы счетчики 70 не переполнялисьпри максимальном количестве входныхимпульсов на шинах 76. Делители 69частоты, счетчики 70 импульсов ирегистры 73 находились в исходном(нулевом) состоянии после поступления импульса с выхода 46 на вход 77и импульса с выхода 41 на вход 80. В конце цикла контроля при исправ- ных узлах 5 состояние первого счетчика 70 группы, на который поступают импульсы с эталонного цифровогоузла 4, должно равняться состояниямостальных счетчиков 70 группы, навходы которых поступают импульсы сгруппы контролируемых цифровых узлов 5.10Сравнение состояний счетчиков 70,а значит, и контроль исправности узлов 5 по одной из групп выходов происходит следующим образом.После окончания определенного интервала времени на выходе счетчика33 импульсов (Фиг, 2) появляется импульс, который через элемент ИЛИ 28,псступая на вход сброса триггера 21, 20 переводит его в нулевое состояние,прекращая тем самым формированиетестовых сигналов первого цикла контроля с выходов генератора 1 тестов.Переход сигнала с высокого уровня 25 на низкий на шине 43 воздействуетна динамический К-вход асинхронноготриггера 23 и переводит его в нулевое состояние, Следующий по:времениимпульс с выхода генератора 16, воз действуя на 1-вход триггера 23, переводит еГо в исходное единичное состояние, На инверсном выходе триггера 23 и на выходе 42 Формируетсяединичный импульс, длительность которого равна периоду повторения ТИ 35(фиг, 7). Этот импульс через вход82 поступает на динамический 3-входтриггера 66 и своим окончанием переводит его в единичное состояние, разрешая прохождение тактовых импульсовчерез элемент И 67 на вычитающиевходы реверсивных счетчиков, 70, Содержимое счетчиков 70 начинает последовательно уменьшаться, В момент 5 времени, когда содержимое первого(эталонного) счетчика 70 группы будетравно нулю, на выходе первого элемента ИЛИ-НЕ 71 группы появляется единичный уровень, который, воздействуя 50 на статистический вход сброса триггера 66, переводит его в исходное(нулевое) состояние, запрещая темсамым поступление тактовых импульсовна вычитающие входы счетчиков 70, 55Если в этом цикле контроля с выходаэталонного узла 4 не поступило ниодного импульса и состояние первого(эталонного) счетчика 70 осталось нулевым, то единичный потенциал с выхо 1534461да первого (эталонного) элементаИЛИ-НЕ 71, воздействуя на статистический вход сброса триггера 66, непозволит ему изменить свое состояние,т.е. триггер 66 останется в исходном(нулевом) сстои,Через некоторое время на выходе47 формируется нулевой импульс, который поступает на вход 78 (фиг, 7)Данный импульс поступает на дополнительные входы группы элементов ИЛИ-НЕ7 1, начиная с второго, являясь дляних стробирующим импульсов, В случае, если счетчики 70 группы окажутся в нулевом состоянии, т.е, соответствующие им узлы 5 исправны, навыходах соответствующих элементовИЛИ-НЕ 71 группы появляются единичные импульсы, которые через коммутаторы 72 поступают в первые разрядырегистров 3. При неисправных узлах5 (по второй группе выходов) соответствующие им счетчики 70 находятся в состоянии, отличном от нуля,и на выходах соответСтвующих имэлементов ИЛИ-НЕ 71 Формируютсяединичные импульсы, а соответствующие им первые разряды регистров 73остаются в нулевых состояниях,Значение кода на адресных входах группыкоммутаторов 72 (шины 79) в первомцикле контроля равно нулю. При следующем цикле контроля информация будет записываться в следующие разрядырегистров 73.После окончания всех циклов контроля заполнены все разряды регистров73. Каждый регистр 73 группы соответствует узлу 5 группы, а каждыйразряд регистра 73 - своему циклуконтроля. Поэтому при исправном узле 5 все разряды соответствующегоему регистра 73 группы должны находиться в единичном состоянии и на выходах соответствующего элемента И 74единичный уровеньПри исправностивсех узлов 5 на выходах всех элементов И 74 и на шинах 75 находятсяединичные уровни.Рассмотрим Формирование импульсана выходе 47.Импульс с выхода счетчика 33 импульсов воздействует на динамическийвход триггера 22 и своим окончаниемпереводит его в состояние, снимающеезапреты с делителя 36 частоты и счетчика 34 импульсов. Тактовые импульсыпоступают на вход делителя 36 час 5 10 15 20 25 30 35 40 45 50 55 тоты, изменяя его состояние. На выходе делителя 36 частоты появляютсяимпульсы, которые поступают на выход44 и на вход счетчика 34 импульсов,выходные разряды которого подключенык шинам 45, При переполнении счетчика 34 на его старшем разряде (шина45-2) возникает переход единичногосостояния в нулевой (фиг. 7),.который поступает на динамический 3-входасинхронного триггера 24 и переводитего в единичное состояние.Одновременное поступление на Ли К-входы асинхронного триггерадвух сигналов, равносильно подачесигнала и на счетный С-вход этоготриггера, по которому он переходитв противоположное состояние,Следующий по времени импульс переводит триггер 24 в исходное (нулевое) состояние, которое изменяетсостояние счетчика 35 импульсов ипереводит триггер 25 в единичноесостояние. С инверсного выхода триггера 24 нулевой импульс поступаетна шину 47, Следующий по времени импульс переводит триггер 25 в исходное состояние, Импульс с выхода триггера 25 через элемент ИЛИ 30 поступает на шину 46, а также через элемент ИЛИ 27 переводит триггер 21 вединичное состояние. Генератор 1тестов начинает формировать на своихвыходах тестовые сигналы второго цикла контроля, Номер цикла контроляопределяется значениями выходных разрядов счетчика 35 (выход 48),Блок 14 контроля совпадения импульсов работает следующим образом.Выходные сигналы третьей группывыходов узлов 4 и 5 поступают на шины 60 блока 14, На выходах элементовИ 51 группы единичные сигналы появляются в том случае, если соответствующие сигналы с выхода исправногоузла 5 совпадают по времени с соответствующими сигналами с выходаэталонного узла 4. Интегрирующие це"пи 52 выполняют Функцию селекторапо длительности, Амплитуда сигналана их выходах превышает определенное (пороговое) значение в том случае, если длительность входного сигнала больше определенного напередзаданного значения. Роль пороговыхэлементов могут выполнять входныеэлементы регистров 53, если не требуется высокой точности. Если нужна1534высокая точность контроля, то вместоинтегрирующих цепей 52 можно ввестиселекторы импульсов по длительности,которые выдают сигнал при равенстведлительности входного сигнала определенному значению, равному длительности импульса с эталонного узла 4,Выходные сигналы интегрирующихЦепей 52 (селекторов по длительнос 10ти) поступают (при исправных узлах5) на входы регистров 53, которыенаходились в исходных (нулевых) состояниях после поступления импульсапо входу 61 (выход 46),В случае неисправности узлов 5. соответствующие разряды регистров 53остаются в нулевых состояниях. В нулевых состояниях разряды регистра 53находятся также, если в данном цикле20контроля на соответствующих выходахузлов 4 и 5 не должно быть выходногосигнала. Информация с выходов регистров 53 поступает на входы блоков 54сравнения, количество которых равноколичеству узлов 5, а количество входов в блоках 54 (в одной группе) равно количеству выходов в третьей группе узлов 4 и 5. На другую группу входов блоков 54 сравнения поступаетинформация с выходов блока 38 памятичерез шины 49 и 62, Адресные входыблока 38 памяти соединены с выходамисчетчика 35, которыс определяют номер цикла контроля, Поэтому в каждомцикле контроля на выходах блока 38памяти находится значение кода, соответствующее исправным узлам 5. Еслипоявление импульсов на третьей группе выходов узлов 4 и 5 не зависит отномера цикла, то блок 38 памяти не 40нужен, а на вторые группы входовблоков 54 сравнения подается постоянный код. При совпадении кодов на первой и второй группах входов блоков54 сравнения (при исправных узлах 5) 45на их выходах присутствуют единичныеуровни, которые поступают на входыэлементов И 55, На вторые входы элементов И 55 подается стробирующий импульс с выхода триггера 23 по шинам 5042 и 63. Единичные импульсы с выходовэлементов И 55 через коммутаторы 56записываются в первые разряды регистров 57, которые находились в исходном(нулевом) состоянии после поступления импульса по шинам 41 и 65, Наадресные входы коммутаторов 56 подается значение кода (нулевое), равное 461 1 Ономеру цикла контроля через шины 48и 64, При следующем цикпе контроляинформация записывается в следующиеразряды регистров 57.После окончания всех циклов контроля заполнены все разряды регистров57. Каждый регистр 57 группы соответствует своему узлу 5 группы, акаждый разряд регистра 57 - своемуциклу контроля, Поэтому при исправном узле 5 все разряды соответствующего ему регистра 57 группы должнынаходиться в единичном состоянии ина выходах соответствующего элемента И 58 единичный уровень. При исправности всех узлов 5 на выходах всехэлементов И 58 и на выходах 59 на"ходятся единичные уровни,Рассмотрим процесс контроля узлов5 по первой группе выходов.Количество коммутаторов 9 в группе равно количеству выходов в первойгруппе выходов узла 5 группы. На выходах группы коммутаторов 9 в каждыймомент времени присутствует информация с выходов конкретного узла 5группы, номер которого определяетсязначениями кода, подаваемого на адресные входы коммутаторов 9 с выходов счетчика 34 по выходу 45, Исходное состояние счетчика 34 " нулевое,поэтому в первый момент времени после окончания тактовых сигналов первого цикла контроля (первый импульс навыходе 42) на выходах группы коммутаторов 9 присутствует информацияс выходов первого узла 5 группы, которая подается на группу входов блока 6 сравнения, На другую группувходов блоков 6 сравнения подаетсяаналогичная информация с первой группы выходов эталонного узла 4, При.равенстве кодов с выходов эталонногоузла 4 и первого контролируемого узла5 на выходах блока 6 сравненияединичный уровень, который подаетсяна вход элемента И 7. Равенство кодовсигнализирует об исправности первогоузла 5 по первому циклу контроля(частичная исправность). Импульс, поступающий на вход счетчика 34, своим окончанием должен перевести счетчик 34 в следующее состояние, но одновременно он поступает через шину 44 на второй вход элемента И 7, являясь для него стробирующим сигналом.11 153446При исправности первого узла 5 им- пульс с выхода элемента И 7 через коммутатор 8 поступает на вход первого коммутатора 10 группы и далее на первый вход первого регистра 11 группы, Количество коммута",оров 1 О и регистров 11 в группах равно количеству контролируемых узлов 5, а количество выходов коммутаторов 10 и количество выходов регистров 111 О равно количеству циклов контроля, Регистры 11 находились в исходном состоянии после поступления импульса с шины 45 на их установочные входы.15Переключение счетчика 34 в следующее состояние означает появление на выходах группы коммутаторов 9 и на группе входов блока 6 сравнения информации с выходов следующего (второго) контролируемого узла 5 группы. Следующий импульс с входа счетчика 34, стробируя элеменг И 7, Формирует на его вьгходе единичный сигнал (в случае исправности второго узла 5 по первому циклу контроля), который с второго выхода коммутатора 8 поступает на вход второго коммутатора 10 группы. Импульс появляется на первом выходе второго коммутатора 10 группыЗО и далее поступает на первый вход второго регистра 11 группы, Описанный процесс продолжается до контроля последнего узла 5 в группе, результат которого записывается через последний коммутатор 10 группы в первый 35 разряд последнего регистра 11 группы, Переполнение счетчика 34 вызывает появление двух последовательных импульсов на выходах триггеров 24 и 25. Первый импульс (с выхода триггера 24) 40 через элемент ИЛИ 29 переводит триггер 22 в состояние, устанавливающее делитель 36 частоты и счетчик 34 в исходные (нулевые) состояния, Своим окончанием этот импульс переводит счетчик 35 (счетчик номера цикла контроля) в следующее состояние подготавливая тем самым новый цикл контроля. Второй импульс (с выхода триггера 25) через элемент ИЛИ 27 переводит триггер 21 в единичное состояние, разрешая работу генератора 1 тестов, который Формирует на своих выходах тестовые сигналы следующего5 (второго) цикла контроля. Далее процесс контроля происходит в основноманалогично, только с коммутаторов 10 сигналы записываются в следующие 12(вторые) разряды регистров 11.Процессконтроля заканчивается заполнениемвсех разрядов регистров 11, При исправном узле 5 все разряды соответствующего ему регистра 11 группы,должны находиться в единичном состоянии и на выходах соответствующегоэлемента И 12 единичный уровень,При исправности всех узлов 5 (попервым группам выходов) на выходахвсех элементов И 12 находятся единичные уровни,Переполнение счетчика 35 (в концеконтроля) вызывает перевод триггера26 в единичное состояние, котороепотенциально через элементы ИЛИ 28и 29 переводит триггеры 21 и 22 в исходные (нулевые) состояния, Новыйконтроль может начаться только послепереключения переключателя 17,Единичный уровень с триггера 26через шины 50 и 89 поступает на блок13 индикации (Фиг, 5) и далее на входы группы элементов И 84, являясьдля них стробирующим потенциалом. Надругие входы группы элементов И 84поступает информация об исправностиузлов 5 по разным группам выходов сгрупп шин 59 и 75 и с выходов группыэлементов И 12. При исправных узлах 5на всех выходах элементов И 84 -единичные уровни, которые вызываютсвечение соответствующих индикатор"нцх элементов первого индикатора 85.Элементы И 8 объединяют выходыэлементов И 84, которые относятся кодинаковым узлам 5, Поэтому количество элементов И 87 равно количествуконтролируемых узлов 5,При исправности узлов 5 (по всемгруппам выходов) на всех входах элементов И 87 - единичные уровни ипоэтому единичный уровень на выходеэлемента И 87 группы дает .информацию о полной исправности узла 5 повсем группам выходов и по всем цикламконтроля. Сигналы с выходов элементовИ 87 вызывают свечение индикаторныхэлементов индикатора 86.В случае неисправности отдельногоузла 5 не светится соответствующийему индикаторный элемент индикатора86, Индикатор 86 служит для анализапричины неисправности. Каждый индикаторный элемент этого индикатораотносится к своей группе выходов узла 5, и поэтому можно определитьместо неисправности в контролируемомузле 5, Для дальнейшего выясненияпричины неисправности можно анализировать состояние регистров.11, 57и 13,Анализ состояний этих регистров5дает информацию о номере циклов контроля, в котором неисправный узел 5выдает неправильную информацию, чтопозволяет достаточно точно определить10место неисправности с целью ее устранения.Устройство позволяет не только проводить полный контроль цифровых блоков, но и определить место неисправностей с высокой степенью точности,причем контроль производится одновременно для большого количества блоков, что особенно важно для серийного производства,Формула изобретения1, Устройство для контроля группы цифровых узлов, содержащее генератор тестов, эталонный узел, блок сравнения и блок индикации, причем первая группа выходов эталонного узла соединена с первой группой информационных входов блока сравнения, о т л и ч аю щ е е с я тем, что, с целью расширения функциональных возможностей за счет обеспечения возможности контроля узлов с кодоимпульсной реакцией, оно дополнительно содержит блок потенциального согласования, блок синхронизации, блок контроля совпадения импульсов, блок контроля количества импульсов, две группы коммутаторов, группу регистров, группу элементов И и коммутатор, причем выходы гене-ратора тестов соединены с входами блока потенциального согласования, первая группа выходов которого соединена с группой входов эталонного узла, и-е группы выходов (и - число45 узлов в группе) блока потенциального согласования являются первыми и-ми группами выходов устройства для подключения к и группам входов контролируемых циФровых узлов группы, группы информационных входов коммутаторов первой группы являются ш группами входов устройства для подключения к одноименным выходам контролируемых узлов группы (ш - число конт ролируемык выводов одного узла данной группы), группа управляющих входов коммутаторов первой группы соединена с первой группой выходов блокасинхронизации и с группой управляющих входов коммутатора, вторая группа выходов блока синхронизации соединена с группой адресных входовгенератора тестов, с адресными входами коммутаторов второй группы спервой адресной группой входов блокаконтроля совпадения импульсов и адресной группой входов блока контроля количества импульсов, выходы которого,а также выходы элементов И группы ивыходы блока совпадения количестваимпульсов соединены с информационными входами блока индикации, выходы коммутаторов второй группы соеди 1 нены с информационными входами соответствующих регистров группы, синхровходы которых соединены с первымвыходом блока синхронизации, с первыми синхровходами блока контроляколичества импульсов, блока контролясовпадения импульсов и входом пускагенератора тестов, выходы регистровгруппы соединены с входами соответствующих элементов И группы, группывыходов коммутаторов первой группысоединены с второй группой информационных входов блока сравнений, синхровход которого соединен с вторымвыходом блока синхронизации, выходыкоммутатора соединены с информационными входами коммутаторов второй группы, группа информационных входовблока совпадения импульсов являетсявторыми и группами устройства дляподключения к вторым группам выходовконтролируемых узлов группы .и второйгруппой выходов эталонного узла,третья группа выходов которого соединена с группой информационных входов блока контроля числа импульсов иобъединена с третьими и группамивходов устройства для подключения ктретьим группам выходов контролируемых узлов группы, вторые синхровходыблока контроля совпадения импульсови блока контроля числа импульсовсоединены с третьим выходом блокасинхронизации, четвертый выход которого соединен с третьим входом синхронизации блока контроля числа импульсов и с входом установки генератора тестов, вход синхронизации которого соединен с пятым выходом блокасинхронизации и четвертым входомсинхронизации блока контроля числаимпульсов, пятый вход синхронизациикоторого соединен с шестым выходом блока синхронизации, седьмой выход которого соединен с третьим входом синхронизации блока контроля совпадения импульсов и шестым входом синхронизации блока контроля числа импульсов, третья группа ныхоцов блока синхронизации соединена с второй группой адресных входов блока контроля совпадения импульсов, восьмой выход блока синхронизации соединен с синхровходом блока индикации,2. Устройство по п, 1, о т л ич а ю щ е е с я тем, что блок контроля совпадения импульсов содержит коммутатор, группу схем сравнения, и группу коммутаторов, причем группа информационных входов блока соединена с информационными входами коммутатора, стробирующий вход которого соединен с вторым синхровходом блока, первый синхровход которого соединен со стробирующим входом коммутаторон группы, выходы которых являются выходами блока, информационные входы коммутаторов группы соединены с выдсодами соответствующих схем сравнения группы, строб-нход которых соединен с третьим синхронходом блока, адресные входы коммутаторов группы соединены с первой адресной группой входов блока, вторая группа адресных входов которого соединена с первыми группами информационных входов блока сравнения группы, группы выходов коммутатора соединены с нторыми группами информационных входов схем сравнения группы. 3. Устройство по п. 1, о т л и -ч а ю щ е е с я тем, что блок контроля числа импульсов содержит группусчетчикон, группу делителей частоты,группу коммутаторов, счетчик, делитель частоты, триггер, причем первыйсинхронход блока соединен с синхровходами коммутаторов группы, выходыкоторых являются выходами блока, группа информационных входов которогосоединена с синхронходом делителячастоты и с синхронходами делителейчастоты группы, вход разрешения которых соединен с третьим синхровходомблока и соединен с входом разрешенияделителя частоты, выход которого соединен с суммирующим входом счетчика, .выход заема которого соединен с вхо 2 Одом сброса триггера, информационныйвход которого соединен с шестым синхронходом блока, четвертый синхровходкоторого соединен с синхровходомтриггера, выход которого соединен снычигающими входами счетчика и счетчиков группы, суммирующие входы которых соединены с выходами соответствующих делителей частоты группы, входы сброса которых соединены с вторымсинхронходом блока и входом сбросасчетчика, счетчиков группы и делителя, выходы заемов счетчиков группысоединены с информационными входамикоммутаторов группы, адресные входыкоторых соединены с группой адресныхнходон блока, пятый синхровход которого соединен со стробирующими входами счетчиков группы, 15344 Ь 1

Смотреть

Заявка

4278021, 05.06.1987

КАЗАНСКОЕ НАУЧНО-ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "НЕФТЕПРОМАВТОМАТИКА"

БОРДЫКОВ ВАЛЕРИЙ ПЕТРОВИЧ, МАЗИТОВ ФАРИТ ЗАБИХОВИЧ

МПК / Метки

МПК: G06F 11/22

Метки: группы, узлов, цифровых

Опубликовано: 07.01.1990

Код ссылки

<a href="https://patents.su/14-1534461-ustrojjstvo-dlya-kontrolya-gruppy-cifrovykh-uzlov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля группы цифровых узлов</a>

Похожие патенты