Патенты с меткой «быстрого»
Арифметическое устройство для быстрого преобразования фурье
Номер патента: 1231513
Опубликовано: 15.05.1986
Авторы: Каневский, Кравец, Куц, Лозинский, Некрасов
МПК: G06F 17/10
Метки: арифметическое, быстрого, преобразования, фурье
...х(1 + 6) . и Ув регистры 1.13"1.16 - произведенияКех( + 4) КеИ., ; 1 пи( + 4) 1 пИ,Кех(з. + 4)1 пЯ., ; 1 тпх(з. + 4) КеЫ. ;в регистр 3 - величина КеР(1 + 3),в регистр 4 - величина 1 шР(1 + 3), врегистр 6 - величина КеР(1 + 1), врегистр 7 - величина .1 пзР( + 1),в регистр 12 - величина 1 КеР(1) - 1 О- КеР(1 + 2)1, в регистр 17 - величина 11 пзР(з) - 1 пзР(д + 2) . Сумматоры 8 и 9 выполняют операцию сложения.В седьмомтакте в регистры 1.1- 151.8 принимаются операнды х( + 5) иИ, , в регистры 113-1.16 - произ+5,з фведения Кех(з. + 6) КеН;, .; 1 шх(1 ++ 3)з . Сумматоры 8 и 9 выполняют операцию вычитания, сумматор 1 О - сложение содержимого регистров 1 О и 12,сумматор 21 - сложение содержимогорегистров 15 и 17, В результате навыходе...
Устройство для реализации быстрого преобразования фурье
Номер патента: 1233163
Опубликовано: 23.05.1986
Авторы: Витязев, Муравьев, Степашкин
МПК: G06F 17/14
Метки: быстрого, преобразования, реализации, фурье
...выход которого подключен к первому входу умнажителя, выход которого подключен к инфармационцым зхацам первого и второго регистров произведений, а первый и второй информационные входы первого коммутатора подключены к выходам соответственна первого и второго регистров весовой функции, информационныевходы которых являются входами соответственно реальной и минной частейвесовой Функции устройства, второйкоммутатор и три буферных тегистра,а т л и ч а ю щ е е с я тем, что, сцелью повышения достоверности функциоцирования, оно содержит Формирователь адреса, второй и третий сумматоры, блок сравнения, третий и четвертый коммутаторы, выходы которыхподключены к информационным входамсоответственна первого и второго буФернЫх регистров,...
Устройство для реализации быстрого преобразования фурье
Номер патента: 1233166
Опубликовано: 23.05.1986
Авторы: Карташевич, Курлянд
МПК: G06F 17/14
Метки: быстрого, преобразования, реализации, фурье
...блока 3 управления, поскольку нет необходимости в прерывании работы блока управления вследствие отсутствияопераций умножения,При нулевом показателе экспоненциального множителя синус показателя равен нулю, а косинус показателяединице, Поэтому на выходе умножите 12331 бблей, осуществляющих умножение на синус показателя экспоненциального множителя, устанавливается сразу потенциал логического 0, а на выходе5 умножителей, осуществляющих умножение на косинус - потенциал логической "1".При равенстве Р/2 показателя экспоненциального множителя синус показателя равен единице, а косинус нулю. Соответственно на выходы умножителей, осуществляющих умножение на синус показателя экспоненциального множителя, проходит информация с первых входов...
Устройство для формирования адресов алгоритма быстрого преобразования фурье
Номер патента: 1233167
Опубликовано: 23.05.1986
Авторы: Алферов, Итенберг, Леонов
МПК: G06F 17/14, G06F 9/34
Метки: адресов, алгоритма, быстрого, преобразования, формирования, фурье
...пример определения последовательности адресов операндов при выполнении второй итерации 1 б-точечного быстрого преобразования Фурье (т,е. М =1 б, р - "э12331 б 7 Таблица 1 Номер "бабочки" Номер "ба бочки" со Новый номер"бабочки" Номергруппы Адрес операнда согласнэграфу тельность "бабочектельностьадресов в группе в группе гласнографу 5 2 3 О О О О О О 12 12 1 О 13 10 14 В результате для формирования не обходимых адресов достаточно изменить положение младшего разряда счетчика 4 адресов относительно его остальных разрядов в зависимости от номера выполняемой итерации. На первой итера О ции достаточно подключить выход 5, младшего разряда счетчика адресов к выходу 13 старшего разряда адреса устройства, а выходы 5 - 5 остальных разрядов...
Арифметическое устройство для быстрого преобразования фурье
Номер патента: 1234846
Опубликовано: 30.05.1986
Авторы: Каневский, Куц, Некрасов, Чечь
МПК: G06F 17/10
Метки: арифметическое, быстрого, преобразования, фурье
...9-12,регистров 1-8, 17-20, 22,24, 25 и26 и сумматоров 13-16 аналогичнаописанной, поэтому при описании работы устройства в последующих тактахбудем упоминать только прием в регист 4ры действительных и мнимых частейпроизведений Р(т): КеР (1), ЕщР(т.),КеР (1+1), 1 щР (1+1) и т.д,1Во втором полутакте на сумматорах 13-16 вычисляются значения соотнетстненно КеР(т) Ке 1)т + О, Вех (1)кЕв 1)11+ 0; РеР т,з.+1) + Рех (1+2) кф, ,м,т 31 тпР (з.+) + ЕтчР (т.+3) . Результатытпроизведенных операций на сумматорах 13-16 записываются соответственно в регистры 17-20. На сумматоре 23производится Формирование разности21 тпР (1) - 1 ЕвР, (т) + Е пР (т+2),в регистр 27.4 записывается результат 1 вР(1) - 1 щР (т+2), н регистр26,3 записывается 1 тпР,(1) + ЕтпР...
Устройство для реализации быстрого преобразования фурье
Номер патента: 1242985
Опубликовано: 07.07.1986
Автор: Бабанский
МПК: G06F 17/14
Метки: быстрого, преобразования, реализации, фурье
...второго операнда.С дзьдхода второго дешифратора 10на вход блока 7 поступает начальноезначение адреса коэффициентов. Посигналу с третьего блод(а 8 управления, поступающему на вход блока 7,выполняется предварительная запись вблоке 7 начального значения адресад(оэсрфициентов,На вход блока 7 адреса коэффициентов с пятого выхода блока 8 управления поступает сигнал, которыйзацает в блоке 7 текущее значение адреса коэффициентов.Перед началом работы устройстванеобходимо на вход 13 блока 8 управ -лення подать сигнал числа итераций,для рассматриваемого примера этот,сцдчдал равен двоичному коду числа че.тыре, Начало работы устройства определяется приходом импульса Пускца перилдд вход 12 блока 8 управленияпосле этого тактовые импульсы, поступающие...
Устройство для выполнения быстрого преобразования фурье
Номер патента: 1242986
Опубликовано: 07.07.1986
Авторы: Ваврук, Захарко, Мельник, Цмоць
МПК: G06F 17/14
Метки: быстрого, выполнения, преобразования, фурье
...19 и 20 поступаот соответственно значения КеЛ.,4, КеВ 4,1 пВ;, 1 пА;Выражение (1 ) выполняется в устройстве за время Т, = .унц + 2 о + кч- вреия выполненияопераций умножения исложения;- задержка информациив коммутаторе.(2 и (3) выполняютсяза время Т = щ + Сщ+ -ыгде Сф, - время срабатывания дешифратора. При выполнении алгоритма БПФ числоопераций вида (2) равно Б, где55 Н - число отсчетов, число операцийвида (3) равно И/2-1, число операцийвида (1) равно .Я/2-1 од Б - 3/2 И+.Тогда время выполнения И-точечногоБПФ с испольэовацием предлагаемогоустройства равноТ = (-И) Т + (-1 орМ- - 3+2)Т 3, 1 3 2 " 2 2 15Время выполнения Б-точечного БПФ с использованием иэвестного устройства равноИ И, ОТ = - 1 оК И (вин +2си) й - 1 о 8 ЕТ,2...
Процессор быстрого преобразования фурье
Номер патента: 1247891
Опубликовано: 30.07.1986
МПК: G06F 17/14
Метки: быстрого, преобразования, процессор, фурье
...арифметического блока выполняется в блоке 6 формиро-вания дополнительного кода. Последовательность формирования адресов управляется сигналом первого разряда счетчика 4 отсчетов, от селектированного соответствующим сигналом номера итерации с выхода дешифратора На произвольной итерации при нулевом состоянии сигнала 1-го разряда счет 1247891чика отсчета на выход блока 6 формирования дополнительного кода пропуска. ются сигналы 2, 3(К+ 1)-го разрядов счетчика 4 отсчетов без изменений и используются в качестве адреса.пер. вого результата. Когда сигнал 1-го разряда счетчика 4 отсчетов принимает единичное состояние, выполняется преобразование сигналов 2, 3 О (К+1)-го разрядов счетчика 4 отсчетов описанным выше способом. При этом на выход...
Процессор быстрого преобразования фурье
Номер патента: 1249533
Опубликовано: 07.08.1986
МПК: G06F 15/332
Метки: быстрого, преобразования, процессор, фурье
...и вычитатель, выход которого подключен к первому информационному входу входного коммутатора, первыйвыход которого подключен к входуэлемента задержки, выход которогоподключен к первому информационномувходу выходного коммутатора, первыйвыход которого подключен к первомувходу вычитателя и первому входу сумматора, выход которого подключенк второму информационному входу выходного коммутатора, второй вход выУстройство работает следующим образом,На каждый очередной входной отсчед устройство выдает выходной отсчет, при этом операции, выполняемые устройством, однозначно определяются счетчиком 11, работающим синхронно с входными отсчетами. Все операции производятся над комплексными числами, каждый каскад выполняет базовую операцию, описываемую...
Процессор быстрого преобразования фурье
Номер патента: 1254506
Опубликовано: 30.08.1986
Авторы: Каневский, Куц, Логинова, Некрасов, Третьяк
МПК: G06F 17/14
Метки: быстрого, преобразования, процессор, фурье
...аналогична описанной.В первом такте первого шага навторой итерации (состояние счетчика 8 тактов 000) синхроимпульсомМ 2.2 32.2 выполняется запись Еш А +ко1254 50 б боказывает, так как на управляющем входе регистров 15.2 и 1 б.2 присутствует значение "0"),В третьем такте второго шага (состояние счетчика 8 тактов 0010) синхроимпульсом 32.2 выполняется занг-пись 1 пг А, в регистр 28.2, по синК-дхроимпульсу 35 в регистр 34 записы 2 Пвается соя1 с (1 с = 11/2), единич" 32 П+ Ке А я 1 п1 с (1 с = И/2 - )юИ-Ив регистр 28.2, Состояние управляющих входов 22.1, 22.2, 23,2, 24, 25 "0"управляющего входа 23. 1 - " 1", в умножитель 19 поступает значение 1 щ аг,г, в регистр 34 записан2 тя 1 п1 с (1 с = И/2 - 1) и поступаетБна вход сумматора 27, на...
Способ охлаждения активной зоны быстрого реактора
Номер патента: 776334
Опубликовано: 30.09.1986
Авторы: Гришанин, Зарицкий, Мурогов, Орлов, Слесарев, Точеный
МПК: G21C 1/02
Метки: активной, быстрого, зоны, охлаждения, реактора
...зойой 2 и боковым экраном 3, паройровод 4и насос 5 для подвода воды иа вход вактйвную зону 1, паропровод 6 и паро-, вой компрессор 7 для"подвода "йара: - навход в активную зону и боковой экран 3, а также паропроводы 8 и 9 для отвода пара йз реактора 1 в парогенератор 10. Установка работает следующим образом.Поток пара на выходе активной зоны 2 разделяется на два потока, один из которых по паропроводу 9 направляется в парогенератор 10 (или не" посредственно в турбогенератор), вкотором он охлаждается конденсируетУся и насосом 5 подается на вход ак-:тивной зоны 2 непосредственно в каждую сборку твэлов. Второй поток па 10 ра паровым компрессором 7 по паропроводу 6 направляется в сборки твэлов бокового экрана 3 и сборки твэлов активной зоны...
Каскадное устройство для быстрого преобразования фурье
Номер патента: 1265794
Опубликовано: 23.10.1986
Авторы: Григорьев, Дергачев, Кравец, Фриде, Шпильберг
МПК: G06F 17/14
Метки: быстрого, каскадное, преобразования, фурье
...111/2 двухточечных ДПФ и описывает порядок вы 1- борки операндов;61 единичная матрица порядка 2 матрица двухточечного ДПФ; а 1 1-1 -11)я х 1, В9 О 1 в диагональная матрица, определяющая умножение вектора промежуточных данных на весовыекоэффициенты; и = 1 о 8,111;Хх 1 аЯ 0, 1-1 О, 11 1-11 1 ЦВ)И =ехР -1в ,211бн - мономиальная матрица двоичноинверсной перестановки порядка 111.Модифицировайный алгоритм БПФ получается из традиционного на основе матрицы 1,Г О Р, ) , которая задает разделение компонент выборки входного сигнала Х на четные и нечетные компоненты каждой ее половины. (1 (9 Рц ) Х:Х , Х ХХ, Х 11 ХНП 1 Х ИП-1 гХ 11 Х 11Х 111, 1в Ф(.11пары операндов, отстоящих во времени друг от друга на 111/2 тактов. С выходов арифметического...
Устройство быстрого преобразования сигналов по уолшу с упорядочением по адамару
Номер патента: 1265795
Опубликовано: 23.10.1986
Авторы: Гнатив, Лучук, Пархоменко
МПК: G06F 17/14
Метки: адамару, быстрого, преобразования, сигналов, уолшу, упорядочением
...промежуточных данных задерживается в регистре2 сдвига на 2 " тактов. Суммы в течение 2 "тактов выводятся на выход коммутатора 4, а разности записываются 50в регистр 2 сдвига через, коммутатор1. В течение следующих 2 тактовразности иэ регистра 2 сдвига выводятся на выход коммутатора 4 и одновременно регистр, заполняется очередной группой из 2 данных, поступающих на вход коммутатора 1 из -1-гокаскада. Управление коммутаторами 1-го каскада осуществляется с выхода-го разряда счетчика 5.Последовательность коэффициентовпреобразования Формируется на выходекоммутатора 4 и-го каскада.Формула изобретенияУстройство быстрого преобраэонания сигналов по Уолшу с упорядочением по Адамару, содержащее и-раэрядный счетчик и и каскадов...
Устройство для выполнения быстрого преобразования фурье
Номер патента: 1267431
Опубликовано: 30.10.1986
Авторы: Кустов, Лапенко, Ляшук
МПК: G06F 17/14
Метки: быстрого, выполнения, преобразования, фурье
...всего массива входных операндов,устройство работает следующим образом,В момент прихода операнда КеС;на вход задания операнда устройства55 триггер 10 под воздействием.отрицательного фронта тактового импульса,поступающего с выхода генератора 9тактовых импульсов, устанавливает 12674314ся в нуленое состояние, т.е, инверсный выход триггера 10 устанавливается н состояние логической единицы.Регистры 1, 2, 4, 5, 6, 8, 11 записывают данные, поступающие наих Л-входы, по положительному фронтуна С-входах. Следовательно, при подаче операнда КеС; на вход устройства и переключении триггера 1 О н нулевое состояние, на выходе регистра2 установится значение КеС, (фиг. 1и 2).В момент формирования логической единицы генератором 9 тактовыхимпульсов, на вход...
Устройство управления для процессора быстрого преобразования фурье
Номер патента: 1270775
Опубликовано: 15.11.1986
Авторы: Карташевич, Ходосевич
МПК: G06F 17/14
Метки: быстрого, преобразования, процессора, фурье
...второго разряда регистра. Этот логический потенциал через элемент И 15 поступает на управляющие входы коммутаторов 18-20, управляющий вход коммутатора 14 переводит их в такое состояние, при котором на выходы коммутатоО ров проходят сигналы с вторых входов. Кроме того, элемент И 17 открывается и пропускает на вход младшего разряда адреса блока оперативной памяти процессора сигнал с выхода триггера 4, причем триггер 5 генерирует сигналы управления (записью-считыванием) блоков оперативной памяти процессора через узел 9 блокировки (при этом запрещается запись в блоки опе ративной памяти. Таким образом, осуществляется последняя, (п+2)-я итерация БПФ. Формула изобретения 25 Устройство управления для процессора быстрого преобразования Фурье,...
Процессор быстрого преобразования фурье
Номер патента: 1277135
Опубликовано: 15.12.1986
МПК: G06F 17/14
Метки: быстрого, преобразования, процессор, фурье
...спектры - в блоке 17 памяти и поступают ка второй и первый входы арифметического блока 5 соответственно, Результаты перемножения записываются в блок 3 памяти. Адреса считывания спектра сигнала образуются на счетчике 20 и через второй вход мультиплексора 9 (определяется кодом на четвертом выходе блока 12 Формирования команд) и регистр б поступают на адресный вход блока 2 памяти. Адреса считывания эталонного сигнала формируются на счетчике 20.Адреса записи результатов для блока 3 памяти образуются следующим образом, Известно, что для выполнения операции обратного преобразования Фурье достаточно перед ее выполнением кроизвестипереупаковку массива следующим образом: Исходный массив: 0,1,2,3 М,ИПереупаковочныймассив:О, И, И, 3, 2, 1 Кроме...
Устройство для формирования адресов процессора усеченного быстрого преобразования фурье
Номер патента: 1278883
Опубликовано: 23.12.1986
МПК: G06F 17/14, G06F 9/34
Метки: адресов, быстрого, преобразования, процессора, усеченного, формирования, фурье
...тригонометрического коэффи-. циента).В рассматриваемом примере в этом случае А 1 = 000, А 2 = 00 и АЗ =000. Так как в Сч 2 и записан О, а на инверсных выходах всех разрядов Сч 2,кроме младшего, находится код 11, на выходе блока 11 сравнения находится логический нуль (РЗ = О). Поэтому н алгоритме выполняется переход от вершины 8 к вершине 9, Так как сигнал У 2 при этом не вырабатывается, сигнал У 4 добавляет к содержимому Сч 2 единицу. После этого по сигналу Уб на выходах См, См 2 и СхСд считываются адреса А 1 =010, А 2=011 и АЗ= =000. В следующем цикле считываются коды 00, 101, 000 и наконец, коды 110, 111 и 000. При этом на выходе .блока 11 сраннения появляется логическая единица, так как с Сч 2 записан код 11. Поскольку на выходе...
Процессор быстрого преобразования фурье
Номер патента: 1278884
Опубликовано: 23.12.1986
Авторы: Мельник, Перков, Шангин
МПК: G06F 17/14
Метки: быстрого, преобразования, процессор, фурье
...блока 3. Блок 21 синхронизации при второй итерации (четных итерациях) операции БПФ нырабатывает строб записидля блока 15. Причем на третьем выходе дешифратора 3 вырабатываются адреса записи, а на четвертом выходедешифратора 13 - адреса считывания,которые, как аыло описана, поступаютна адресные входы блоков 3 и 15.Процесс вычисления на последующихитерациях ныполняется аналогичнымобразом, После выполнения последней,денятай, итерации регистр 21 обнуля,ется и с выхода переноса сигнала "1поступает на вход астанана блока 24.Процессор переходит в режим астанава.При этом на выходе разрешения выполнения операции ввода-вывода устанавливается сигнал0 , чта служит сигналом запрета для операций ввода-вывода,Таким образом, в блоке 15 находится...
Устройство для выполнения базовой операции быстрого преобразования фурье
Номер патента: 1278888
Опубликовано: 23.12.1986
МПК: G06F 17/14
Метки: базовой, быстрого, выполнения, операции, преобразования, фурье
...У записывается код интерпо 2 оляции, поступающий с младших разрядов регистра 16 блока вычисления целой части, Под воздействием сигнала У 1 код интерполяции начинает сдвигаться в сторону старших разряцов. Старший разряд регистра 30 сдвига подается на инверсный вход логического элемента 31 совпадения и на прямой вхоц логического элемента 32 сов падения. На вторые вхоцы логических элементов совпадения подается сигнал записи У, . Е 1 а входы регистров 33 и 34 поступают операнды с выхода коммутатора 29, который работает в зависимости от сигнала управления У(,7. С выходов регистров 33 и 34 операнды поступают на сумматор 35. С выхода сумматора 35 операнды через коммутатор 29 поступают на входы регистров 33 и 34 и взависимости от старшего...
Устройство для быстрого умножения вектора на матрицу
Номер патента: 1280388
Опубликовано: 30.12.1986
Авторы: Осадченко, Паберз, Радченко
МПК: G06F 17/16
Метки: быстрого, вектора, матрицу, умножения
...с результатом, который накапливается в регистре 2, что соответствует матричному умножению (суперпозиция столбцов матрицы в соответствии с видом вектора-сомножителя), Таким образом, осуществляется умножение на бесконечную периодическую матрицу, составленную иэ циркулянтов. Чтобы получить в регистре 2 результат умножения на конечную матрицу, необходимо изъять из суперпоэиции вклад, внесенный символами, выходящими из регистра аргумента.Наиболее важные ортогональные преобразования полностью или частично описываются через циркулянты, Например, матрицы Адамара размерностью р+1=4 К (где р - простое число) всегда могут быть построены как циркулянт из квадратичных вычетов и невычетов по модулю р, дополненный строкой и столбцом из единиц....
Главный тормозной цилиндр быстрого заполнения
Номер патента: 1281166
Опубликовано: 30.12.1986
МПК: B60T 11/16, B60T 11/28
Метки: быстрого, главный, заполнения, тормозной, цилиндр
...Верхнгй конец клапанного элемента Зб (фиг. 1) имеет сквозное отверстие 39, образующее седло клапана, предназначенное для взаимодействия со 15 вторым клапанным элементом в виде шарика 40, и эта конструкция работает как одноходовой клапан, причем внутри клапанного элемента 36 шарик удерживается при помощи выступов 41., 20При работе главного цилиндра поршни 4 и 16 перемещаются совместно и текучая среда поршнем 16 вытес,няется из камеры 15 быстрого заполнения. Силу пружины 38 выбирают такой, чтобы первоначально создаваемое поршнем 16 давление не поднимало бы вверх клапанный элемент Зб, на который давит пружина 38.30 Поскольку давление побуждает шарик 40 закрывать отверстие 39 в клапанном элементе 36, текучая среда изкамеры 15 быстрого...
Устройство для быстрого преобразования фурье
Номер патента: 1287175
Опубликовано: 30.01.1987
Авторы: Востряков, Каневский, Котов, Краснощеков, Сергиенко
МПК: G06F 17/14
Метки: быстрого, преобразования, фурье
...жителе 2 и произведение з 2 через сумматор-вычитатель 7 записывается в регистр 5. У, 2 из блока 15 сдвига пересылается в регистры 3 и 4. В двенадцатом такте произведениейкУ, 2 складывается с содержимым регистра 5 и квадрат нормализованного модуля А 2 "=(Хо + У) записывается в регистр 5, в этом же такте из блока 14 памяти весовых коэффициентов по адресу, составленному из старкших разрядов числа Х, 2 выбирается значение 1/(Х 2"), которое пересылается в регистр 4. Новый операнд А1 из шины 28 записывается в нулевой регистр блока 1 и в регистр 6. В тринадцатом такте из блока 16 памяти значений арктангенса по адресу, определяемому старшими разрядами чис 2 ЯК к ла А, 2 , выбирается значение А, 2/А 2, которое загружается в блок 15 сдвига для...
Процессорный элемент устройства для быстрого преобразования фурье
Номер патента: 1288716
Опубликовано: 07.02.1987
Автор: Федоровская
МПК: G06F 17/14
Метки: быстрого, преобразования, процессорный, устройства, фурье, элемент
...производиться одновременно, поэтому из двух длительностей -"умножения" и "сложения", выбирается наибольшая и с этим тактом работает ПЭ, Таким образом, сигналыР 1, Р 2, РЗ одинаковые, имеют толькоразличную первоначальную задержку.При записи информации в регистры 3134 в регистры 15-20 производится запись информации с умножителей 11-14(результат произведений второй парыоперандов на вторые коэффициенты функции "окна"), а на регистры 1-6 происходит запись следующих пар операндов и коэффициентов функции окна После выполнения первой интерации сигналы 0 и 0 изменяют свое значение на инверсное, при этом открытым получается второй вход всех коммутаторов. По сигналу Р 1 через коммутаторы 7 и 8 в регистры 5-6 записываются значения соответственно...
Устройство для быстрого преобразования фурье
Номер патента: 1290350
Опубликовано: 15.02.1987
МПК: G06F 17/14
Метки: быстрого, преобразования, фурье
...5 и 1 ), хранится результат (В 1 к)р 5 (аналогично для 17- 3), а в узле 17-2 по адресу, составленному стыковкой слов (В и (Ч ")р 5,Р 5 хранится результат (В Ч р 5 (аналогично дпя 17-4). Например, в канале с модулем Р =62, если В=001111 , а И = 010000 , то адрес будет 001111- 010000. По этому адресу хранится число (В 1 ) = (240) = 54 =10110 Аналогично в узле 17-5 и 17-7 по 2-К -разрядным адресам (А) (В ) храйятся вычеты (Ср 5 = А + + (ВМр 5, а в узле 17-6 и 1-8 хранятся вычеты (Д) Р = с(А+к+ (ВЧрз . Таким образом, время вЫ- полнения операциибабочка" в блоке 17 составляет 2 ТНа последнем шаге преобразования (при М=О, М=1) выключаются элементы И 12-1, 12-2, включаются элементы И 13- 1, 3-2, узлы памяти 10-1, 10-2,0-5, 10-6 подключаются к...
Устройство для формирования тригонометрических коэффициентов быстрого преобразования фурье
Номер патента: 1297072
Опубликовано: 15.03.1987
МПК: G06F 17/14
Метки: быстрого, коэффициентов, преобразования, тригонометрических, формирования, фурье
...коэффициента с уровнем логической "1" соответствует действительной части, а с уровнем логического "0" - мнимой части тригонометрического коэффициента. стра 1 и поступает на вход сумматора 2 для формирования следующегономера тригонометрического коэффициента (и) разряда номера тригонометрического коэффициента проходятчерез блок 3 преобразования прямогокода в инверсный и полусумматор 4и в зависимости от команд блока управления 6 преобразуется либо в инверсный либо в дополнительный код Ю Устройство для формирования тригометрических коэффициентов быстрого преобразования Фурье работает следующим образом,45Первоначально на вход 11 устройства подается импульс начальной установки, по которому регистр 1 устанавливается в нулевое состояние,...
Тепловыделяющая сборка быстрого реактора
Номер патента: 1078938
Опубликовано: 23.03.1987
Авторы: Васильев, Матвеев, Новожилов, Шафрыгин
МПК: G21C 3/30
Метки: быстрого, реактора, сборка, тепловыделяющая
...ТВС с несимметричным размещением воспроизводящей прослойки, продольный разрез; на фиг. 4 разрез Б-Б на фиг. 3; на фиг. 5 продольный разрез активной зоны предлагаемого реактора; на фиг. 6 показано распределение нейтронного поля 10 и поля тепловыделения по изобретению и прототипу; на фиг. 7 - продольный разрез ТВС по изобретению для предлагаемого случая, когда воспроизводящая прослойка простирается вплоть 15 до экранных частей ТВЭЛов.Тепловьщеляющая сборка содержит топливную часть 1 ТВЭЛов с обогащенным топливом, воспроизводящую прослойку 2 с обедненным или естествен ным ураном, экранные части 3, боковой экран 4, окружающий активную зону 5 реактора; кривые распределения нейтронного потока 6 и поля тепловыделения 7 в известной...
Устройство для адресации процессора быстрого преобразования фурье
Номер патента: 1298765
Опубликовано: 23.03.1987
Авторы: Петровский, Цырульников
МПК: G06F 17/14, G06F 9/34
Метки: адресации, быстрого, преобразования, процессора, фурье
...-разрядного счетчика 3 означает 5 окончание. данной итерации, Он поступает на управляющий вход регистра 4 и сдвигает хранящуюся в нем единицу на один разряд влево (в сторону старших разрядов), На второй итерации 20 регистр 4 сдвига содержит код 00010, и накапливающий сумматор 7 формирует адреса поворачивающих множителей о 22 оИ , Ц , У , и т.д.Рассмотрим работу устройства для25 адресации процессора БПФ, когда в регистр сдвига занесен тот же код 0001 (при объеме выборкиВ =. 8 это код 001), а в триггер 13 занесена "1". При этом мультиплексор 12 подключает к выходу устройства вторую группу входов, т.е. выходы Ос)- разрядного счетчика.11, выходы которого подключены инверсно, т.е. выход старшего разряда "1" подключен к 35 младшему...
Устройство для формирования адресов процессора быстрого преобразования фурье
Номер патента: 1298766
Опубликовано: 23.03.1987
МПК: G06F 17/14, G06F 9/34
Метки: адресов, быстрого, преобразования, процессора, формирования, фурье
...цикле алгоритма быстрого 25преобразования Фурье в первых двухтактах производится запись адресовоперандов в те же регистры второйгруппы, с которых в и-м цикле считывались адреса и только в конце второго такта 1 К-триггер 10 синхронизатора 1 переключается на работупервой группы регистров, Адреса пары операндов. алгоритма быстрого преобразования Фурье на каждом этапеотличаются информацией в одном разряде, номер которого соответствуетномеру этапа алгоритма. быстрого преобразования Фурье, причем адрес первого операнда и-й пары операндовсодержит логический нуль в данномразряде, а адрес второго операнда -логическую единицу. Поэтому данный.разряд счетчика 2 блокируется и подменяется или логическим нулем или 45логической единицей в...
Устройство для вычисления быстрого преобразования фурье с основанием 3
Номер патента: 1302292
Опубликовано: 07.04.1987
Авторы: Евсеев, Назаренко, Свердлик, Стоян
МПК: G06F 17/14
Метки: быстрого, вычисления, основанием, преобразования, фурье
...НЕ 42, с выхода которого - Э С поступает на вход сумматора 56. На выходе сумматора, а также на выходе канала действительной части операндов арифметического блока получают сумму С Н - 0 С.Сумма Н поступает также на вход умножителя 64, на другой вход которого поступает й . С выхода умножителя 64 0 Н поступает на вход сумматора 55. Р поступает также на вход элемента НЕ 43, с выхода которого - Р поступает на вход сумматора 54, на другой вход которого поступает С . С выхода сумматора 54 С-Р поступает на вход умножителя 65, на другой вход которого поступает сумма С. С выхода 1умножителя 65 С (С -0 ) поступает на вход сумматора 55. На выходе сумматора, а также на выходе канала мнимой части операндов арифметического блока получают сумму...
Устройство для быстрого преобразования фурье
Номер патента: 1304034
Опубликовано: 15.04.1987
МПК: G06F 17/14
Метки: быстрого, преобразования, фурье
...следования весовых коэффициентов на любой итерации подчиняется правилу двоичной инверсии(см, фиг, 5 для К=16,К=4), Для формирования адресов строк матрицы весовых коэффициентов в соответствиис этим правилом используются сигналыразрядов счетчика .17 и сигналы свыходов элементов И 36-1-36-Е при-.чем сигнал 1.-го разряда счетчика 37адресов весовых коэффициентов (1=1,2 и) используется в качестве(ис+1-1.)-го разряда адреса строкиматрицы И, а и качестве 1-го разряда адреса строки матрицы Я (3 =1,2,,1) - сигнал с 1-го элементаВ 36-3,Формирование адресов строк матрицы весовых коэффициентов М в зависимости от номера итерации алгоритмаБПФ управляется дешифратором 47, который вырабатывается на своем 1-мвыходе (а=1,2н) логический уровень...