Архив за 1989 год
Устройство для ввода информации
Номер патента: 1509860
Опубликовано: 23.09.1989
МПК: G06F 3/02
Метки: ввода, информации
...между вторым светоизлучателем15098 и вторым светоприемником находитсяуказатель. В этом случае на входыпервого и третьего светоприемниковпоступит внешний световой поток снакладываемым на него световым импуль"сом соответствующего светоизлучателя .На вход второго светоприемника поступит только внешний световой поток,Импульсам с выходов дишифратора 8 1 О мультиплексора 7 последовательно сканируются ключи первой 9 и второй 10групп ключей. В замкнутом состоянииток светоприемников замыкается на полюс источника питания. Ключи реалиэуются самым простейшим образом.Шесть ключей составляет лишь одна .микросхема 533 ЛН 2. При раэмыкании изамыкании первого ключа первой группыключей 9 с выхода первого светоприемника на первый полюс первого...
Адаптер канал-канал
Номер патента: 1509861
Опубликовано: 23.09.1989
Авторы: Ерасова, Исаенко, Николаева, Самчинский, Шаров
МПК: G06F 13/00
Метки: адаптер, канал-канал
...команда. Вторая ЭВМ вводит ответственную команду, поступающую врегистр 4 второго полуадаптера. Узел 8 второго полуадаптера анализирует признаки ЦК обоих полуадаптеров, Наличие ЦК 1 и 2 означает начало цепочки команд во втором полуадаптере иузел 8 устанавливает признак цепочки команд ТЦК. При сравнении кодов команд 12 начинается передача данных через буферный регистр 11 между двумя каналами. После завершения передачи данных оба канала вводят следующие команды цепочки. Узлы 8 анализируют признак ТЦК и, в случае его наличия.не передает в подключенные каналы байтов состояний, содержащих коды команд, а дожидаются согласованной команды всмежном полуадаптере, После получениясогласованной команды выполняетсяпроцедура передачи данных. В...
Устройство для отображения информации на экране электронно лучевой трубки (элт)
Номер патента: 1509862
Опубликовано: 23.09.1989
Авторы: Беляев, Гусев, Живилов, Корыстин, Сорока
МПК: G06F 3/153
Метки: информации, лучевой, отображения, трубки, экране, электронно, элт
...устройстве в отличие от прототипа имеется один генератор тактовых импульсов, работающийна оба канала, Это позволяет установить тактовую синхронизацию междуканалами.Вход генератора 2 тактовых импульсов соединен с шиной сигнала Пуск". 40Выход генератора 2 тактовых импульсовсоединен с входом блока 5 управления канала У, с вторым входомтриггера 22 и с первым входом клю-.ча 21.45Устройство работает следующим образом.Работу устройства рассмотрим дляразмерности базисной системы функцийУолша И = 8.Входной общий код отображаемогосимвола из ПЗУ поступает на информационные входы первого 6 и второго 8регистров. В начальный момент на управляющем выходе блока 5 управленияпоявляется короткий импульс концацикла ИКЦ) (фиг.4), Под действиемИКЦ...
Устройство для вычисления систем логических функций
Номер патента: 1509863
Опубликовано: 23.09.1989
Авторы: Авгуль, Егоров, Супрун
МПК: G06F 7/00
Метки: вычисления, логических, систем, функций
...1 логической функции 15 Г (хх, ,х), =1, 21и номере 1 набора переменных хх , , х , 1 = О, 12устройство на своем выходе должносформировать сигнал у,. = Г,.(х,Обозначим через Ч; = (у, , У,ф 1 ф фу .) кортеж значений воспроизводимыхлогический функций на 1-м наборе переменных х, х .х. Количество 25 попарно различных кортежей Ч ограничено велициной Кпйи(2 ,2 ). ДляФормирования кортежей Ч,. используютдешифратор 1 Функций и йифратор 3настройки.ЗО . При подаче двоичного кода 2, ,Еномера функции Г,.(хх, , х)на выходах дешифратора 1 функций ивыходах шифратора 3 настройки будетсформировано некоторое упорядоченное .множество знацений этой функции1 У; У,У;У;среди элементов которого необходимовыбрать значение, соответствующееданному набору...
Устройство для вычисления систем булевых функций
Номер патента: 1509864
Опубликовано: 23.09.1989
Автор: Беляков
МПК: G06F 7/00
Метки: булевых, вычисления, систем, функций
...21-2, М блоков постоянной памяти 3,-3, М регистров команд 4,-4, И элементов И 5, - 5, элемент ИЛИ 6, блок управления 7, группу элементов ИЛИ 17 -17группу регистров 18,-18 црегистр 19, Икоммутатор 20,-20 , . Исходные переменные, разделенные на И групп, поступают на входы 1, -1 групп устройства. Первые Иобрабатывающих блока вычисляют системы булевых функций, имеющих смысл начальных адресов вычисления в соседнем блоке. После завершения процесса вычисления сис- а тем булевых функций всеми обрабатывающими блоками на выходе 21 устройства формируется конечный результат. 4 ил. С" 5 цщы 3 ающие аслаки(51) 4 С 06 Р 7/О ОПИСАНИЕ ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР(56)...
Устройство для вычисления систем булевых функций
Номер патента: 1509865
Опубликовано: 23.09.1989
Автор: Беляков
МПК: G06F 7/00
Метки: булевых, вычисления, систем, функций
...состояние, результат вычисления передает - ся на выход 24 устройства. 45Работу устройства рассмотрим на примере вычисления системы булевых функций 1 Г Уг Тэ, Уот. 12 переменных, представленную в виде композиции подфункций:1 Зф , = Е,ЧЕ 74 = 21 ф где 2, = Х,У ХЧ Х2 = Х 11 ЧХ Хь Х Е = Хе(ХЧХ);Е = ХЧХьч Х 1 т656динен с входом признака готовности частичного результата блока управления, вход запуска и выход признака конца операции которого соединены соответственно с входом запуска устройства и выходом признака конца операции устройства, о т л и ч а ю - щ е е с я тем, что, с целью повышения производительности устройства, оно содержит Х сдвиговых регистров, (И+1)-й регистр, (И+1)-й блок постоянной памяти и (И+1)-й регистр команд, причем...
Многофункциональный модуль
Номер патента: 1509866
Опубликовано: 23.09.1989
Авторы: Аляев, Банников, Журавлев
МПК: G06F 7/00
Метки: многофункциональный, модуль
...соединен с выходом двадцать первого элемента И, а второй вход тринадцатого элемента ИЛИ соединен с выходом двадцать второго элемента И, первый и второй входь 1 которого соединены соответственно с вторым и двенадцатым входами модуля, четвертый и седьмой входы которого соединены соответственно с первым и вторым входами четырнадцатого элемента ИЛИ, выход которого соединен с первым входомдвадцать первого элемента И, второй вход которого соединен с первым входом модуля, второй, четвертый и седьмой входы которого соединены соответственно с первым, вторым и третьим входами двадцать третьего элемента И, выход которого соединен с вторым входом девятого элемента ИЛИ, третий вход которого соединен с выходом двадцать четвертого элемента И,...
Устройство для сравнения числа единиц в двоичных кодах
Номер патента: 1509867
Опубликовано: 23.09.1989
Авторы: Нагорнов, Орлов, Смирнов
МПК: G06F 7/02
Метки: двоичных, единиц, кодах, сравнения, числа
...разрядов контролируемого числа делится без остатка и на 50 три, и на два, либо равно нулю, т.е. при наличии уровня логической единицы на выходе четвертого элемента И 6,Остаток по модулю три, равный двумконтролируемого числа, определяетсяс помощью элемента ИЛИ-НЕ 27, какодновременное наличие логическогонуля на выходах элементов ИЛИ 23, 21,соответствующих остаткам по модулютри, равным единице и нулю соответственно, и фиксируется на контрольномвыходе 29 устройства. Результаты навсех выходах устройства имеют местопри подаче сигнала на вход 13 выдачирезультата устройства.Рассмотрим работу устройства наконкретном примере. Пусть код контролируемого числа 101110110011. В исходном состоянии триггеры групп 1 и 2устанавливаются в нулевое...
Устройство для сравнения чисел
Номер патента: 1509868
Опубликовано: 23.09.1989
МПК: G06F 7/02
...блока 5 сравнения (число Ь, через коммутатор 3, на управляющий вход которого поступает соответствующий сигнал с входа 14), из которых коммутатором 2 выбирается меньшее е,. = тпп а;, Ь,. ) и через блок 6 выделения максимального числа (аналогично первому режиму) передается на выход 20, устройства.При выполнении операции поэлемент ного сравнения двух множеств на больше (объединение нечетких множеств) элементы а, и Ъ., множеств А и В поступают на входы блока 6 выделения максимального числа (а,. через коммутатор 25 2, Ь, - через коммутаторы 3 и 4, на управляющие входы которых с входов 14, 15 и 17 устройства поступают соответствующие сигналы), из которых выбирается большее ,т = птах аЬ;)и передается на выход 20. Одновременно сигнал...
Устройство для сравнения кодов
Номер патента: 1509869
Опубликовано: 23.09.1989
Авторы: Антоненко, Королев, Огарок, Сироджа
МПК: G06F 7/02
...поступает на первую группу входов схемы 15 сравнения, на второй группе входов которой находится минимальный код нулей с выходов разрядов регистра 14. Так как значение кода частости , отлично от нуля, то потенциал логической "1" с второго. выхода схемы 15 сравнения поступает через одновибратор 12 в виде импульса на вход сброса регистра 14 и открывает по первому входу элемент И 10. Следовательно, во втором цикле работы устройства значение частости повторения кодас выхода счетчика 19 количества совпадений будет записано в регистр 14 по сигна" лу на втором входе элемента И 10.(М + 1)-й импульс, поступающий с выхода генератора 6 импульсов, начинает второй цикл сравнения кодов. Поступая на вход чтения блока 1 памяти, (М + 1)-й импульс...
Устройство сравнения чисел с допусками
Номер патента: 1509870
Опубликовано: 23.09.1989
МПК: G06F 7/04
Метки: допусками, сравнения, чисел
...его втором выходе сигнал "Начало 20 цикла", который разрешает работу блока 14 синхронизации - происходит запись информации в блок 2 памяти по адресу, определяемому содержимым регистров размера 7 и признака 6. Пос ледовательность записи: в первом такте выдаются сигналы С и Сц синхронизации входного регистра 5 и регистра 9 перезаписи, во втором такте выдается сигнал выбора С и А записи 30 блока 2 памяти, затем вырабатывается сигнал, поступающий на вход триггера 13 и устанавливает устройство.в состояние готовности к приему следующей информации, Далее внешнее устройство изменяет код признака и информацию во входном регистре 5 (адрес блока 2 памяти) и снова повторяет цикл записи адреса начала следующей страницы в блок 2 памяти. Количество...
Устройство для сортировки информации
Номер патента: 1509871
Опубликовано: 23.09.1989
Авторы: Гладченко, Прибыльский
МПК: G06F 7/06
Метки: информации, сортировки
...При поступлении первого слова сигналом с входа 6 происходит запись его во входной регистр 5, сброс триггера 13, и блок 14 синхронизации начинает отрабатывать цикл записи вблок 1 памяти в следующей последовательности;такт первый - выдается сигнал разрешения считывания Сиз блока 2 памяти - происходит считывание адресаблока 1 памяти;такт второй - устанавливаются сигналы А, А записи в счетчик 3 слови регистр 8 адреса,такт третий - выдаются сигналы Си С 8 синхронизации разрешения входного регистра 5 и регистра 8 адреса - установка информации на входеданных блокапамяти и адреса, одновременно снимается сигнал Сразрешения считывания из блока 2 памяти;такт четвертый - вЫдается сигналА, записи - запись информации в блок1 памяти,такт пятый -...
Вычислительное устройство
Номер патента: 1509872
Опубликовано: 23.09.1989
Авторы: Амехо, Кисленко, Кокаев, Талышинская
МПК: G06F 7/38
Метки: вычислительное
...По мере окончания вычисления в д-й ступени(у. = 1, 2. . . 5) матричного умножителя в нее вводится новая информацияс периодомТу,Тр+ Т,+ 2, (5)при этом 2, в течение времени Тнаходится в "1", а в течение времени(Т + О) - в "О". Подача новой информации на у.-ю ступень с информационныхвходов умножителя, подсоединенных кх-й ступени, разрешается в промежутоквремени, начиная с момента времени 9,после установления 2 в" и до истецения времени Ю, после установления2, в "О". На информационных выходах40 -40с периодом Т будут появляться результаты вычислений. Узлы 3памяти обеспечивают синхронизациюпоявления и старших и ш младших разрядов результата на информационныхвыходах умножителя. Формула изобретения Вычислительное устройство, содер" жащее...
Устройство для выравнивания порядков чисел
Номер патента: 1509873
Опубликовано: 23.09.1989
МПК: G06F 7/38
Метки: выравнивания, порядков, чисел
...1 второго чисел посту5 1509 пают на входы 16 и 17 групп блока 5 сравнения и выработки управляющих сигналов, на выходах 18 или 19 групп которого, в соответствии с таблицей, вырабатывается 1-й сигнал стробирова ния информации, поступающей с входов 3 и 4 мантисс соответственно на входы 21 блоков 6 и 7 сдвига. Если ЧЧ, то управляющий 1-й сигнал1с выходов 18 блока 5 сравнения и выработки управляющих сигналов поступает на 1-й вход 22 блока 7 сдвига и тем самым осуществляет сдвиг мантиссы второго числа на Ч, - Ч ,. = 3 15 разрядов вправо. А с выхода элемента ИЛИ 8 сигнал поступает как сигнал= 0 на вход 22 группы блока 6 сдвига и стробирует мантиссу первого числа без сдвига. 20Таким образом, на выходах 2 и 13 устройства для выравнивания...
Одноразрядный сумматор
Номер патента: 1509874
Опубликовано: 23.09.1989
Авторы: Варшавский, Гольдин, Кондратьев, Цирлин
МПК: G06F 7/50
Метки: одноразрядный, сумматор
...слагаемых (Х; = У,=О) на затворах транзисторов 5 и 12 имеется высокий потенциал, и транзистор 5 открыт, а транзистор 12 закрыт, при этом на стоках транзисторов 5 и 6 будет низ-, кий потенциал, т,е. на выходе С; - нулевое значение (С; =О).Если на входе одного из слагаемых имеется единичное значение, а. на входе другого слагаемого - нулевое значение (Х,. 1, У; 0 или Х,. О, У; 1), то на затворах транзисторов 5 и 12 будет низкий потенциал, и транзистор2 будет открыт, а транзистор 5 закрыт,Если при этом на выходе суммыимеется нулевое значение, что возможно только при единичном значении навходе переноса (С; =1), то закрыти транзистор 6, а транзистор 9 открыт,и на стоках транзисторов 5 и 6 будетвысокий потенциал, т,е, на выходеС, - единичное...
Устройство для умножения
Номер патента: 1509875
Опубликовано: 23.09.1989
МПК: G06F 7/52
Метки: умножения
...Я большинствепрактических случаев блок суммирования представляет собьй либо двухвходовый, либо трехвходовый быстродействующий сумматор для сложения двоичных и десятичных чисел,При умножении двоичных и десятичных чисел устройство работает следующим образом,В режиме умножения чисел, представленных в двоичной системе счисления, по сигналу на входе 10 устройства блок 4 настраивается на формирование двоичных кратных, блок 9 суммирования настраивается на суммированиедвоичных чисел, а выходы коммутаторов8 соединяются со своими первыми входами, на которые поступают результатыпс выходов соответствующих узлов6, - 6тетрадного суммирования.Далее одновременно или последовательно во времени в регистры 1 и 2 загружаются и-разрядные (и = 4 в)...
Устройство для умножения с накоплением
Номер патента: 1509876
Опубликовано: 23.09.1989
Авторы: Демидов, Сабельников
МПК: G06F 7/52
Метки: накоплением, умножения
...11,будет загружен результат суммирова- .ния (вычитания) сдвинутого содержимого регистра 1 О и числа, хранившегосяв этой ячейке до начала такта. Впоследующих тактах первого этапа устройство работает аналогично. Для данного конкретного примера первый этап 55включает 8 тактов. Диаграммы управляющих сигналов представлены на фиг,2.Информация на выходах блоков устройства для первого этапа (и для двухциклов второго этапа) представленав табл. 1 (в шестнадцатиричной системе счисления, - произвольное состояние выходов).Результатом работы устройства на первом этапе является накопление в яцейках памяти блока 2 сумм частичных произведения. Содержимое блока 2 .-после первого этапа (а также после каждого цикла второго этапа) для даИ ного...
Устройство для умножения двоичных чисел
Номер патента: 1509877
Опубликовано: 23.09.1989
Авторы: Дрозд, Карпенко, Лацин, Минченко, Полин
МПК: G06F 7/52
Метки: двоичных, умножения, чисел
...в такте весовые функции с нечетным значением 1 с, а также сигнал с выхода первого разряда переноса сумматора 5, сигналы с выходов нечетных разрядов переноса сумматора 5, задержанные на регистрах 7 группы, и сигналы с выходов четных разрядов переносов сумматора 6, задержанные на регистрах 7 группы.Сигналы с выходов суммы второго и первого одноразрядных сумматоров 5 и 6 поступают соответственно на первый и второй информационные входы коммутатора 8, который под действием синхроимпульсов подключает, указанные сигналы на выход 18 устройства соответственно в первых и вторых половинах тактов,Таким образом, с выхода 18 устройства с удвоенной частотой следованиясинхроимпульсов снимается последовательный код произведения, причем впервых и вторых...
Устройство для вычисления полиномов
Номер патента: 1509878
Опубликовано: 23.09.1989
Авторы: Дрозд, Костелов, Парасочкин, Полин, Ткаченко
МПК: G06F 7/544
Метки: вычисления, полиномов
...15 не запретит дальнейшее поступление СИ на выцитающий вход сцетцика 15, При этом по заднему Фронту сигнала заема устанавливается триггер 6 (момент е), а с приходом очередного СИ единичное значение с выхода триггера 6 переписывается в триггер 9, сбрасывающий триггер 6. Следующий СИ сбрасывает триггер 9.Разряды кодов с первого и второго выходов блока 18 поступают на вторые входы элементов И 11 и 12, запрещая нулевыми значениями прохождение СИ с выхода элемента И 10 на счетные входы счетциков 16 и 17 соответственно.Это препятствует изменению значения адресов на адресных входах блоков -20 и 21 памяти с началом следующего такта, код с выходов блоков 18 и 19 памяти поступает на информацион" ные входы триггеров 4, 5 и 7, 8 соответственно и...
Устройство для вычисления сумм произведений
Номер патента: 1509879
Опубликовано: 23.09.1989
Автор: Ваврук
МПК: G06F 7/544
Метки: вычисления, произведений, сумм
...сигнал нулевого уровня). Значение К по сигналу на входе 15 (Фиг.2 г, Е ) записывается в регистр 9. Одновременно (в момент времени т,) происходит переключение вхо" дов 17 и 20 в единичное состояние. Единичное состояние на входе 20 разрешает работу мультиплексора 12 по вторым входам.На сумматорах 5 происходит вычисление (Х; + У,), которое через мультйплексор 6 (на входе 16 - сигнал единичного уровня) поступает на вход квадратора 7, где просходит вычисление (Х+ У;). На сумматоре 8 происходит вычислениеии и 2 =, (Х + У ) - (, Х +, У ).в= тЗначение К поступает с выходов группы элементов НЕ 11 через мультиплексор 12, Значение 2 , сдвинутое монтажно на два разряда вправо по сигналу на входе 18 (Фиг.2 е, е), записывается в регистр 10 и поступает...
Устройство для вычисления функций синуса и косинуса
Номер патента: 1509880
Опубликовано: 23.09.1989
Авторы: Галабурда, Ильин, Стовповская
МПК: G06F 7/548
Метки: вычисления, косинуса, синуса, функций
...ях х, соз х включает определение по соответствующим формулам(3-7) значения приведенного аргумента 2, вычисление полинома вида (8) 40от Функции 2,Устройство работает следующим об"разом.В исходном, состоянии на регистр 10аргумента записан код аргумента х.При вычислении функции синуса на вход14 подается единичный сигналПриэтом сигнал, соответствующий выражению (7), с выхода сумматора 7 по модулю два через элементы И 5 и ИЛИ 1поступает на управляющий вход коммутатора 8, на выходе которого формируется значение мантиссы приведенногоаргумента в соответствии с Формулой(4), которое поступает на входы мантиссы 13 регистра 12 приведенногоаргумента, Кроме того, по сигналу навходе 14 на выходе элемента И 3 формируется в соответствии с...
Матричное устройство для возведения в квадрат
Номер патента: 1509881
Опубликовано: 23.09.1989
Авторы: Дрозд, Лаздин, Огинский, Полин, Титаренко
МПК: G06F 7/552
Метки: возведения, квадрат, матричное
...р бр, которые поступают на вторые входы соответствующих сумматоров 2 третьего столбца. На третий вход пятого сумматора 2 третьего столбца поступаетразряд операнда бр, При этом определяются последующие разряды результата, поступающие с вторых выходов сумматоров 2 третьего столбца и первого выхода пятого сумматора 2 третьего столбца соответственно на выходы устройства с седьмого по двенадцатый.Кроме того, десять старших разрядов результата поступают соответственно на входы блока 3 свертки по модулю три, При этом блок 3 определяет остаток от деления результата на три, Код остатка поступает на входы первого сумматора 4 по модулю два, а также на входы сумматора 5 по модулю два. Сумматор 5 принимает единичное значение при нечетном количестве...
Генератор случайных процессов
Номер патента: 1509882
Опубликовано: 23.09.1989
Авторы: Расщепляев, Часнык
МПК: G06F 7/58
Метки: генератор, процессов, случайных
...процесса, име"ющего количество реализаций, равноеМ =35где в - количество ячеек в строкеблока 2 памяти;п - количество строк блока 2 памяти,а вид реализации - Функция, нелиней-, 40ным образом производная от задаваемой й(х;,у ). Плотность распределе"ния вероятностей Цк(с) определяетвероятность появления той или инойреализации. Если длительность импульса датчика 3 равна интервалу временисчитывания строки и передний Фронт"привязан" к переднему фронту импульса считывания первой ячейки строки, то на выходе преобразбвателя 6вероятность - вероятность имеем реализации одномерного процесса, имеющего количество реализаций, равноеколичеству строк блока 2 памяти, а вид реализации - сечение функции, Г(х;,у ) 1 с-й строкой.Если импульс на...
Генератор случайных чисел с произвольным законом распределения
Номер патента: 1509883
Опубликовано: 23.09.1989
Авторы: Бикмухаметов, Глова, Горбунов, Песошин, Сафонов, Тахаутдинова, Ярмухаметов
МПК: G06F 13/32, G06F 9/50
Метки: генератор, законом, произвольным, распределения, случайных, чисел
...блока 3 элементов ИЛИ появляется значение Функций в центре интервала,1509 соответствующего адресу на выходе регистра 7 и :.четчика 11, Это значе-. ние сравнивается с всличиной 1 в схеме 4 сравнения. Появление "1" на выходе Боль)11 е" схемы 4 сравнения означает, что случайная величина находится в левой половине подынтервяла, появление 0 в . Б правой, По сигналу У на ленам выходе блока б управления на выхода датчика 1 равномерно распределеплых случайных чисел появляется значение , которое поступает на ин-рмапион)ль)й вход регистра 2, Па сигналу У на втором выходе блока б упра;:, 11 значениезаписывается в реги.тр 2, Снова по сигналус перва О Бьгода блока б УГ 1)ЭЯБЛЕНИЯ гга БЕХ .ПЕ ДЯТЧИКЯ 1 РЯВНО- мет;11 О г)яспг) Опелел:)х слу 1 яйных...
Генератор случайного процесса
Номер патента: 1509884
Опубликовано: 23.09.1989
Автор: Соколов
МПК: G06F 7/58
Метки: генератор, процесса, случайного
...из набора Я , Я , Ял, Опи"санный алгоритм гарантирует получение функции распределения Р(х), сов"падающей с заданной Р(х) в точках хо,ехл 130Для получения случайных величин Яв общей сложности требуется (И +М) /2генераторов равномерно распределенныхна интервале (0,1) случайных чисел,такое же количество масштабирующихэлементов и сумматоров, которые подразделяются на И подгрупп по .= 2,2.И) генераторов, масштабирующих элементов и сумматоров вкаждой; в каждой подгруппе, кроме 40первой, имеется также .-входовый блоквыделения наибольшего числа (т.е.всего. Итакой блок) .Генератор случайного процесса работает следующим образом. 45По тактовому импульсу от генерато"ра 1 тактовых импульсов осуществляется запуск всех (И+М)2+1 генераторов 2...
Генератор случайных чисел
Номер патента: 1509885
Опубликовано: 23.09.1989
Авторы: Воловик, Гайфутдинов, Мартыщенко, Пономарев, Ташевский
МПК: G06F 7/58
Метки: генератор, случайных, чисел
...Р, 15Р, В, Р(а, = 0) и вводятся в блокпамяти генератора.Используя распределение Грэма-Шарлье по известным а, = О, Р (а = 0),П , Э, Рр, моделируется случайная 20величйна а.Разыгрывается равномерно распределенная величина х на интервале о,а .Генератор работает следующим образом. 25Значения коэфФициентов а Р(а,),Э, 0, Э рассчитываются заранее иавводятся в регистр 2 памяти.При его включении запускается генератор 1 тактовых импульсов, который ЗОуправляет работой триггеров 11 и 12,выдающих импульсы в дешифратор 13.Дешифратор формирует на своих выходахпоследовательность импульсов, котораяпериодически повторяется в соответствии с сигналами триггеров 11 и 12.35Первый управляющий импульс с дешифратора поступает одновременно наблоки 2-9,...
Устройство умножения частоты
Номер патента: 1509886
Опубликовано: 23.09.1989
МПК: G06F 7/68
...М). Таким образом, на выходе делителя 5 непрерывно Формируется код Ь = М/М, который поступает на информационные входы накапливающего сумматора 4, сбрасываемого в нулевое состояние при каждом пог.ступлении импульса с частотного информационного входа устройства, Схема 6 сравнения обеспечивает сравнение 1 текущего кода, Фиксируемого счетчиком 2, с кодом на выходе делителя 5. При равенстве этих кодов на выходе схемы 6 сравнения формируется выходной импульс, по которому код в накапливающем сумматоре возрастает на Ь. 1 Таким образом, частота импульсовна выходе схемы 6 сравнения равнат М= М Гюх )гт.е, обеспечивается перемножение частотного сомножителя на кодовый сомножитель.Поскольку в течение периода входного сигнала код М может...
Программируемый контроллер
Номер патента: 1509887
Опубликовано: 23.09.1989
Авторы: Базылев, Витковский, Мазаник, Сенюк, Склема, Шпаковский
МПК: G06F 15/00, G06F 9/00
Метки: контроллер, программируемый
...в блоке 1 (фиг.8). Синхроимпульсы БУМС обеспечивают синхронную35работу блока 5 с выполнением командв блоке 1.Сигнал И по цепи 103 формируетсяпри включении питания и .обеспечиваетустановку узлов контроллера в исходноесостояние.Сигнал сброса по цепи 120 образует.ся в блоке 5 по завершении обработкиинструкций ВХОД, ВЫХОД, ВЕТВЬ. Данный сигнал обеспечивает ускоренный 45переход блока 1 на обработку следующей инструкции рабочей программы(РП),минуя выход из обработки через подпрограмму перехода.На выходе 115 блока 5 образуетсясигнал управления модификаций адреса,обеспечивающий переключение входовкоммутатора 12, что позволяет блоку 1адресоваться к блоку памяти, еслисигнал имеет состояние лог "1", илиадресоваться к блоку 2 или 4 памяти,если...
Устройство для приоритетного распределения заданий
Номер патента: 1509888
Опубликовано: 23.09.1989
Автор: Чахмахчьян
МПК: G06F 9/50
Метки: заданий, приоритетного, распределения
...по линиям 22 через элементы ИЛИ 33 группы) и переводит в единичное состояние соответствующий триггер 11.Контроль срабатывания временных интервалов, которые должны быть задействовань 1 в заданное время суток, производится следующим образом, Импульсы от генератора 4 подаются на делитель 6, который выдает импульсы с периодом такой величины, с точ 1509888ностью до которой нужно вести отсчетвремейи суток. Текущее состояниесчетчика 8 сравнивается с кодами, которые записаны в регистрах 28 с по 5мощью схем 29 сравнения. Аналогичноостальным типам временных интерваловсрабатывание этик временных интервалов фиксируется триггером 27 группы.Таким образом, на выходах триггеров 11 и 27 формируется информационное слово, каждому единичному разряду...
Микропрограммное устройство управления
Номер патента: 1509889
Опубликовано: 23.09.1989
Авторы: Козюминский, Насимов
МПК: G06F 9/22
Метки: микропрограммное
...состоянию Ч. Кроме того,сигналом у, обнуляется регистр 5.Таким образом) сигналом у схемаустройства подготовлена к реализацииподавтомата А, функционирование которого определяется микропрограм"мой МПоС приходом синхросигнала С (приэтом элемент И 14 по входу, подключенному к выходу элемента ИЛИ 18,является открытым) осуществляетсяпереход подавтомата А в следующеесостояние, определяемое выходнымисигналами 30 блока 1. Период следования синхросигналов С( определяетсяисходя из обеспечения как устойчивого перехода подавтомата из одногосостояния в другое, так и устойчивого функционирования объекта управления, на который поступают управ ляющие сигналы у- оВ состоянии Я;, подавтомата Апроисходит инициализация подавтомата А (или...