Патенты опубликованные 15.05.1985

Страница 27

Сумматор по модулю 2 -1

Загрузка...

Номер патента: 1156063

Опубликовано: 15.05.1985

Автор: Карпухин

МПК: G06F 7/50

Метки: модулю, сумматор

...выходом переноса в последующий разряд сумматора,содержит в каждом разряде элемент 63 2ИЛИ-НЕ и элемент РАВНОЗНАЧНОСТЬ, причем входы элемента ИЛИ-НЕ соединеныс соответствующими входами элементаНЕРАВНОЗНАЧНОСТЬ, а его выход соединен с другим входом элемента ИЛИ,входы элемента РАВНОЗНАЧНОСТЬ соединены соответственно с выходом элемента НЕРАВНОЗНАЧНОСТЬ и другим входомэлемента И, а его выход являетсявыходом соответствующего разрядасумматора.На чертеже изображена блок-схемапредложенного сумматора.Сумматор по модулю 2 - 1 содержитЮ одноразрядных сумматоровкаждый из которых содержит элементНЕРАВНОЗНАЧНОСТЬ 2, элемент ИЛИ-Е Э,элемент И 4, элемент ИЛИ 5, элементРАВНОЗНАЧНОСТЬ 6. Выходы 71-7 и8-8элементов НЕРАВНОЗНАЧНОСТЬ 2и ИЛИ-НЕ 3 являются...

Устройство для умножения

Загрузка...

Номер патента: 1156064

Опубликовано: 15.05.1985

Авторы: Дербунович, Шатилло

МПК: G06F 7/52

Метки: умножения

...тактовыми входами устройства, вторые управляющиевходы одноразрядных сумматоров р-йи 2 р-й строк матрицы соединены соответственно с первым и вторым входамисброса устройства, выходы переносаодноразрядных сумматоров 2 р-й строкиматрицы соединены с вторыми информационными входами соответствующих од"норазрядных сумматоров первой строкиматрицы, выходы одноразрядных сумматоров с второго по и -й и 2 р"й строкиматрицы соединеныс третьимивходами одноразрядных сумматоровсоответственно спервого по(д) -й первой строки матрицы. 2В исходном состоянии на входах 8. 1, 8. 2, 9, 1 и 9. 2 установлен сигнал "1". Перед началом работы умно- жителя на вход 9.2 подается отрицательный импульс, который сбрасывает одноразрядные сумматоры 4. 1-4, и в нулевое...

Параллельно-последовательное множительное устройство

Загрузка...

Номер патента: 1156065

Опубликовано: 15.05.1985

Автор: Глазачев

МПК: G06F 7/52

Метки: множительное, параллельно-последовательное

...сумматоров 4 нескольких чисел согласно с таблицей состояний. Результат суммирования в группах с выходов поразрядных сумм сумматоров 4 подается на входы эле ментов 5 памяти группы, а с выходов переносов сумматоров 4 в . на входы элементов 6 памяти группы. Выход каждого разряда элементов 5 и 6 памяти группы соединен с входом сумматора 4 5 б нескольких чисел по весу на две группы более младшим (с большим номером), чем выход данного элемента памяти. Таким образом,. достигается сдвиг получаемого в каждом такте результата у на две группы вправо. Вторым тактом в первые разряды регистров 1 и 2 записываются значения второй группы,содержимое регистров 1 и 2 сдвигается и появляется на входах элементов И 3 группы, в элементы 5; 6 памяти группы...

Устройство для умножения двоичных чисел

Загрузка...

Номер патента: 1156066

Опубликовано: 15.05.1985

Автор: Иванов

МПК: G06F 7/52

Метки: двоичных, умножения, чисел

...И соединены с первыми входами соответствующих трехвходовых сумматоров, вторые входы которых, кроме последнего трехвходового сумматора, соеди иены с выходами соответствующих элементов задержки, вход д-го элемента задержки, кроме последнего, соединен 2с выходом суммы (г+1)-го трехвходового сумматора, вход и-го элемента задержки соединен с выходом поразрядного переноса и-го трехвходового сумматора, выход суммы первого трехвходового сумматора соединен с выходом устройства, вход логического"0" устройства соединен с третьим входом первого трехвходового сумматора, выход поразрядного переноса 3-го трехвходового сумматора соединен с третьим входом (3+1)-го трехвходового сумматора (где )=1, 2п), выход и-го элемента задержки соединен с вторым...

Устройство для вычисления

Загрузка...

Номер патента: 1156067

Опубликовано: 15.05.1985

Авторы: Анишин, Анишина

МПК: G06F 7/556

Метки: вычисления

...23 блока 6 управления связан с входом 24 сдвига влево первого выходы которых подключены к первомуинформационному входу второго сумматора-.вычитателя, выход которого соединен с первым информационным входомблока сравнения, второй информационный вход которого подключен к выходупервого сумматора-вычитателя, выходнеравенства блока сравнения соединенс управляющими входами первого ивторого сумматоров-вычитателей,через 1 Оэлемент НЕ - с. разрешающим входомпервого шифратора и с разрешающимвходом второго шифратора, информационный выход третьего регистра сдвига подключен к информационным входам 1первого и второго шифраторов, выходыкоторых соединены с информацйоннымвходом накапливающего сумматора,выход которого подключен к выходуустройства,...

Сумматор частотно-импульсных сигналов

Загрузка...

Номер патента: 1156068

Опубликовано: 15.05.1985

Авторы: Столяров, Явный

МПК: G06F 7/62

Метки: сигналов, сумматор, частотно-импульсных

...вывод кола15 20 25 режима работы первого канала. Сформированный формирователем О - 1 короткий импульс, пройдя через первый элемент И 9 - 1 группы осуществляет запись кода из блока 18 памяти в регистр первого блока 4 - 1 при(вязки. С приходом последующих чтактовых импульсов на тактовый вход й-разрядного регистра 6 режима работы аналогично происходит запйсь кодов режимов работы в регистры последующих блоков 4 - 2, 4-й привязки. С появлением единичного потенциала на пос. леднем 1 ч-м триггере регистра 6 режима ра.боты он подается через открытый единичным сигналом с инверсного входа управляющего триггера 15 элемент И 17 на информационный вход О-триггера 7 и записывается в этот триггер с приходом гюследующего за этим 1 й+1)-го...

Устройство масштабирования цифрового дифференциального анализатора

Загрузка...

Номер патента: 1156069

Опубликовано: 15.05.1985

Авторы: Берман, Смирнов, Тихомирова

МПК: G06F 7/64

Метки: анализатора, дифференциального, масштабирования, цифрового

...12 цепи переноса разряда 1+1 сумматора. Вход по переносу 1-го младшего разряда 1 сумматора-вычитателя подключен к выходу элемента И .14, один вход З 5 которого подключен к выходу триггера переполнения регистра 2 ш,сА второй - к выходу сА цифрового интегратора.Один вход элементов М 2 10 и И 12 цепи переноса разряда 1 сум- "матора-вычитателя подключен к выходу по переносу разряда 1второй вход данньпс элементов - к выходу элемента И 12, один вход которого подключен к выходу триггера переполнения 45 регистра 2 ш,сА, второй - через элемент НЕ 15 к выходу А цифрового интегратора. Один вход элементов М 2 10 и И 12+1 цепи переноса разряда псумматора-вычитателя соединен с выхо 50 дом по переносу разряда и, второй вход данньос элементов подключен...

Устройство для умножения частоты на код

Загрузка...

Номер патента: 1156070

Опубликовано: 15.05.1985

Авторы: Генкин, Кириллов, Пешков, Седулин, Скворцов

МПК: G06F 7/68

Метки: код, умножения, частоты

...тов запрета, входом сброса второго управля. емого делители, вход сброса и" прямой выход первого триггера соединены соответственно с выходом первого управляемого делителя и вторым входом первого элемента И, выход которого соединен с входом установки второ. го триггера и первым входом первого элемента ИЛИ, второй вход которого соединен с входом сброса второго триггера и выходом переноса счетчика, выходы старших разрядов которого соединены с соответствующими входами четвертого элемента И и второго элемента ИЛИ, инверсный выход которого соеди. нен с установочным входом третьего триггера, вторым входом третьего элемента И и управляющим входом первого элемента запрета, выход первого элемента ИЛИ соединен с ус. тановочным входом четвертого...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1156071

Опубликовано: 15.05.1985

Авторы: Михайкий, Панга, Петраков, Тарасов, Цветков

МПК: G06F 9/22

Метки: микропрограммное

...исключив разряды признака расширенной системы команд, а также считывают код операции команды через блок 5 элементов И счетчика возврата в регистр 3 возврата, т.е. формируют адрес первой микрокоманды считываемой команды для случая расширенной системы команд и адрес возврата из микроподпрограммы.Рассмотрим, что происходит при это этом в устройстве(фиг.1),Управляющее воздействие с пятого выхода дешифратора 13 поступает на второй вход элемента И 27, а часть кода операции команды с первой группы шин информационного входа 1 устройства поступает на второй вход этого элемента.При этом на выходе элемента И 27 формируется старший (к примеру, девятый) разряд адреса, который одновременно является разрешающим воздействием для блока элементов И...

Устройство управления микропроцессором

Загрузка...

Номер патента: 1156072

Опубликовано: 15.05.1985

Авторы: Супрун, Тимонькин, Ткаченко, Харченко

МПК: G06F 9/22

Метки: микропроцессором

...30 ва. По сигналу пуска с входа 17 (фиг. 1) триггер 9 включает генератор 8. По первому тактовому импульсу в регистр 2 с входа 16 через коммутатор 7 записывается код реали- З 5 зуемой операции, который определяет адрес первой микрокоманды соответствующей микропрограммы. С выходов 23, 24.и 25 блока 1 считывается адрес следующей микрокоманды, код40 проверяемых, логических условий и микрооперации управления соответственно. По второму тактовому импульсу с выхода 39.2 генератора 8 код микроопераций записывается в ре- ф 5 гистр 3 и выдается на управляемые узлы с выходов 18 и 26-32. При этом сигнал на выходе 29 появляется только в конце работы устройства, на выходе 30 выдается нулевой сигнал во всех микрокомандах микропрограммы, кроме...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1156073

Опубликовано: 15.05.1985

Авторы: Кривоносов, Мельников, Супрун, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/00, G06F 9/22

Метки: микропрограммное

...устройства соединен с первым информацион.ным входом блока коммутаторов фик 33 11560 выхода на управляющий вход шинного формирователя 138 блока 11 коммутаторов адресов. Тем самым запрещается передача адреса с выхода коммутатора 137 (фиг. 6) на цину 34 адреса, Этот же сигнал с выхода 63 адреса 10 управления поступает на вход выдачи Фиксированного адреса блока 12, разрешая выдачу фиксированного. адреса (фиг, 7) через шинный Формирователь 141 на ши ну 34 адреса. На вход 39 поступает код, характеризующий признак приема информации от абонента, по которому определяется фиксированный адрес блока 1, в котором хранится код операции (команды) приема информации. По первому тактовому импульсу последнего цикла выполнения предыдущей команды с...

Устройство для управления с контролем

Загрузка...

Номер патента: 1156074

Опубликовано: 15.05.1985

Авторы: Антоненко, Горбель, Кирсанов, Сидоренко, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/22

Метки: контролем

...соединен с первыми входами первого и второго элементов И.и с входами второго триггера управления второго блока задания интервалов, выход первого элемента ИЛИ которого соединен с входом сброса счетчика интервалов второго блока задания интервалов, вторым входом девятого элемента ИЛИ к вторым входом второй группы входов блоха сравнения, пятый выход блока синхронизации соединен с пятым входом четвертого элемента И и вторым входом десятого элемента И, выход которого соединен с вторым входом пятнадцатого элемента И и нервющ входами третьего и четвертого элементов И второго блока зада" ния интервалов, шестой выход блока синхронизации соединен с вторым входом шестого элемента И, седьмой выход-блока синхронизации соединен с Э-входом триггера...

Устройство для обслуживания запросов

Загрузка...

Номер патента: 1156075

Опубликовано: 15.05.1985

Авторы: Баранов, Григорьев, Чудов

МПК: G06F 9/50

Метки: запросов, обслуживания

...через некоторый промежуток временина вход 2. При одновременном поступлении запросов на несколько входов приоритетным подключением на выходы устройства при нулевых сигналах на выходах дешифраторов 37 пользуется канал с меньшим, номером (в рассматриваемом примере первый). В момент поступления запросов на входах 1 и 3 передним фронтом имлульсов запроса первый и третий тригге3 115 ры регистра 4 устанавливаются в единичное состояние,при этом на управляющих входах первьи триггеров региетров 8 узлов 5, 7 и на выходе элемента ИЛИ 11 имеет место единич 5 ный потенциал . На тактовый вход регистров 8 начинают поступать тактовые импульсы с входа 10 через элемент И 12.Передним фронтом первого тактового импульса первые разряды регистров 8...

Устройство коррекции ошибок с контролем

Загрузка...

Номер патента: 1156076

Опубликовано: 15.05.1985

Авторы: Минасянц, Туманьян, Угуджян

МПК: G06F 11/08

Метки: контролем, коррекции, ошибок

...поступают в регистр 8 синдромов8, где анализируются.При Я = О, Я; Ф 0 имеет месточетная ошибка, при Я : О, Я - 0ошибки нет, а при Я = 1 имеет местоодиночная ошибка.Контрольная сумма на выходе второго сумматора 10 по модулю два 10 независимо от вида ошибки при правильной работе тракта 3, 4, 6, 7, 8имеет следующий вид 1Изобретение относится к автоматике и вычислительной технике и может быть применено при разработке запоминающих устройств ЦВМ и систем обработки и хранения информации.Цель изобретения - повышение эффективности контроля.На чертеже представлена блок-схе ма устройства,Устройство содержит регистр 1 контрольных разрядов, регистр 2 дан ных, шифратор 3, формирователь 4 четностинакопитель 5, схему 6 сравнения, первый сумматор 7 по...

Мажоритарно-резервированное устройство

Загрузка...

Номер патента: 1156077

Опубликовано: 15.05.1985

Авторы: Исаенко, Самчинский, Тафель, Шаров

МПК: G06F 11/18, H05K 10/00

Метки: мажоритарно-резервированное

...блоки 1-3, блок 4 мажоритарныхэлементов, первую шину 5, вторую ши,ну 6 синхронизации, схемы 7-9 сравнения, элементы И 10-12, Первая шина 155 синхронизации подключена к счетнымвходам резервированных блоков 1-3.Выходы блока 4 мажоритарных элементов подключены к установочным входам реэервированньм блоков 1-3, а 20также к вторым входам схем соответствующих схем 7-9 сравнения и являются выходами устройства, Первыевходы схем 7-9 сравнения соединяются с выходами соответствующих реэер. - 25вированньм блоков 1-3. Вьмоды схем7-9 сравнения подключены к первымвходам элементов И 10-12, вторыевходы соединяются с .вспомогательнойшиной 6 синхронизации. Выходы эле- ЗОментов И 10-12 подключены к вспомогательным входамсинхронизации резервированных блоков...

Устройство для обмена информацией между объектом контроля и электронной вычислительной машиной

Загрузка...

Номер патента: 1156078

Опубликовано: 15.05.1985

Авторы: Исаев, Розанов, Титкин, Чалкова, Ширин

МПК: G06F 11/26

Метки: вычислительной, информацией, машиной, между, обмена, объектом, электронной

...сигнал блокировки шины 19коммутатора 4 (Фиг. 2), обеспечивающий отключение испытуемого модуляот системных шин данчых 5, адреса 6и управления 7. Процессор ЭВМ опрашивает пульт управления (не показан),на котором оператор набирает кодпроверяемого модуля.В зависимости от полученной информации возможны следующие режимы работы процессора ЭВМ.При контроле модулей, содержащихмикропроцессор, происходит переходв состояние захвата шин (т.е. в третье состояние, эквивалентное отключению от системных шин 5, 6 и 7)сброс блокировки .19 коммутатора 4 иинициирование запуска тест-программ испытуемого микропроцессора. При контроле модулей памяти осуществляв . ется переход в состояние захвата шин, сброс блокировки шины 19 и иницииро вание запуска...

Двухпортовое устройство сопряжения в вычислительной системе

Загрузка...

Номер патента: 1156080

Опубликовано: 15.05.1985

Авторы: Гончар, Козлов, Литвин, Скляревский

МПК: G06F 13/00

Метки: вычислительной, двухпортовое, системе, сопряжения

...32данные, представляющие собой адрес38та И и единичным входом триггера ячейки б 6яче кй пока , к которой необходимонулевой вход которого соединен обращао ращаться, после чего устанавливас нулевым выходом триггера 36, свторци входои элемента И 31 и первым означаю й 3означающи , что на линии 3 помещенывходом элемента И 39, второй вход, д данные. При этом на входе 28 запросакоторого соединен с прямым выходом присутствует сигнал "0". Данныетриггера ЗЗ. через группу 12 элементов И записыВыходы элементов И 31 и 39 соеди- ваются в счетчик. Этим завершаетсяиены с соответствующими .входами эле- пе ыйперв цикл обращения, при этом вмента ИЛИ 40, выход которого соеди- счетчике 10 записан адрес ячейкинен с единичным выходом триггера 22.Третий вход...

Устройство для ввода информации в процессор

Загрузка...

Номер патента: 1156081

Опубликовано: 15.05.1985

Авторы: Винников, Любочанинов, Попов, Седов, Урывский

МПК: G06F 13/00

Метки: ввода, информации, процессор

...пластинах, работающем в комплекте с ЭВМ, а также может быть использовано для временного хранения и передачи.данных из.аналого-цифрового преобразователя (АЦП) в ЭВМ, например в измерительных и 1 О вычислительных комплексах и системах, работа составных частей которых по передаче данных асинхронна и когда возникает необходимость временного хранения данных на линиях передачи 15 при сохранении нормальной работоспособности составных частей.Цель изобретения - повышение достоверности передачи информации.На чертеже приведена блок-схема предлагаемого устройствг.Устройство содержит регистры 1 группы, коммутатор 2, триггеры 3 группы, узел 4 начальной установки, Формирователи 5 импульса группы, р 5 элементы И 6 первой группы элементы. И 7...

Устройство для сопряжения электронно-вычислительной машины с накопителями на магнитных носителях

Загрузка...

Номер патента: 1156082

Опубликовано: 15.05.1985

Авторы: Зусь, Короленко, Морщенок, Распутный, Фокин

МПК: G06F 13/00

Метки: магнитных, накопителями, носителях, сопряжения, электронно-вычислительной

...11 обращений, уменьшает его содержимое и соответственно код на еговыходе на единицу. С единичного выхода установленного триггера 17 обращение оператора поступает черезэлемент ИЛИ 4 на вход блока 3 управления н одновременно поступает навторые входы группы элементов И 2,что позволяет команде операторапройти с выхода блока 1 заданиярежимов через группу элементов И 2на первую группу входов блока 3управления. Таким образом, блок 3управления начинает выполнение команды оператора.М 55 После завершения выполнения коиандц оператора блок 3 управления вырабатывает сигнал "Конец работы", который проходит через открытый разрешением с единичного выхода триггера 17 пятый элемент И 16 и сбрасцвает триггер 17. На элемент И 9 поступает теперь с нулевого...

Устройство для сопряжения

Загрузка...

Номер патента: 1156083

Опубликовано: 15.05.1985

Авторы: Антимиров, Грамотеев, Шаповалов, Яблонский

МПК: G06F 13/00

Метки: сопряжения

...сигнал обращения поступает только на первыйвход 22 обращения устройства. Вэтом случае с выхода первого мажоритарного элемента 8 первый сигналобращения проходит через элемент ИЛИ 7 и выход 30 обращенияустройства в блок памяти. Одновременно с выхода этого же мажоритарного элемента первый сигнал обращения поступает на вход установкив единицу второго триггера 6 и уста"навливает его в единичное состояние.Выходной сигнал второго триггера 6 поступает на второй вход установки в единицу первого триггера 5,который при поступлении на егосинхровход очередного импульса свыхода генератора 1 устанавливаетсяв единичное состояние.При поступлении очередного импульса с генератора на первый входпервого элемента И 2 на его выходепоявляется единичный сигнал,...

Устройство для сопряжения периферийных устройств с процессором и оперативной памятью

Загрузка...

Номер патента: 1156084

Опубликовано: 15.05.1985

Автор: Дещиц

МПК: G06F 13/14

Метки: оперативной, памятью, периферийных, процессором, сопряжения, устройств

...то блок 3 управления считывает слово состояния канала в двухвходовую память 63, формирует новое унуавляющее слово обмена с оперативной памятью и устанавливает триггер 27 в ноль. В этом случае с приходом сигнала по двусторонней связи 24 с центрального процессора на триггер33 1 3 на элементе И 26 появляется по-. ложительный потенциал, и весь цикл работы говторяется,.Таким образом, в данном устройстве для периферийных устройств, закрепленных за несколькими программами в системе, работающей в мульти- программном режиме, образуются очереди в одну инструкцию с заранее сформированной управляющей информацией, что позволяет увеличить быстродействие системы как за.счет выборкисамой инструкции выборки адресного слова. канала и командного...

Устройство для подключения источника информации к общей магистрали

Загрузка...

Номер патента: 1156085

Опубликовано: 15.05.1985

Авторы: Данильченко, Райхел

МПК: G06F 9/50

Метки: информации, источника, магистрали, общей, подключения

...с входом запроса устройства, а выход этого элемента И соединен с прямым входом первого триггера, инверсный вход которого соединенс выходом переполнения счетчика приоритета и с входом первого элемен та задержки, выход которого сОединен с синхровходом второго триггера и с входом второго элемента задержки, выход которого соединен с прямым входом третьего триггера, инверс. ный вход которого соединен с выходом- второго триггера, а выходы второго и третьего триггеров соединены соответственно с выходами отказа и разрешения устройства, выход первого триггера и тактовый вход устройст-ва соединены с входами первой группы элемента 2 И-ИЛИ, а информационный вход устройства и выход третьего триггера соединены с входами второй группы элемента 2...

Устройство для обработки данных

Загрузка...

Номер патента: 1156086

Опубликовано: 15.05.1985

Авторы: Головань, Заблоцкий, Радкевич

МПК: G06F 15/16

Метки: данных

...всех процессо-,ров, вход и выход счетчика адресакаждого процессора соединены соответственно с выходом генератора синх.роимпульсов и вторым адресным входом блока памяти микропрограмм тогоже процессора, а первый и второй входы и выход схемы сравнения каждогопроцессора подключены соответственно к выходу регистра адреса2 еаза 3 ыбюрка ррагиенпт микропрограммь из одщеи"имли микрощогуаии Ю;ыбсрка иикокоиднд и йока 10 и быпозиениеФиг.б Составитель Г, Виталиевсеенко Техред Т.фанта (орректор , ДМ, Демчи Редактор Л дписное Тираж 710 Зак ектнсударственного комитета СССРм изобретений и открытийква, Ж, Раушская наб., д.1, . 4СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 19) (1) 4(Р 1) С 06 Р 15/16 яющих вы ход бло ена к группе упра стройства, первый...

Устройство обработки дискретной информации

Загрузка...

Номер патента: 1156087

Опубликовано: 15.05.1985

Авторы: Головин, Денищенко, Ерзаков

МПК: G06F 11/18, G06F 15/16

Метки: дискретной, информации

...(БС) .Устройство (фиг. 1) содержит про цессоры 1-3, мажоритарные элементы 4, блок 5 синхронизации, магистральные усилители 6-9, элемент НЕ 10, блок 11 контроля, вход 12 устройства.Блок 11 контроля (фиг. 2) содер жит группу дешифраторов 13 элементы ИЛИ 14-16, элемент НЕ 17, счетчик18-20, мажоритарный элемент 21.Блок 5 синхронизации (фиг. 3) содержит К групп элементов задержки 22,25элемент И-НЕ 23, элемент ИЛИ-НЕ 24, формирователь 25 импульса, группу из К мажоритарных элементов 26.Устройство работает следующим образом. 30В исходном состоянии первый, второй и третий магистральные усилители 6-8 находятся в режиме "Ввод", а четвертый 9 - в закрытом состоянии. На первые управляющие входы поступает сигнал лог. 0" с выхода элемента НЕ...

Мультипроцессорная система

Загрузка...

Номер патента: 1156088

Опубликовано: 15.05.1985

Авторы: Белицкий, Малиновский, Палагин, Сигалов

МПК: G06F 15/16

Метки: мультипроцессорная

...чтопараллельная программа состоит издвух ветвей;Ветвь 1,Ь 1, Захватить семафор ветви 1,Считать А.зом,Каждый процессор 1 может обращаться к общему запоминающему устройству 2 и к коммутатору общих устройствввода-вывода 3 с помощью магистралей5, 6 и 7. При необходимости использовать эти магистрали процессор устанавливает высокий уровень на своем 23выходе запроса шин. Сигналы запросашины, поступающие от всех элементарных процессоров, анализируются блоком 4, который устанавливает сигналвысокого уровня на входе разрешения 30шины того из запросивших шину элементарных процессоров, чей приоритетмаксимален.Каждый из элементарных процессоров, получив сигнал РазРешения шины, Зиспользуя магистрали 5-7, выполняетобращение к устройству 2 или...

Генератор функции уолша

Загрузка...

Номер патента: 1156089

Опубликовано: 15.05.1985

Авторы: Золотой, Садыхов, Чеголин, Шаренков

МПК: G06F 17/14

Метки: генератор, уолша, функции

...1 представляет собойКЯ-триггер, триггер 2 - динамический Р-триггер, имеющий установочный вход, демультиплексор 3 представляет собой селектор, имеющийодин вход на два выхода с однимадресным входом; регистр 4 сдвигаможет быть выполнен на Р-триггерах,реверсивный счетчик 8 представляетсобой счетчик с изменяющимся направлением счета, имеющий выход переноса, мультиплексор 10 представляетсобой коллектор, имеющий четыре инФормационных входа на один выходи два адресных входа, двоичный сектор 11 и ,регистры 12, 13 могут быть 1156089выполнены на Р-триггерахф группамультиплексоров 14 представляетсобой набор коллекторов, имеющихдва входа на один выход и один адресныи вход, причем число мультичплексоров равно числу разрядов регистров 12 и 13.Блок...

Устройство преобразования адамара для цифровых последовательностей

Загрузка...

Номер патента: 1156090

Опубликовано: 15.05.1985

Авторы: Вачиберидзе, Мкртычян, Петров

МПК: G06F 17/14

Метки: адамара, последовательностей, преобразования, цифровых

...из шразрядов второго регистра подключен к информационному входу блока преоб разования в дополнительный код, выход 2"-й группы из ш разрядов второго регистра является выходом устрой 1156090Изобретение относится к автоматике и вычислительной технике и можетбыть использовано в аппаратуре обработки звуковых и видеосигналов, дляцифровой фильтрации и т.д.Целью изобретения является упрощение устройства.Функциональная схема устройствапредставлена на чертеже.Схема содержит генератор тактоврегистр 2 сдвига, блок 3 преобразования в дополнительный код, сумматор 4, регистр 5 сдвига, элементыИ 6 и 7, счетчик 8, сумматор по модулю два 9, счетчик 10, элементыИ 11,Устройство работает следующимобразом.На вход элементов И 11 последовательно поступают...

Адаптивное устройство для масштабирования

Загрузка...

Номер патента: 1156091

Опубликовано: 15.05.1985

Авторы: Абдуллаев, Алиев, Гержой, Измайлова, Исмайлов, Мякочин, Тургиев, Шейтман

МПК: G06F 17/18

Метки: адаптивное, масштабирования

...синхронизации.Устройство содержит аналого-цифровые преобразователи 1, блоки 2 определения экстремумов, блоки 3 определения разности, сумматоры 4, 20коммутаторы 5, блок 6 синхронизации,Блок 2 определения экстремума содержит регистр 7 и цифровой узел 8 сравнения.Блок 3 определения разности содер жит сумматор 9, шифратор 10 и регистр11, Блок 4 синхронизации содержит генератор 12 тактовых импульсов, первыйсчетчик 13 и второй счетчик 14. Процесс работы устройства состоит из 30двух циклов: цикла адаптации (количество выборок случайного процессаопределяется емкостью первого счетчика 13) и цикла масштабирования(количество выборок определяетсяемкостью второго счетчика 14).После подачи импульса "Пуск" навходы К счетчиков 13 и 14 устройст Входы...

Устройство для цифрового определения средних значений сигналов

Загрузка...

Номер патента: 1156092

Опубликовано: 15.05.1985

Авторы: Науменко, Черепащук

МПК: G06F 17/18

Метки: значений, сигналов, средних, цифрового

...контроля текущих средних значений сигналов, 5В предлагаемом устройстве текущее среднее значение сигнала х(1) определяется методом сглаживания с помощью цифрового аналога интегрального, оператора текущего сглаживания 10При этом число импульсов пропорциональное сумме преобразованныхзначений исследуемого сигнала.Ьх 0+1 Т ), накапливается в первом1;оо фсчетчике, вследствие чего может произойти его переполнение, особеннопри постоянной полярности сигналахЯ;),Цель изобретения - расширениеФункциональных возможностей за счетувеличения интервала сглаживания сигналов.На чертеже изображена блок-схемапр едлагаемого ус тройства.Устройство содержит преобразова 30тель 1 напряжение - код, первыйсчетчик 2, генератор 3 импульсов,элемент И 4,...

Операционный усилитель

Загрузка...

Номер патента: 1156093

Опубликовано: 15.05.1985

Автор: Михайлов

МПК: G06G 7/12

Метки: операционный, усилитель

...выход которого соединен спервыми обкладками второго и третье- З 5го разделительных конденсаторов,вторая обкладка второго разделительного конденсатора через зарядноразрядный резистор соединена с первым выводом второго ключевого элемен та и с входом второго фильтра низкойчастоты, выход которого подключен кнеинвертирующему входу дифференциального усилителя постоянного тока, вьгход которого через второй оператор" 45ный двухполюсник подключен к входуразделительной емкостно-резистивнойцепи, второй вывод второго ключевогоэлемента соединен с шиной нулевогопотенциала, генератор управляющих . 50импульсов, выход которого подключенк управляющим входам первого и второго ключевых элементов Г 23 .ы риг.2 - пример выполнения нелинейного элемента с...