Патенты с меткой «адамара»
Переключатель на основе матриц адамара
Номер патента: 330541
Опубликовано: 01.01.1972
МПК: H03M 7/28
Метки: адамара, матриц, основе, переключатель
...б в соответствии с кодом строки матрицы Адамара порядка Л Первый ферритовый элемент столбца в соответствии с кодом первой строки матрицы и т. д. до У. Во всех Мстолбцах прошивки входными обмотками 6 анологичны. Концы входных обмоток 6 с совпадаюгцими прошивками, принадлежащие различным столбцам ферритовых элементов 5, через диоды 7 объединены и подключены к выходу одного нз ключей 8. Общее число таких сое. динений и ключей равно Л. Противоположные концы входных обмоток 6, прошивающих столбец ферритовых элементов 5, объединены и подключены к выходной обмотке 9 ферритовых элементов 1. По числу столбцов ферритовых элементов 5 и по числу ферритовых элементов 1 таких соединений М,Помимо входных обмоток каждый из феррптовых элементов 5...
Матричный параллельный процессор для вычисления преобразования адамара
Номер патента: 478306
Опубликовано: 25.07.1975
Автор: Гречишников
МПК: G06F 17/16
Метки: адамара, вычисления, матричный, параллельный, преобразования, процессор
...процессора реализует выражения:А;+1=А,+ И; (1) 8+ =А -В 1 1 (2) где 1, - номер столбца матричного параллельного процессора, А В - операнды, поступающие на входы с 7 и 8 вычислительного блока 1 соответственно,А + 1, В.+ 1 - результаты вычислений, поСступающие на выходы 9 и 10 вычислительного блока 1 матричного параллельно-, го процессора соответственно.Вычислительные бдоки 1 соединены между собой в соответствии с графом, описы.г вающнм быстрое преобразование Адамара.Количество входов матричного параллельного процессора всегда кратно степени двойки. Тогда количество столбцов процессора будет равно величине показателя степени, а число строк - числу входов деленному пополам. Каждый вычислительный блок 1 обрабатывает информацию...
Устройство преобразования адамара для цифровых последовательностей
Номер патента: 1156090
Опубликовано: 15.05.1985
Авторы: Вачиберидзе, Мкртычян, Петров
МПК: G06F 17/14
Метки: адамара, последовательностей, преобразования, цифровых
...из шразрядов второго регистра подключен к информационному входу блока преоб разования в дополнительный код, выход 2"-й группы из ш разрядов второго регистра является выходом устрой 1156090Изобретение относится к автоматике и вычислительной технике и можетбыть использовано в аппаратуре обработки звуковых и видеосигналов, дляцифровой фильтрации и т.д.Целью изобретения является упрощение устройства.Функциональная схема устройствапредставлена на чертеже.Схема содержит генератор тактоврегистр 2 сдвига, блок 3 преобразования в дополнительный код, сумматор 4, регистр 5 сдвига, элементыИ 6 и 7, счетчик 8, сумматор по модулю два 9, счетчик 10, элементыИ 11,Устройство работает следующимобразом.На вход элементов И 11 последовательно поступают...
Устройство для преобразования адамара цифровой последовательности
Номер патента: 1462355
Опубликовано: 28.02.1989
МПК: G06F 17/14
Метки: адамара, последовательности, преобразования, цифровой
...сигналы с выходов триггера 2 управляют работой всех коммутаторов адреса.Рассмотрим процесс выборки информации иэ нечетной подгруппы. При этом на входы адреса пятого и шестого блоков памяти через пятый и шестой коммутаторы адреса подается адрес А 1 = К, а на входы адреса седьмого и восьмого блоков памяти через седьмой и восьмой коммутаторы адреса подается адрес А 2 = К + 2+(п) т,е, происходит выборка по требуемым адресам. Если адрес К четный, элемент И 23 запрещает прохождение 23554информации через буферный регистр24, а на выход элемента ИЛИ 43 через буферный регистр 28 происходитинформация с выхода блока 26 памяти,Если адрес К нечетный, то сигналзапрета прохождения информации выдается с элемента И 27 и на выходэлемента ИЛИ 43 происходит...
Устройство для выполнения быстрого преобразования уолша адамара
Номер патента: 1605254
Опубликовано: 07.11.1990
Авторы: Визор, Гнатив, Ширмовский
МПК: G06F 17/14
Метки: адамара, быстрого, выполнения, преобразования, уолша
...регистры 3 и 11 значений отсчетов, сигнала из следующей выборки.Блок 8 синхронизации работает следующим образом, Запуск блока 8 синхронизации производится потенциалом логического "0", который подается на вход 12 блока 8 синхронизации и запускает формирователь 15 импульсов. При этом на выходе формирователя 15 импульсов формируется отрицательный импульс сигнала управления 1 (фиг.5). По приходу тактовых импульсов Е, (фиг,5) на счетный вход 10 счетчика 14 на выходе 1 первого (младшего) разряда его формируется сигнал управления 2 (фиг,5), а на( выходе (и)-го разряда счетчика 14 формируется сигнал Ткоторый посту. пает на первый вход формирователя 15 импульсов и на счетные входы счетчиков 16 и 19, По приходу сигнала Т на выходе формирователя...