Патенты опубликованные 28.02.1983

Страница 37

Интерфейсный блок для управляющей системы

Загрузка...

Номер патента: 1001075

Опубликовано: 28.02.1983

Автор: Судариков

МПК: G06F 3/04

Метки: блок, интерфейсный, системы, управляющей

...соеди- И нена с многоразрядчыми адресными входами блока, вторая группа входов схемы .сравнения и группа входов узла индикации соединены с выходами регистра.На фиг. 1 приведена структурная 2 о схема предлагаемого блока; на фиг, 2- временная диаграмма.Вход 1 выбора режима соединен с одним входом элемента ИЛИ 2, выход которого соединен с входом 3 блока 4 1 элементов И, входы которых соединены с входами задания функции 5. Входы 6 задания адреса соединены с группой входов 7 схемы 8 сравнения и с входами блока элементов И 9. Выходы блоковзв 9 и 4 соединены со входами дешифратора 10, группа выходов 11 которого соединена с исполнительными шинами .12. Выходы 13 и 14 дешифратора 10 соединены соответственно с установочными входами триггера...

Устройство для индикации

Загрузка...

Номер патента: 1001076

Опубликовано: 28.02.1983

Авторы: Скомров, Фойда, Щербина

МПК: G06F 3/14

Метки: индикации

...установки,На чертеже представлена функциональная схема устройства для индикации, ИУстройство для индикации содержитОй-триггеры 1-8, элементы И 9-16, распределитель 17 импульсов, элементь 118-25 индикации, шины 26 и 27 управления, координатные шины 28-31, шину 2 о32 начальной установки и шину 33 тактовых импульсов,Устройство для индикации работаетследующим образом,Перед нацалом работы все триггеры1-8 и распределитель 7 импульсов пошине 32 начальной установки устанавливаются в нулевое состояние. При поступлении высокого потенциала, например, на шину 26 управления и на коор рдинатные шины 28 и 31 в момент воздействия перепада потенциалов на тактовые входы триггеров 1 и 3 с первоговыхода распределителя 17 импульсов,триггеры 1 и 3...

Устройство для управления изображением

Загрузка...

Номер патента: 1001077

Опубликовано: 28.02.1983

Автор: Соколов

МПК: G06F 3/153

Метки: изображением

...переписываются в и-регистров 9б 1001 (где и - максимальное количество участков, .необходимых для развертки самого сложного знака, символа, кри-, вой и. т.д., обычно п=7- 15)Кроме того, сигнал с входа 8 устанавливает 5 счетчик 15 и триггер 19 в исходное состояние. Затем при снятии импульса с входа 8 подключается элемент И 17 и на входы элементов И 11 и 12 и счет чика 14 поступают импульсы с выхода 1 в генератора 20, при этом на выход 21 поступают импульсы подсвета формируемого изображения. Причем в исходном состоянии дешифратор 16 подключает коммутатор 10 в положение, пропускаю щее информацию на выход его только с выходов первого регистра 9 участков. При этом двухраэрядная информация с первых выходов коммутатора 10 подается на...

Преобразователь числоимпульсного кода в двоичный

Загрузка...

Номер патента: 1001078

Опубликовано: 28.02.1983

Авторы: Батов, Белохвостиков, Петров, Тощева

МПК: G06F 5/02

Метки: двоичный, кода, числоимпульсного

...причем каждый 1-й счетчик Джойсона содержит 2" " разрядов (1=1, , и).На чертеже представлена блок-схема преобразователя число-импульсного кода в двоичный.Формула изобретения 526И36 Источники информации,принятые во внимание при экспертизе1. Тарабрин Б.В, и др. Справочникпо интегральным микросхемам. й.,(прототип).100 рядов соединены с выходами 8-12 раэря. дов преобразоба 1 еля, на которых формируется параллельное значение двоичного кода.Работа преобразователя осуществля ется следующим образом.При подаче на вход 7 последовательности сигналов (импульсов), число которых равно Х, каждый иэ счетчиков Джонсона 2-6 осуществляет их прием и 6 пересчет в коде Джонсона (в соответствии с числом разрядов в каждом счетчике). В результате...

Преобразователь двоичного кода в код системы остаточных классов

Загрузка...

Номер патента: 1001079

Опубликовано: 28.02.1983

Авторы: Болтков, Хлевной, Червяков

МПК: G06F 5/02

Метки: двоичного, классов, код, кода, остаточных, системы

...блока умножения и в этом состоянии останется до конца преобразования. При этом содержимое первого такта преобразования через коммутаторы 6 и 7 поступает на блок 2 умножения, результат умножения суммируется сумматором 3 по модулю Р со значением ( к-я -1)-го разряда преобразуемого числа Х, По окончании переходных процессов управляющий сигнал, поданный по входу 11, разрешает запись результата операции в дополнительный регистр 5. Таким образом, во втором такте выполняются операции Х=(Х 2.еО 4 Р+А к +)иод.Р,В третьем также осуществляетсясдвиг содержимого входного регистра1 на один разряд влево, коммутатор6 подключает выходы дополнительногорегистра 5 к второй группе входомкоммутатора 7, результат второготакта умножается блоком 2...

Устройство для реализации логических функций

Загрузка...

Номер патента: 1001080

Опубликовано: 28.02.1983

Авторы: Абельсон, Евтодьев, Казакова, Клунт, Шалыто

МПК: G06F 7/00

Метки: логических, реализации, функций

...наличиядиодов е е, разм шение которых опреде-их инверсных выходовляется расположением единиц в столбце 4 о Принцип действия устройства рассмотзначений функций 1, где " -значен фун 1, " - ранг функ- рим на примере (фиг. 2) реализации наций (число единиц в столбце значений его потенциальных выходах следующейурпсции 1 ), системы булевых формул:, то необходимо использовать соотношение ,-у и в . РЧ ЧХ МХ ЧХ45 У 4 27соответствующей строке блоков 3 и 7Ч= (.Х 1 Х 2 ХЭХ 6 о) Х 4 УХ 6 у 9.П иве емР д м другие соотношения, опре- Так как в данном случае в устройстведеляюшие основньеосновные характеристики уст-. используется настраиваемый логическиймодуль, реализующий путем настройкиройства.Число тактов Ттактов Т, требующихся для ре- любую...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 1001081

Опубликовано: 28.02.1983

Автор: Лысенко

МПК: G06F 7/02

Метки: двоичных, сравнения, чисел

...выходными шинамиколичественного результата сравнения ффустройства.На чертеже приведена функциональная схема устройства.Устройство содержит элементы И-НЕ1- 13, элементы ИЛИ 14 и 15, входящие фв каждую из ячеек 16 , входные шины17 и 18 разрядов сравниваемых чисел,управляющие шины 19 и 20, шины 21 и22 расширения, выходные шины 23 и 24,выходные шины 25 количественного ре- Ы1зультата сравнения.Устройство работает следующим образом. 4На шину 2 подается сигнал "0", а на шины 19 и 20 - сигнал "1". Сравнение чисел производится параллельным кодом одновременно во всех разрядах. При этом результат сравнения в старшем разряде по отношению к предшествующему разряду является преобладающим при неравенстве кодов. При равенстве кодов чисел А и В в...

Устройство для сравнения чисел

Загрузка...

Номер патента: 1001082

Опубликовано: 28.02.1983

Авторы: Дуда, Литаврин, Столяров

МПК: G06F 7/02

Метки: сравнения, чисел

...Далее импульс с выхода элемента 27 задержки проходит через элементы И 20 и ИЛИ 21 и устанавливает регистр 2 сдвига в нулевое состояние, а затем через элемент 25 задержки переписываетю содержимоесчетчика 1 в регистр 2 сдвига. Если на информационный вход 28 устрой. ства поступает первое число, заданноеЯ последовательным позиционным кодом, начиная с младших разрядов, то на шине29 задания режима должен быть единичный потенциал. При этом первое число, поступающее на информационный вход 28 через элемент И 8 записывается в реБ гистр 2. сдвига, в котором сдвиг осуществляется вправо, Сигнал сброса, поступающий после этого числа, осуществляет в устройстве ту же последовательность дей .ствий, что и для,первого числа, заданного последовательным...

Устройство для сортировки чисел

Загрузка...

Номер патента: 1001083

Опубликовано: 28.02.1983

Авторы: Крылов, Шубина

МПК: G06F 7/06

Метки: сортировки, чисел

...ИЛИ 15 на входы элемента ИЛИ 32 и одновременно на единичные входы соответстующих триггеров 16, устанавливая их в нулевое состояние в зави- симости от значения в- го разряда числа. Если хотя бы в одном из чисел, записанных в регистрах 1, в в- ом разряде - "1", то через элемент . ИЛИ 32 поступает сигнал на единичный вход триггера 18, устанавливая его в единичное состояние. Второй сигнал "а" от узла 37 синх 45 ронизации через первый из открытых элементов И 19 .проходит на управляющие входы соответствующей .группы элементов И 25 и разрешает поступление числа В с соответствующего регист. ра 1 через элементы И 25 и ИЛИ 26 узЯ ла 24 обобщения на вторую группу входов схемы 27 сравнения, т.е. на вторую группу входов схемы 27 сравнения...

Устройство для определения положения числа на числовой оси

Загрузка...

Номер патента: 1001084

Опубликовано: 28.02.1983

Авторы: Зубов, Хлюнев

МПК: G06F 7/06

Метки: оси, положения, числа, числовой

...И.Выходы первого 11 и второго 12 злементов И являются выходами 16 результата сравнения устройства, выход первого элемента И 11 соединен с входомформирователя 10 импульсов, выход которого соединен со счетным входомсчетчика 8 номера поддиапазона, Выходы разрядов счетчика 8 номера поддиапазона соединены с выходами 17 номера поддиапазона устройства и входамипервого 2 и второго 3 шифраторов.Вход 13 признака окончания счетаустройства соединен с входом установ -ки триггера 9 в единичное состояние,а его единицный выход - с управляющими входами. первого 4 и второго 5 элементов сравнения,Устройство работает следующим образом.Перед началом работы на вход 14 начальной установки устройства подается сигнал, устанавливающий счетчик 1, триггер 9 и...

Устройство для вычисления модуля комплексного числа

Загрузка...

Номер патента: 1001085

Опубликовано: 28.02.1983

Авторы: Дрозд, Муравинец, Полин, Романов, Соколов

МПК: G06F 7/38

Метки: вычисления, комплексного, модуля, числа

...входов которых подключены к прямым выходам разрядов второго регистра, инверсные выходы которых подключены к группе вторых входов первого сумматора, выход которого подключен к управляющим входам первого и второго коммутаторов, выход второго коммутатора под.ключен к второму входу второго сумматора, выход которого подключен к выходу устройства 1 2Недостатком известного;устройства является его низкое быстродействие.Цель изобретения - повышение быстт родействия устройства,Поставленная цель до что устройство для вычи комплексного числа, сод ры, сумматоры и коммута входы разрядов первого гистров подключены к ин5 1001Формула изобретенияУстройство для вычисления модуля комплексного числа, содержащее регист ры, сумматоры и коммутатор,...

Устройство для умножения по модулю

Загрузка...

Номер патента: 1001086

Опубликовано: 28.02.1983

Авторы: Королев, Краснобаев

МПК: G06F 7/49

Метки: модулю, умножения

...2 3 1 + 4 15 1 1 В узлах, обозначенных знаком (+), результат операции лежит в диапазоне 16РВ предлагаемом устройстве значения результата операции, лежащих в диапаэонеР, инвертируется по модулю , т.е. в изобретении реа-, 2 ф лиэуется табл. 3.1 1 "1 1 13 4 5 евц ее еГсли в прототипе необходимо и1 л-коммутаторов, где 2 (Р 2, то дляпредлагаемого устройства необходи-мо п коммутаторов, где 2 2(для Р=11: и Ч, о=3). Таким образом, в предлагаемом изобретении, например, для Р=11, количество коммутаторов .равно и =3. Таблицы этих коммутаторов реализуют ответы по каждому иэ и разрядов результата операции модульного умножения. Выпишем такую таблицу для первого (младшего) разряда результата, отметив те квадраты, в которых результат имеет единицу по...

Устройство для суммирования двоично-десятичных чисел

Загрузка...

Номер патента: 1001087

Опубликовано: 28.02.1983

Авторы: Беляускас, Ланцман, Лукшене, Яфетас

МПК: G06F 7/50

Метки: двоично-десятичных, суммирования, чисел

...генератора констант 2 и инверсные выходы разрядов регистра б, группу элементов ИЛИ 8, одни входы которых подключены к выходам элементов И 7, а другие входы - к выходам генератора 2 констант.Блок 1 управления содержит узел 9 формирования адреса, регистр 10 адреса, узел 11 памяти микрокоманд и регистр 12 микрокоманд, выходы 13- 1 б которого (соответствующие различным информационным полям регистра) соединены соответственно с управляющими/входами генератора 2 констант, сумматора 4, элементов И 5 группы и входами узла 9, на который также поступают из вне тактовые сигналы.Устройство работает следующим образом. При сложении десятичных цифр с оди. наковыми знаками первый операнд, поступающий по шине 3 данных, под упра влением блока 1...

Двоичный сумматор

Загрузка...

Номер патента: 1001088

Опубликовано: 28.02.1983

Авторы: Мингалеев, Пластун, Солдатов

МПК: G06F 7/50

Метки: двоичный, сумматор

...Первое слагаемое - число 3 в двоичной системе счисления представляется положительными сигналами в первом и втором разрядах. Второе слагаемое - число 6 представляется отсутствием сигнала в первом разряде и положительными сигналами во втором и третьем раз рядах. Во время тактового импульса первой фазы первого такта положительный сиг- наЛ первого разряда первого слагаемого подается на первый вход записи "+1" троичных элементов 1 и 2 д на второй вход записи "+1" троичного элемента 3, при этом передается сигнал на вход Т троичного элемента 2, импульсом второй фазы считывается информация с троичного элемента 1 и согласно логике работы элемента, записанной в таблице, положительный сигнал с троичного элемента 1 передается на первый вход записи...

Устройство для деления

Загрузка...

Номер патента: 1001089

Опубликовано: 28.02.1983

Автор: Климов

МПК: G06F 7/52

Метки: деления

...шину 17 сброса и шину 18 управленйя. о Устроиство для делен следующим образом. Импульсом по шине 1 счетчике 1 делителя устПредлагаемое изобретение позволяет делить все числа, в том числе и нуль, При этом занесение единицы в исходном состоянии в счетчик 2 позволяет исключить неоднозначность результата. единственным ограничением, накладываемым на работу устройства, является неравенство единице делителя при нулевом делимом.Таким образом, предлагаемое изобретение позволяет расширить диапазон используемых для деления чисел. формула изобретения Устройство для деления по авт. св. У 615477, о т л и ч а ю щ е е с я тем, что, с целью расширения диапазона используемыхдля делений чисел, между первой входной шиной и счетным входом счетчика делимого...

Вычислительное устройство

Загрузка...

Номер патента: 1001090

Опубликовано: 28.02.1983

Авторы: Никонов, Шемаров

МПК: G06F 7/544

Метки: вычислительное

...единичным сигналом с санные в узле 16, приведены в таблице,0 0 1 0 1 0 1 0 1 0 О 0 1 0 0 0 0 0 0 0 0 0 0 0 0,2,4 18 1, 3, 5,17 0 0 0 1 0 0 0 0 О 0 0 0 0 0 0 0 1 1 0 0 0 О 0 20 21 ю 2325 ю -ф 3522,24,26,.,363738-47 0 0 0 0 0 0 0 0 0 0 0 1 0 1 О 0 0 1 1 0 0 0 0 О 0 0 1 0 0 .1 1 0 0 1 0 О 1 0 1 0 0 0 1 О 1 О О О 48, 50, 52,.., 62 0 0 0 0 0 0 О 0 0 0 1 О 0 0 0 0 0 0 0:1 0 О 0 О 49, 51, 53, 63 По первому тактовому импульсу про 31 исходит считывание кода из двадцатой ячейки узла 16. В этой ячейке единичная информация записана в шестом и седьмом разрядах, поэтому импульсы появляются на шестом и седьмом выходах узла 16 и блока 10 управления. С шестого выхода барка 10 управления управляющий импульс поступает на второй вход элемента ИЛИ-НЕ 9 и,...

Устройство для вычисления гиперболических функций

Загрузка...

Номер патента: 1001091

Опубликовано: 28.02.1983

Автор: Толокновский

МПК: G06F 7/544

Метки: вычисления, гиперболических, функций

...блок 13 линейного масштабирования, счетчик 14 результата, входы 15-20 установки и направления 55 счета, элементы 21 и 22 И.Блок 13 линейного масштабирования (фиг. 2) содержит группу 23 последова 091 4тельно включенных триггеров, группу 24 элементов И,элемент 25 ИЛИ и регистр 26.Работа устройства основана на реализации кусочно-линейной аппроксимации функцийеПеред пуском в счетчики 7 и 10. участков через входы 15 - 18 вводятся начальные коды, равные или не равные нулю, и задаются направления счета; сум; мирование или вычитание, причем направления счета счетчиков 7 и 10 могут быть как одинаковыми, так и разными. Такие же операции выполняются по отношению к счетчику 14 результата через входы 19 и 20.При поступлении на вход устройства...

Цифровой функциональный преобразователь

Загрузка...

Номер патента: 1001092

Опубликовано: 28.02.1983

Автор: Калинин

МПК: G06F 7/544

Метки: функциональный, цифровой

...единицы, при этом надвух оставшихся выходах формируетсясигнал логического нуля, Теперь код числа +К, а также знак второгослагаемого в правой части формулы (1)появляются на выходах группы элементов И 9, причем код числа +К дешифрируется дешифратором 6, а код зна ка второго слагаемого проходит черезэлемент ИЛИ 15 и воздействует науправляющий вход преобразователя 14 кодана выходе которого аналогично выше: изложенному формируется соответствую-; щий код приращения +2 К Д Х. Последний с появлением сигнала на выходеэлемента 11 задержки передается черезвторые элементы ЗИ-ИЛИ 16 в сумматор 17, где суммируется с ранее записанным числом. оВ следующем такте на третьем выхаде распределителя 7 импульсов появляется сигнал, разрешающий передачу...

Устройство для вычисления функций синуса и косинуса

Загрузка...

Номер патента: 1001093

Опубликовано: 28.02.1983

Авторы: Евдокимов, Кизим, Литвиненко, Мохор, Плющ

МПК: G06F 7/548

Метки: вычисления, косинуса, синуса, функций

...блок 2 памяти, блоки 3(1) и 3(2) памяти, Пи этом с выхода 7(1) полученный Ваап 1 подается на входы умножителей 4(2) и 4(3), полученноеозначение сов 1 поступает на входы умножителей 4(1) и 4(4). Из блока 3 (1) памяти поступает на вход умножителей 4(1) и 4(4) значение Б 1 п 1, из блока 3(2) памяти поступает на вход умножителей 4(2) и 4(3) значение со 5 1 о, Блок 1 управления содержит вход 8аргумента сумматор 9 по модулю два,группу 10 элементов НЕ, счетчик 11элемент И 12, элемент И-НЕ 13, выход14 и вход 15 тактовых импульсов,Работу устройства рассмотрим на примере, Пусть необходимо вычислить синуси косинус угла 10 ф, На информационном фзвходе блока 2 памяти имеем значение51 о 1 и со 5 1 . Блок 2 памяти можето обыть выполнен на группе...

Устройство для извлечения квадратного корня из суммы квадратов

Загрузка...

Номер патента: 1001094

Опубликовано: 28.02.1983

Авторы: Лазебник, Малинин, Миронов, Новикова

МПК: G06F 7/552

Метки: извлечения, квадратного, квадратов, корня, суммы

...на второй управляющийвход с четвертого выхода блока 6 управления.Точность приближенной формулы ( 1)показана на примерах.Введем обозначения: оА - точное значение искомой величины;В - приближенное значение искомойвеличины;д - точность приближенной формулы 1в процентах.А = Х +Ч; б= Х+ Ь 1-а -Д 22 2,1 21 ХИ 1, 1 120Д:; й1 Х 1+Ь 1 2 21 х 1+Ь 1-д 4о = ЮО Й,АЭкономический эффект от использова ния предлагаемого изобретения достигается за счет применения приближенной формулы для вычисления поправок ( 1) и использования для этого множительноделительного блока, что позволяет ловы еить точность вычисления квадратного кор,"ня из суммы квадратов.Формула изобретенияУстройство для извлечения квадратного корня из суммы квадратов,...

Устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 1001095

Опубликовано: 28.02.1983

Авторы: Елисеев, Лебедев, Лызин, Сергеев

МПК: G06F 7/556

Метки: двоичных, логарифмирования, чисел

...память 7.Соответствующие входы управления всехкоммутаторов в каждой группе соединены между собой и с выходами дещифраЗтора характеристики, Выходы дешифратора характеристики соединены с выходными шинами характеристики, Выходы блока сдвига соединены с адресными входамипостоянной памяти, 36Работа устройства осуществляется следующим образом,Входное число, представленное в двоичном коде, подается через шины 4-4на первые информационные входы коммутаторов первой группы, причем 1,2,3.0разряды входного числа подаются нашины 4 , 4,,4 соответственно,Дешифратор 1 преобразует код исходногочисла в двоичный код характеристики,Дешифратор представляет из себя комбинационную логическую схему,В блоке 3 сдвига Осуществляетсясдвиг исходного кода влево на...

Управляемый генератор потоков случайных событий

Загрузка...

Номер патента: 1001096

Опубликовано: 28.02.1983

Авторы: Велигурский, Волошаненко, Орлов, Орлова

МПК: G06F 7/58

Метки: генератор, потоков, случайных, событий, управляемый

...через элемент 2 ИЛИ запуо.кают вероятностный (1, ь )-полюсник 31, который по каждому запускающему им- ЭО пульсу на одном из своих выходов выра-, батывает импульс с вероятностью Р =2 ", где 1 - номер выхода (1, и )-полюсника, Таким образом, суммарный пуассоновский поток, поступающий с выхода элемента 2 ИЛИ, разделяется вероятностным (1,и )-полюсником 3 1 на и непересека(ющихся пуассоновских потоков с интенсивностями Л=и 1 2-", где- номер выхода вероятностного (1, ь )-полюсника. Интенсивности А; образуют двоичновзвешенный числовой ряд с коэффициентами Р. С выходов вероятностного (1, б)- полюсника 3. импульсные потоки поступают на входы соответствующих преобразователей 4. -4, Интенсивности потоиков на выходах преобразователей 4, -4и...

Генератор псевдослучайных чисел

Загрузка...

Номер патента: 1001097

Опубликовано: 28.02.1983

Автор: Морозевич

МПК: G06F 7/58

Метки: генератор, псевдослучайных«, чисел

...состояний триггеров в течение первых девятитактов работы"устройства. Из вышеприведенного описания функционирования генератора псевдослучайных55 чисел следует, что значения я формьурруемые на выходах сумматоров 1 по модулю два первой группы, в каждый кон 97 6кретный такт являются значениями кодов двух различающихся между собой М-последовательностей, Каждое последующее значениеявляется следующим. значением либо одной и той же М-после довательности, либо. другой Мпоследовательности, что определяется значением двоичной цифры, формируемой на выходе генератора 5 равновероятной двоичной цифры. Нетрудно замеФить, что при фиксировании на первом выходе генератора 5 значений 1 " или 0" предлагаемый генератор генерирует одну из двух...

Умножитель частоты следования импульсов

Загрузка...

Номер патента: 1001098

Опубликовано: 28.02.1983

Автор: Карпицкий

МПК: G06F 7/68

Метки: импульсов, следования, умножитель, частоты

...или сдвиг),. на третьем выходе21 - импульсы, используемые для коррекции выходной последовательностипри резком уменьшении периода входного сигнала, на первом выходе 19импульсы, проходящие на выход умножителя через элемент ИЛИ 1 О и одновременно обнуляющие делители 2 и 8,счетчики 3 и 6, триггер 9. По спадуимпульса на первом выходе 19 блока16 делитель 2 частоты и счетчик 3начинают оцифровку периода выходногосигнала,23 ЭЭ 3 46 4 Ю И Тактовые импульсы с выхода генератора 1 поступают через делитель 2 частоты (с коэффициентом деления К, равным требуемому коэффициенту умножения умножителя) на вход счетчика 3, Спустя промежуток времени, равный периоду Тх умножаемой частоты, в счетчике 3 и в делителе 2 фиксируются соответственно целая и дробная...

Устройство для управления обращением к памяти при отладке программ

Загрузка...

Номер патента: 1001099

Опубликовано: 28.02.1983

Авторы: Беспалов, Будовский, Семенов

МПК: G06F 9/06

Метки: обращением, отладке, памяти, программ

...мс.дулю, вход которой является входом блока 9, выход узла 12 свертки подключен,к регистру 13 контрольных кодов, выходкоторого является выходом блока 9.Блок 6 элементов И содержит двегруппы элементов И 14 и 15, блок 7элементов И - две группы элементов И16 и 17,Первый вход элементов И группы 14 и первый вход элементов И группы 16 . являются соответственно первыми вхо дами блока 6 и 7 элементов И. Первый вход элементов И группы 15 и первый вход элементов И группы 17 является5 10010соответственно вторым входом блока 6элементов,И и третьим входом блока 7элементов И, Вторые входы элементов Игрупп 14 и 15 объединены и подключенык третьему входу блока 6. Вторые входы 5схем И групп 16 и 17 подключены квторому входу блока 7. Входы элементовИ,...

Устройство управления памятью

Загрузка...

Номер патента: 1001100

Опубликовано: 28.02.1983

Авторы: Безруков, Волкова, Запольский, Шкляр

МПК: G06F 9/36

Метки: памятью

...выполнение микро- команды А (фиг, 5), в которой осуществляется обращение к странице (микрокоманда В - это любая другая микрокоманда, реализуемая в устройст-ве обработки). Вход 11 предназначен для передачи сигнала о том, что выполняется микрокоманда А. В ходе выполнения любой микрокоманды устройство;получает тактовые импульсы ТИ 1, ТИ 2, ТИЗ, поступающие соответственно на входы 7,12 и 9. Регистр 6 доступен микропрограммно устройству обработки, Для записи и считывания из регистра 6 используется вход50 8 и выход 14 устройства, имеющие разрядность и, равную разрядности регистра отключения страниц. В случае, когда нет отключенных страниц, в регистре б все разряды равны "нулю".Рассмотрим работу устройства вИ этом случае.В...

Устройство для распределения заданий процессорам

Загрузка...

Номер патента: 1001101

Опубликовано: 28.02.1983

Авторы: Гайдуков, Назаров, Титов

МПК: G06F 9/455, G06F 9/50

Метки: заданий, процессорам, распределения

...в устройстве происходитопределение величин максимальных путейиз данной вершины до конечной вершиныграфа, описывающего набор информационно связанных задач. При этом с появлением пускового сигнала на входе 21триггера 18 импульсы с выхода генератора 16 через элемент И 17 поступаютна входы элементов И 4 и 7, а далеена все счетчики 8, так как в исходномсостоянии все триггеры 6 находятся внулевом состоянии, а первые входы элементов И 7 подключены к нулевым выходам триггеров 6. Кроме того, счетные импульсы поступают через элементы И 4на счетчики 5. Поэтому на выходе.соответствующих элементов ИЛИ-НЕ 3 будетвысокий потенциал, за счет чего на первом входе одноименного элемента И 4будет высокий потенциал.16611 5Отсчитав число...

Устройство приоритета

Загрузка...

Номер патента: 1001102

Опубликовано: 28.02.1983

Авторы: Бахметьев, Тощев, Шумаков, Щечкин

МПК: G06F 9/50

Метки: приоритета

...сигнална соответствующий источнику элементиз,групп элементов И 6. При наличии запроса на обслуживание от одного из источников единичный сигнал соответствующего разряде регистра 5 проходит через открытый элемент из группы элементов И 6, через элементы ИЛИ 7, НЕ 8 и И 4, останавливеясчетчик 2. Сигналом элемента ИЛИ 7 в младший разряд сдвигающего регистрра 13 записывается единица, устанавливается в единичное состояние триггер 15, сигнал с выхода которого открывает элемент ИЛИ 7 для прохождения тактовых импульсов на вход счетчика 19 и % через элемент НЕ 16 запирает элемент И 4, Счетчик 19 через элемент И 17 получает с тактового входа 10 импуль сы переключения и через элемент И 21, стробируемый тактовыми импульсами О с выхода второго...

Устройство для прерывания программ

Загрузка...

Номер патента: 1001103

Опубликовано: 28.02.1983

Авторы: Гурский, Ильинский, Мельшиян, Никитин, Федорков, Якушев

МПК: G06F 9/48, G06F 9/50

Метки: прерывания, программ

...на тактовый вход триггера 4 в качестве сигнала сопровожденияматематического адреса. Выход триггера 54 соединен с входами группы элементовИ 5 и в случав сравнения адресов, высокий уровень логической единицы с выхэда триггера 4 разрешает прохождение вустройство через группу элементов И 5 Оуправляюаоа сигналов ЦВМ, поступающих.с входа 30. После этого программа-супервизор ЦВМ устанавливает триггер15 в состояние нуля, а в регистр 16 засылается код маски для поразрядной конь юкгивной фильтрации запросов на прерывай.ние с учетом их приоритетов, Программноеобнуление триггера 14 осуществляетсячерез элемент И 13, сигнал с выхода которого поступает на вход установки в нуль.туптера 15,Код в регистр 16 иэ ЦВМ поступаеттакже через группу входов 29 и...

Устройство для синхронизации резервированного делителя частоты

Загрузка...

Номер патента: 1001104

Опубликовано: 28.02.1983

Авторы: Баранова, Махов, Шелогаев

МПК: G06F 11/18

Метки: делителя, резервированного, синхронизации, частоты

...которого соедийен с входами "Сброс" триггеров делителя, 2(3, 4) частоты и входом обнуления К-триггеров 8(9, 10). Счетный вход делителя частоты 2(3,4) соединен с входом инвертора 20(21,22), выход которого соединен с третьим04 6обнуления. При синхроннойработе импульс по шине "Сброс" подтверждаетнулевое состояние делителя 2 частотыи К-триггера 8, При асинхронной работе делителей 2-4 частоты все ихразряды обнуляется и синхронностьвосстанавливается.При появлении Фронта логического )нуля на выходе мажоритарного элемента 11 импульс обнуления не Формируется и через такт равный периоду импульсов с выхода 5 на инверсном выходе О-триггера 17 устанавливается по"тенциал логической единицы . Затем навыходе мажоритарного элемента 11 появляется...