Цифровой дискриминатор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
следований учный центр .биологических АН Азербайджанской.СС 1) Заявител 4 ) ЦИФРОВОЙ ДИСКРИМИНАТОР Изобретение относится к инфор-мационно-измерительной и вычислительной технике и может найти применение в системах регистрации иоб 5 работки случайных сигналов, в частности для обработки данных, получаемых от координатографа.Известен многоканальный цифровой дискриминатор, содержащий блок счетчиков исследуемой величины, переключатели уровней и блоки сравнения по числу уровней дискриминации, триг геры и блок совпадения 1 .Это устройство может дискриминировать анализируемую величину по ряду уровней дискриминации, однако состоит из одноканальных дискриминаторов,что требует больщого объема оборудования.Наиболее близким к изобретению является цифровой дискриминатор, содержащий счетчик, переключатель уровней,: первый и второй элементы сравнения, блок выдачи, блок памяти и блок управления. Информационный вход дис криминатора соединен со счетным входом счетчика, выходы разрядов" которого соединены с инфо иными вхол дами блока памяти, бл ыдачи и с первыми группами вх ервого и ЗО второго элементов сравнения, вторая группа входов первого элемента сравнения соединена с выходами переключателя"уровней, группа выходов блока памяти соединена с второй группой входов второго элемента сравнения.Первый, .второй и третий входы блока управления соединены соответственно с выходами первого:и второго элементов сравнения и с управляющим входом устройства, а первый и второй выходы блока управления соединены соответственно с управляющими входами блока памяти и блока выдачи. Выходы блока выдачи.и первого элемента сравнения являются выходами устройства.Блок управления устройства содержит элемент И и элемент задержки, выход которого является первым выходом блока, первый, второй и третий входы которого соединены с входами элемента И, выход которого является вторым выходом блока2..,Недостаток известного устройства заключается в его низких функциональных возможностях, а именно: им можно дискриминировать анализируемую величину только по уровням1003069 дискриминации сшагом 2, где п - целое числоЦелью изобретения является расшире"ние функциональных воэможностей цифрового дискриминатора за счет возможности дискриминирования по уровню любой заданной величины.Поставленная цель достигаетсятем, что в цифровой дискриминатор,содержащий первый счетчик, переключатель уровней, первый и второй эле Оменты сравнения, блок выдачи, блокуправления и первый блок памяти,причем информационный вход устройстРа соединен со счетным входом первого счетчика, выходы разрядов которо"го соединены с установочными входамипервого блока памяти, первой группойвходов первого элемента сравнения иинформационными входами блока выдачи, выходы которого являются выходами устройства, выходы переключателяуровней соединены с первой группойвходов второго элемента сравнения,выходы первого блока памяти соединены с второй группой входов первогоэлемента сравнения, выход которогосоединен с первым управляющим входомблока управления, второй управляющий вход которого является управляющим входом устройства, первый и второй выходы блока управления соединены соответственно с управляющими входами первого блока памяти и блока выдачи, введены второй счетчик и второй блок памяти, причем информационный вход устройства соединен со Э 5 Фсчетным входом второго счетчика, выходы разрядов которого соединены сгруппой информационных входов блокауправления, второй группой входоввторого элемента сравнения и группой 40установочных входов второго блокапамяти, инверсные выходы разрядов которого соединены с установочнымивходами второго счетчика, третий ичетвертый выходы блока управления . 45соединены с управляющими входами "вто-,рого блока памяти и второго счетчика соответственно, выход второго,, элемента сравнения соединен с входом установки второго счетчика в нулевое состояние.При этом блок управления содержитформирователь переднего фронта, первый и второй формирователи заднегофронта, триггер, первый и второйэлементы И, элемент ИЛИ, элементИЛИ-НЕ, причем группа информационных входов блока соединена с входами элемента ИЛИ-НЕ, выход которогосоединен с входом первого элемента Ивыход которого соединен с входомэлемента ИЛИ и с входом первого формирователя заднего фронта, выход которого является первым выходом блока,первый управляющий вход блока соединен с входом первого элемента И, 65 второй управляющий вход блока соединен с входами формирователя переднего фронта и второго формирователя заднего фронта, выход которого соединен с входом синхронизации триггера, входами первого и второго элементов И, нулевой выход триггера соединен с входом второго элемента И, выход которого соединен с входом элемента ИЛИ, выход которого является вторым выходом блока, выход второго элемента И является третьим вы-, ходом блока, выход формирователя переднего фронта является четвертым выходом блока.,Принцип работы устройства заключается в определении кратности анализируемой величины шагу уровнейдискриминации путем деления этой величины на величину шага.Для отсчета уровней дискриминации от первоначально поступившей анализируемой величины остаток от деления ее запоминается; а затем вычитается из последующих значений анализируемых величин.На фиг. 1 приведена структурная схема устройства, на фиг. 2 - схема блока управления.Устройство содержит информациОнный вход 1, первый и второй счетчики 2 и 3, первый и второй блоки памяти 4 и 5, первый и второй элементы сравнения б и 7, блок управления 8, блок выдачи 9, переключатель уровней 10, управляющий вход 11, который является одновременно первым входом блока управления, выходы 12 и 13, группа входов блока управления 14, вход блока управления 15, первый - четвертый выходы 16 - 19 блока управления, формирователь переднего фронта 20, формирователи заднего фронта 21 и 22, триггер 23, элементы И 24 и 25, элемент ИЛИ 26, элемент ИЛИ-НЕ 27.Цифровой дискриминатор работает следующим образом.В исходном состоянии в счетчик 2 и блоки памяти 4 и 5 записаны нули. Перед началом цикла обработки на управляющий вход 11 подается сигнал высокого уровня, в соответствии с которым на выходе 19 блока управления 8 формируется сигнал разрешения записи в счетчик 3 содержимого блока, памяти 5, а затем на информационный вход 1 начинает поступать унитарный код анализируемой величины. Этот код подается на счетные входы счетчиков 2 и 3. Код, содержащийся в счетчике 3, сравнивается элементом сравнения б с кодом вели-. чины шага уровня дискриминации, который задан переключателем уровней 10.При равенстве кодов на выходе элемента сравнения б формируетсясигнал, устанавливающий счетчик 3в нулевое состояние. Таким образом,счетчик 3 производит деление поступившего числа по модулю, заданногопереключателем уровней 10.После прекращения передачи кодаанализируеь зй величины на управляющий вход 11 подается сигнал низкого уровня, в соответствии с которымна выходах 16 - 18. блока управления8 Формируются сигналы соответственно записи кода анализируемой величины в первый блок памяти 4, отпирания блока выдачи 9 и записи остатка от деления в блок памяти 5.Последующие циклы обработки производятся аналогично первому, однако теперь после подачи сигнала науправляющий вход 11 устройства навыходах 1 б и 17 блока управления 8формируются сигналы только в томслучае, если на выходе блока сравнения 7 сигнал неравенства,.т.е. ноное значение анализируемой величины. не равно предыдущему (это условие необходимо для устранения избыточности выдаваемой информации,и если на выходе счетчика нуль,т.е. анализируемая величина достиг.ла одного из уровней дискриминации.При выполнении этих условий на выхо- ЗОде 13 устройства формируется кодисследуемой величины, а во времяпоступления унитарного кода анализируемой величины на выходе 12 устройства Формируются сигналы придостижении анализируемой величинойочередного уровня дискриминации.Сигналы на выходе 18 блока управления 8 во втором и всех последующихциклах обработки не формируются,так как триггер 23 установлен вединичное состояние,. Поэтому в блоке памяти 5 сохраняется результатделения первого поступившего на вход1 числа по модулю, заданного переключателем уровней 10. 45Предлагаемый цифровой дискриминатор имеет по сравнению с известнымбольшие функциональные возможностиза счет воэможности дискриминирова-.ния по уровню любой заданной величины и Фиксации первой поступившейвеличины с отсчетом уровней дискриминации от ее значения.Формула изобретения1. Цифровой дискриминатор, содержащий первый счетчик, переключатель уровней, перный и второй элементы сравнения, блок выдачи, блок управления и первый блок памяти, причем инФормационный вход устройства соединен со счетным входом первого счет чика, выходы разрядов которого соединены с установочными входами первого блока памяти, первой группойвходов первого элемента сравненияи информационными входами блока выдачи, выходы которого являются выходами устройства, выходы переключателя уровней соединены с первой группой входов второго элемента сравнения,выходы первого блока памяти соединены с второй группой нходов первого элемента сравнения, выход которого соединен с первым управляющимвходом блока управления, второйуправляющий вход которого являетсяуправляющим ьходом устройства, первый и второй выходы блока управле-ния соединены соответственно суправляющими входами первого блока памяти и блока выдачи, о т л ич а ю щ и й с я тем, что, с цельюрасширения Функциональных возможнос.тей за счет возможности дискриминиро;вания по уровню любой заданной величины, н него введены второй счетчики второй блок памяти, причем информационный вход устройства соединен со счетным входом второго счетчика, выходы разрядов которого соединены с группой информационных входов блока управления, второй группой входов второго элемента сравнения и группой установочных входоввторого блока памяти, инверсиые выходы разрядов которого соединены сустановочными входами второго счетчика, третий и четвертый выходыблока управления соединены с управляющими входами второго блокапамяти и второго счетчика соответственно, выход второго элементасравнения соединен с входом установки второго счетчика в нулевоесостояние,2, Дискриминатор по и. 1, о т -л и ч а ю щ и й с я тем, что блокуправления содержитфсрмирозательпереднего Фронта, первый и второйформирователи заднего Фронта; триггер, первый и второй элементы И, элемент ИЛИ, элемент ИЛИ-НЕ, причемгруппа информационных входов блокасоединена с входами элемента. ИЛИНЕ, выход которого соединен свходом первого элемента И, выход которого сбединен с входом элементаИЛИ и с входом перього формирователязаднего фронта, выход которого является перным выходом блока, первыйуправляющий вход блока соединен свходбм первого элемента И, второйуправляющий вход блока соединенс входами формирователя переднегофронта и второго формирователя зад-.него фронта, выход которого соединенс входом синхронизации триггера, вхо.дами первого и второго элементов Инулевой выход триггера соединен .свходом второго элемента И, выход ко-торого соединен с входом элементаИЛИ, выход которого является вторымвыходом блока, выход второго элемента и является третьим выходом блока,выход формирователя переднего фронта является четвертым выходом блока. Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР9 591854,. кл. 6 Оба 7/00, 1978.2 Авторское свидетельство СССРР 881732, кл. 0 067/00, 1980 .1003069 Составитель В. Гороховктор В. Данко Техред М.Тепер Корректор О. Билак е Заказ 1554/32ВНИИП 5 30 г. Ужгород, Ул. Проектная П "Пат ли Тираж 704Государственнелам изобретеоснва, Ж,го коми ий и от аушская Подпита СССытийаб., д
СмотретьЗаявка
3265269, 09.06.1981
НАУЧНЫЙ ЦЕНТР БИОЛОГИЧЕСКИХ ИССЛЕДОВАНИЙ АН АЗССР
ШТЕЙНБЕРГ МИХАИЛ НИКОЛАЕВИЧ, ИВАНОВ ВАДИМ ЮРЬЕВИЧ, ГЛУШКО ГЕННАДИЙ ЯКОВЛЕВИЧ
МПК / Метки
МПК: G06F 7/00
Метки: дискриминатор, цифровой
Опубликовано: 07.03.1983
Код ссылки
<a href="https://patents.su/5-1003069-cifrovojj-diskriminator.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой дискриминатор</a>
Предыдущий патент: Преобразователь двоично-десятичных чисел в двоичные
Следующий патент: Устройство для выделения экстремальных чисел
Случайный патент: Устройство для тренировки с мячом