G06F 11/26 — функциональное тестирование

Страница 4

Устройство для отладки тестов

Загрузка...

Номер патента: 1084804

Опубликовано: 07.04.1984

Авторы: Меттер, Филиппов

МПК: G06F 11/26

Метки: отладки, тестов

...4 и соединен ссоответствующнм выходом первого коммутатора 6, предназначенного длякоммутации на входы вычислительнойсистемы 1 рабочих либо дефектныхсигналов. Второй вход каждого канала5 является вторыми входами коммутатора 4 и соединен через адаптер 7 свыходами контролируемого узла 8, Блоквыходных дефектов 9, позволяющийимитировать типовые дефекты на выхо- Одах контролируемого узла 8 (обрыв,короткое замыкание, дребезг, неполный уровень, сигнал заданной длительности), конструктивно содержит всвоем составе: инверторы, предназна. 35ченные для выработки сигналов логической "единицы" и логического "нуля",имитирующие дефекты типа обрыв иликороткое замыкание, генератор импульсов для имитации дребезга, делители 40напряжения для имитации...

Устройство для контроля блоков ввода-вывода

Загрузка...

Номер патента: 1084805

Опубликовано: 07.04.1984

Авторы: Катаев, Клочков, Слюдиков

МПК: G06F 11/26

Метки: блоков, ввода-вывода

...третьего, четвертого и пятого триггеров являются вторым входом блока. А четвертый блок управления содержит шестой, седьмой и восьмой триггеры, первый, второй и третий и чет вертый элементы задержки, второй регистр, элемент ИЛИ, пятый, шестой и седьмой элементы И-НЕ и формирователь импульсов, выход первого эле 50 мента задержки соединен с первыми входами пятого и шестого элементов И-НЕ, вторые входы которых соединены соответственно с первым и вторым выходами шестого триггера,55 высоды пятого и шестого элементов И-НЕ соединены соответственно в вхоДом второго элемента задержки и с входом третьего элемента задержки, выход которого соединен с первым1 входом шестого триггера и с первым входом седьмого триггера, второй вход которого...

Устройство для контроля цепей управления операциями

Загрузка...

Номер патента: 1088001

Опубликовано: 23.04.1984

Авторы: Мировицкий, Сушкевич

МПК: G06F 11/26

Метки: операциями, цепей

...устройства управления ЭВМ. Сигнвл Запускпостунаег также в устройство дпя контроля цепей управления по шине 14 Запись". Сигнад с выхода одного из элементов И первой группы 3-5, на вход которого поступает сигнал по шине 15, поступает на вход установки в единичное состояние тех разрядов регистра 1, которые со ответствуют управляющим сигналам, вырабатываемым при выполнении данной операции. Таким образом, в регистре . 1 заносится код, соответствующий управляющим сигналам выпопняемой операции. При выполнении операции схема управ лення операцией вырабатывает управляющие сигналы в определенные моменты времени, которые поступают в другие узлы и блоки ЭВМ, а также в устройство дпя контроля цепей управления,по шинам 16. Сигналы поступают на вход...

Устройство для функционального контроля цифровых логических элементов

Загрузка...

Номер патента: 1096652

Опубликовано: 07.06.1984

Авторы: Первухин, Перфилов, Шибер

МПК: G06F 11/26

Метки: логических, функционального, цифровых, элементов

...информационный вход которого соединен с вы 50 ходом мультиплексора, содержит генератор псевдослучайных кодов, блок токовых ключей, блок фиксации соединения вход - выход и сумматор по модулю два, причем:.руппа выходов генератора псевдослучайных кодов55 через блок токовых ключей соединена с группой входов контролируемого элемента, группа вьгсодов которого соединена с группой входов блокафиксации соединения вход - выход игервой группой входов сумматора помодулю два, вторая группа входовкоторого соединена с группой выходовблока фиксации соединения вход - выход, а группа выходов соединена сгруппой информационных входов мультиплексора, группа управляющих входов которого соединена с группойвыходов счетчика, первый и второйразрядные выходы...

Устройство для отладки программ

Загрузка...

Номер патента: 1100627

Опубликовано: 30.06.1984

Авторы: Бабаев, Вигдоров, Исаханов, Щирин

МПК: G06F 11/26

Метки: отладки, программ

...сервисных операций в объеме полной памяти, адресуемой микропроцессором, без ограничений на объем.и содержание сглаживаемой программы, находящейся в основной памяти.На фиг. 1 представлена структурная схема устройства для отладкипрограмм.ф на фиг. 2 - функциональнаясхема блока управления; на фиг. 3 -таблица истинности дешифратора блока управления; на фиг, 4 - функциональная схема блока формирования адреса на фиг. 5 - функциональная схема регистра режимами на фиг. 6 - функциональная схема наладочного блокапамяти, на фиг. 7 - Функциональнаясхема блока отображения информации;на фиг, 8 - временная диаграмма работы блока управления при переходе иэосновной программы в работу с НБП;на фиг. 9 - структура программногообеспечения, записанного...

Устройство для контроля и диагностики дискретных объектов

Загрузка...

Номер патента: 1109756

Опубликовано: 23.08.1984

Авторы: Алкснис, Ахмеров, Бондарева, Видениекс, Павлов, Смилга

МПК: G06F 11/26

Метки: диагностики, дискретных, объектов

...блока управления, первый и второй разрядные входы регистра сдвига являются первым и вторым входами логических условий блока управления, выход сумматора и информационный вход регистра сдвига соединены между собой и образуют вход"выход блока управления.На фиг. 1 представлена структурная схема устройства; на фиг. 2 - схема блока сопряжения, на фиг. 3 - схема блока управления; на фиг. 4 - схема блока анализа неисправностей; на56 8 7 11097фиг. 5 - блок-схема алгоритма для бло"ка управления.Устройство (фиг. 1) содержит эталонный блок 1, первый 2 и второй 3коммутаторы, первый 4 и второй 5олоки задания входных воздействий,блок 6 сопряжения, блок 7 памяти,блок 8 ввода, блок 9 управления,блок 10 сравнения и блок 11 анализаместа...

Устройство для контроля мажоритарных схем

Загрузка...

Номер патента: 1117643

Опубликовано: 07.10.1984

Авторы: Ковтун, Толмачев

МПК: G06F 11/26

Метки: мажоритарных, схем

...шифратор 4; три выхода которого соединены с соответствующимивходами объекта 3 контроля, сумматор5 по модулю два, первый элемент И 6,при этом первый выход генератораимпульсов такта соединен с первымивходами элемента И 6 и сумматора 5по модулю два, реверсивный распределитель 7, первые шесть выходовкоторого соединены с шестью входами шифратора, узел 8 сброса и запука, первые два входа 9 и 10 которогоявляются управляющими, третий соединен с вторым выходом генератора1 импульсов такта, а четвертый ипятый соединены соответственно с вторым и седьмым выходами распределителя;, счетчик 11 импульсов, первыйвход которого соединен с выходом сумматора 5 по модулю два и первым входом распределителя 7, а выход "с шестым входом узла 8 сброса...

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1120338

Опубликовано: 23.10.1984

Авторы: Репетюк, Рубинштейн

МПК: G06F 11/26

Метки: узлов, цифровых

...процессов подключения к СА информационных и управляющих сигналов,сравнения сигнатур и формирования 15единого сигнала исправности устройства. При этом быстродействие устройства повышается и функциональные возможности его расширяются. Достоверностьконтроля повышается за счет того, 2 Очто с эталоном сравнивается сигнатура каждого контролируемого сигналав отдельности, а не единого составного последовательного сигнала.Функциональные возможности и быст-родействие устройства увеличиваетсяи за счет того, что в случае неисправности обеспечивается локализацияи индикация неисправности с точностьюдо номера отказавшего параметра и да- ЗОже до номера отказавшей микросхемы.Единый сигнал неисправности устройства во многих случаях может...

Устройство для обнаружения кратных дефектов в группе типовых элементов замены

Загрузка...

Номер патента: 1126966

Опубликовано: 30.11.1984

Авторы: Никифоров, Щербаков

МПК: G06F 11/26

Метки: группе, дефектов, замены, кратных, обнаружения, типовых, элементов

...элемента ИЛИ, третийвход которого, соединен с выходомкнопки "Пуск", а выход - с вторымвходом триггера пуска,На фиг, 1 изображена схема устройства обнаружения кратных дефектовв группе типовых элементов замены;на Фиг. 2 - временная диаграмма(граф поиска).Устройство содержит типовые элементы 1 замены, генератор 2 тестов,реверсивный счетчик 3, первый,4.1 ивторой 4,2 элементы И, первый блок5 индикации, второй блок 6 индикаций,триггер 7 пуска, генератор 8 импульсов, элементы ИЛИ 9.1.и 9.2, кнопку10 "Сброс", кнопку 11 "Пуск", группусхем 12 сравнения, группу коммутаторов 13, группу переключателей .14,регистр 15, элемент НЕ-И 16, схему17 сравнения, параллельный накапливающий сумматор 18, блок 19 переключателей, состоящий из переключателей20 и...

Устройство для контроля логических узлов

Загрузка...

Номер патента: 1129616

Опубликовано: 15.12.1984

Авторы: Берковская, Дядюченко, Кузьмина, Фирле, Шек-Иовсепянц

МПК: G06F 11/26

Метки: логических, узлов

...2 памяти. Из блока 2 памяти выбирается команда, которая поступает в блок 3 наинформационные входы регистра 23 команд иэлемента 26 ИЕдиничный сигнал с инверсноговыхода триггера 25 числа разрешаетприем команды в регистр 23 команд.Команда состоит из кода операции, адреса и признака числа, Адрес с первого выхода регистра 23 команд поступает на вход регистра 22 адреса, кодоперации с третьего выхода регистра23 поступает,в дешифратор 24 кода операций, признак числа с второго выходарегистра 23 - на триггер 25 числа,Дешифратор 24 вырабатывает управляющие сигналы, поступающие на управляющий вход счетчика 20 команд приоперации передачи управления, науправляющий вход элемента 29 И и науправляющий вход регистра-накопителя28 при операциях...

Устройство для тестового контроля цифровых блоков

Загрузка...

Номер патента: 1136169

Опубликовано: 23.01.1985

Авторы: Тимофеев, Фатыхов

МПК: G06F 11/26

Метки: блоков, тестового, цифровых

...признаков группы соединены с первым тактовым входом устройства, первый 20 25 Зо 35 40 45 50 55 и второй выходы каждого коммутатора признаков группы соединены с входами соответствующих формирователей единичного и нулевого сигналов группы, выходы схем сравнения группы соединены с соответствующими входами первого элемента И, выход которого соединен с первым входом элемента запрета, второй вход и выход которого соединены соответственно с первым выходом второй группы информационных выходов блока памяти и первым входом второго элемента И, второй вход которого является вторым тактовым входом устройства, а выход соединен с блокирующим входом блока элементов И. На фиг, 1 показана блок-схема многоканального устройства тестового контроля...

Устройство для отладки программ

Загрузка...

Номер патента: 1137472

Опубликовано: 30.01.1985

Авторы: Беспалов, Зельченко, Рахманин, Савуткин, Цогоев, Шагулин

МПК: G06F 11/26, G06F 12/00

Метки: отладки, программ

...соединены соответственно с адресным, информационным входами и входом считывания блока памяти, введены шифратор команды "Останов", группа элементов И, группа элементов ИЛИ, второй элементзадержки, а в блок памяти введен дополнительный разряд, причем информационные выходы блока памяти и выход дополнительного разряда блока памяти соединены соответственно с первыми входами элементов И группы и с единичным входом триггера, единичный и нулевой выходы которого соединены с первыми входами первого и второго элементов И соответственно, выход первого элемента И соединен с вторыми входами элементов И группы, выходы которых соединены с первыми входами элементов ИЛИ группы, выход второго элемента И соединен с входом шифратора команды...

Сигнатурный анализатор

Загрузка...

Номер патента: 1141415

Опубликовано: 23.02.1985

Авторы: Бериашвили, Мерквилишвили, Охотник, Чачхиани

МПК: G06F 11/26

Метки: анализатор, сигнатурный

...2.Недостатком известного устройства является низкая достоверность контроля из-за отсутствия анализа состояния контролируемого объекта между синхросигначами.Цель изобретения - повышение достоверности контроля. Поставленная цель достигается тем, что в сигнатурный анализатор, содержащий сумматор по модулю два, выход которого соединен с информационным входом регистра сдвига, выходы которого соединены с группой входов блока индикации, информационный вход. сумматора по модулю два является ,55 информационным входом анализатора, а группа входов сумматора по модулю два соединена с соответствующими выходами регистра сдвига, синхровход регистра сдвига является первым синхровходом анализатора, введены три триггера, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ,...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1142833

Опубликовано: 28.02.1985

Авторы: Кирсанов, Остроумов, Сидоренко, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/26, G06F 9/22

Метки: микропрограммное

...в исходноесостояние триггер 10 пуска, прекра 10щая работу устройства.Регистр 4 возврата предназначендля приема, хранения и выдачи адреса возврата к основной (диагностическои) микропрограмме после выполн15нения рабочей микроподпрограммы,используемой в режиме диагностиро. -вания ЭВМ. Запись адреса возвратав регистр 4 осуществляется по заднему .фронту первого тактового импульсас выхода 3 1 генератора 9 тактовыхимпульсов, который проходит на синхровход; С регистра через открытыйэлемент И 13.Регистр 5 конечного адреса микро 25подпрограммы предназначен для приема, хранения и выдачи двух адресныхчастей последней микрокоманды рабочей микроподпрограммы, используемойв микропрограмме диагностики ЭВМ,Запись информации в регистр 5 осуществляется...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 1142837

Опубликовано: 28.02.1985

Авторы: Загайгук, Ткачук

МПК: G06F 11/26

Метки: блоков, логических

...структурная схема предлагаемого устройства для контроля логических блоков.Устройство содержит управляющий генератор 1, первый счетчик 2, триггер 3, одновибратор 4, элемент И 5, 11428Изобретение относится к цифровой вычислительной технике и может быть использовано для автоматической проверки и поиска неисправностей в блоках ЦВМ.5Известно устройство для контроля логических блоков, основанное на методе сравнения выходных сигналов контролируемого и эталонного логических блоков, для формирования входных сиг-о налов которых используется генератор псевдослучайных кодов 13Недостатком этого устройства является то, что оно обнаруживает только те неисправности, которые приводят к изменению числа единиц" в выходных последовательностях импульсов...

Устройство для сопряжения вычислительного комплекса накопителей на магнитной ленте

Загрузка...

Номер патента: 1142839

Опубликовано: 28.02.1985

Авторы: Анскайтис, Бакутис, Малунавичюс

МПК: G06F 11/26, G06F 12/00

Метки: вычислительного, комплекса, ленте, магнитной, накопителей, сопряжения

...16 управления синхронизацией, первый элемент И 17, элемент ИЛИ 18, второй элемент И 19, элемент НЕ 20 и имитатор 21 накопителя.Имитатор накопителя содержит триггер 22 информационных строк, триггер 23 контрольных строк, блок 24 посто-. янной памяти, первый 25, второй 26, третий 27, ,четвертый 28 элементы И, группу элементов И 29, счетчик 30, пятый элемент И 31, сумматор 32 по модулю два, дешифратор 33, элемент по. модулю два, дешифратор 33, элемент ИШ 4 34, шестой элемент И 35.Блок 1 предназначен для электрического обеспечения связей между предлагаемым устройством и электронно-вычислительным комплексом. Он содержит узлы приемников и узлы передатчиков, дешифратор адреса, формирователь сигналов обмена с ЭВК,коммутатор, причем второй,...

Устройство для формирования тестов диагностики дискретных блоков

Загрузка...

Номер патента: 1149265

Опубликовано: 07.04.1985

Авторы: Коробцов, Павленко

МПК: G06F 11/26

Метки: блоков, диагностики, дискретных, тестов, формирования

...третьего элемента И блока управления, установочные входы счетчикаи регистра, первые входы установкив "0" первого и второго триггероввсех узлов контроля объединены и являются входом сброса устройства, вкаждом узле контроля выходы первогои второго элементов НЕ соединены с 50первыми входами сбответственно первого и второго элементов И, выходыкоторых соединены с единичнымивходами соответственно первого и второго триггеров, единичные выходыкоторых соединены соответстненно спервьии и вторыми входами двух формиронателей импульсон, вторые входы установки в "0" первого и второго триггеров соединены с выходом первого формирователя импульсов, вторые входы первого и второго элементов И каждого узла контроля объединены со входами второго и первого...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 1149266

Опубликовано: 07.04.1985

Авторы: Деркунская, Зинченко, Тарасенко

МПК: G06F 11/26

Метки: блоков, логических

...первый выход которого подключен к входу блока 10, а первый, третий, четвертый и пятый входы - соответственно к выходу элемента 13, второму выходу регистра 8 11 "го генератора, шестому выходу блока 2, седьмому выходу блока 2, выходы блока 12 соединены с третьими входами сумматоров 4,Блок 2 управления содержит элемент НЕ 14, первый 15 и второй 16 элементы ИЛИ, второй 17, первый 18, третий 19, и четвертый 20 элементы И, первый элемент 21 задержки, второй элемент 22 задержки, первый 23, второй 24 и третий 25 счетчики, пер" вый 26, второй 2 и третий 28 переключатели, первый 29, второй 30, третий 31 и четвертый 32 триггеры и блок 33 индикации, при этом первый и второй выходы переключателей 26 и 27 подключены соответственно к первым и вторым...

Устройство для контроля дешифратора

Загрузка...

Номер патента: 1149267

Опубликовано: 07.04.1985

Авторы: Парамуд, Пашко, Рабко, Сергейчук

МПК: G06F 11/26

Метки: дешифратора

...элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 7 группы 2 соединены с входами элемента ИЛИ 3 Выход элемента ИЛИ Э соединен с входом интегратора 4, выход которого является выходом 8 устройства. Ин - тегратор 4 может быть выполнен в виде инвертора 9, на входе которого включен шунтирующий конденсатор 10. Вход 11 начала контроля дешифратора является входом устройства.Устройство работает следующим образом.При контроле кодовые комбинации на вход дешифратора 5 подаются с заданной частотой (периодом Т), Последовательность кодовых комбинаций выбирается так, что на выходах дешифратора 5 появляются сигналы в заранее заданной последовательности (например, в порядке возрастания номеров выходов проверяемого дешифратора 5, с 1-го по и-й). Время задержки сигнала начала...

Устройство для тестового контроля электромеханических блоков

Загрузка...

Номер патента: 1151973

Опубликовано: 23.04.1985

Авторы: Горячев, Цапулин

МПК: G06F 11/26

Метки: блоков, тестового, электромеханических

...выхода блока 3 памяти загружается код временного интервала, определяющий промежуток времени, в течение. которого контролируемый электромеханический блок должен выполнить операции, задаваемые входным контрольным набором.Через время, необходимое для загрузки таймера, на выходе элемента 12 задержки блока 1 управления появляется сигнал, который осуществляет за. пуск таймера 6 и разрешает прохождение входного контрольного набора с третьего информационного выхода блока 3 памяти через элементы И 2: группы на выход устройства.Ответная реакция контролируемого электромеханического блока, поступившая на вход устройства, сравнивается в блоке 4 сравнения с эталонным набором с второго информационного ацхода блока 3 памяти. При обнулении...

Устройство для обмена информацией между объектом контроля и электронной вычислительной машиной

Загрузка...

Номер патента: 1156078

Опубликовано: 15.05.1985

Авторы: Исаев, Розанов, Титкин, Чалкова, Ширин

МПК: G06F 11/26

Метки: вычислительной, информацией, машиной, между, обмена, объектом, электронной

...сигнал блокировки шины 19коммутатора 4 (Фиг. 2), обеспечивающий отключение испытуемого модуляот системных шин данчых 5, адреса 6и управления 7. Процессор ЭВМ опрашивает пульт управления (не показан),на котором оператор набирает кодпроверяемого модуля.В зависимости от полученной информации возможны следующие режимы работы процессора ЭВМ.При контроле модулей, содержащихмикропроцессор, происходит переходв состояние захвата шин (т.е. в третье состояние, эквивалентное отключению от системных шин 5, 6 и 7)сброс блокировки .19 коммутатора 4 иинициирование запуска тест-программ испытуемого микропроцессора. При контроле модулей памяти осуществляв . ется переход в состояние захвата шин, сброс блокировки шины 19 и иницииро вание запуска...

Устройство для функционально-параметрического контроля логических элементов

Загрузка...

Номер патента: 1157544

Опубликовано: 23.05.1985

Авторы: Пашковский, Рубинов, Смирнов, Шапиро

МПК: G06F 11/26

Метки: логических, функционально-параметрического, элементов

...выход третьего счетчика соединен с четвертым выходом устройства, а пятые входы сигнатурного анализатора соединены с третьими входами устройства.Причем сигнатурный анализатор со О держит Т-триггер, соединенный Т- входом с третьим входом анализатора, установочным входом - с установочным входом 11 -триггера и с четвертым входом сигнатурного сигнализатора, инверсным выходом - с первым управляющим входом формирователя сигнатур, соединенного информационным входом с вторым входом сигнатур- ного анализатора, синхровходом - с синхровходом регистра сдвига и с первым входом анализатора, вторым управляющим входом - с первым выходом регистра сдвига, соединенного упраяющим входом с прямымвыходом Т-триггера, вторым выходом - с управляющим входом...

Устройство для контроля микро-эвм

Загрузка...

Номер патента: 1163328

Опубликовано: 23.06.1985

Авторы: Гаврилов, Коминаров, Маслеников, Симонов

МПК: G06F 11/26

Метки: микро-эвм

...При подаче входных воздействий в регистре 13 сохраняется последняя выходная реакция микро-ЭВМ 14. Длительность цикла обращений на цифровые входы-выходы Фиксируется счетчиком 5., Совпадение его значения с эталонным проверяется блоком 2 памяти, содержащим определяющий разряд по каждому адресу, равному содержимому счетчика, 5.Контроль микро-ЭВМ 14 производится следующим образом.По сигналу на вход "Пуск" 15 происходит сброс счетчиков 4 и.5, а такО же запуск счетчика 6. При этом сбрасывается также регистр 12. По окончании сигнала на входе "Пуск" 15 происходит запуск микро-ЭВМ 14, кдторая начинает выполнять определенную программу, При этом происходит изменение информации на ее выходах и требуется изменять соответствующим образом информацию...

Устройство непрерывного тестового диагностирования линейных цифровых систем

Загрузка...

Номер патента: 1163329

Опубликовано: 23.06.1985

Авторы: Колесов, Подкопаев, Сошин, Шумский

МПК: G06F 11/26

Метки: диагностирования, линейных, непрерывного, систем, тестового, цифровых

...которого соединен с выходом второго формирователя контрольных разрядов, выходвторого блока вычитания соединен свходом второго формирователя контрольных разрядов и является выходом реакций на входные воздействия устройства,каждый из них может быть реализованна 2 комбинационных сумматорах по заданному модулю, где 1 - размерность(число компонент )выходного вектора5 вспомогательной цифровой системы 9,чЕсли в векторе выхода основноицифровой системы 8 требуется обнаружение однократной ошибки, то Х = 1,формирователь 1 О (11) контрольных10 разрядов - комбинационный сумматор счислом входов, равным размерностивыходного вектора основной цифровойсистемы 8, Блоки 2, 4 и 3, 5 являются асинхронными безынерционными уст 15 ойствами покомпонентного...

Устройство для имитации неисправностей

Загрузка...

Номер патента: 1164715

Опубликовано: 30.06.1985

Автор: Белякова

МПК: G06F 11/26

Метки: имитации, неисправностей

...которого является вторым информационным выходом устройства, выход второго элемента И соединен с входом второго Формирователя сигнала неисправности, выход которого является третьим информационным входом устройства, выход третьего элемента И соединен с входом формирователя импульсов.На Фиг,изображена структурная схема предлагаемого устройства; на фиг. 2 - структурная схема шифратора неисправности.Устройство содержит первый и вто- рой регистры адреса 1 и 2, соединен 715 4ные с.блоком сравнения адреса 3,счетчик адреса 4, регистр количестваадресов 5, соединенные с блоком сравнения количества адресов б, первый ивторой регистры кода 7 и 8, соединенные с блоком сравнения кода 9, счетчик циклов 10, регистр циклов 11,соединенные с блоком...

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1166120

Опубликовано: 07.07.1985

Авторы: Инсода, Пятронис, Урбонас

МПК: G06F 11/26

Метки: узлов, цифровых

...соединен с адресным входом узла памяти программ, группа выходов разрядов очередного адреса программы которого соединена с первой группой информационных входов регистра, вторая группа информационных входов которого соединена с группой выходов разрядов очередного адреса программы первого блока памяти, выход режима работы которого соединен с выходом первого разряда режима работы. узла памяти программ блока управления, выход запуска которого соединен с счетным входом счетчика, выход генератора тактовых импульсов соединен с первым входом элемента И, выход которого соединен с счетным входом счетчика адреса, второй вход элемента И блока управления и третья группа информационных входов регистра блока управления сое-, динены соответственно с...

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1166121

Опубликовано: 07.07.1985

Авторы: Богатов, Меркулов, Чекушкин

МПК: G06F 11/26

Метки: узлов, цифровых

...и вторымстробирующим входом распределителя. 22 И на подачу импульсов редкой частоты с выхода счетчика 1 на вход счетчика 3 и на вход генератора 7 импульсов. После появления каждого импульса на выходе элемента 2 И генератор 7 импульсов, вырабатывает импульс, обнуляющий регистр в блоке 12 формирования сигнатур и устанавливающий в нуль счетчик 6 адреса, Импульсы с выхода генератора импульсов 7 поступают также на входной коммутатор 15 для начальной установки контролируемого узла 18. После появления первого импульса на выходе элемента 2 И в счетчике 3 записывается код, соответствующий единице, что означает начало проверки самого устройства контроля. По коду, записанному в счетчике 3, формирователь 11 выдает временной строб, который...

Устройство для контроля группы логических схем

Загрузка...

Номер патента: 1167612

Опубликовано: 15.07.1985

Авторы: Байда, Башта, Тимофеев, Шпилевой

МПК: G06F 11/26

Метки: группы, логических, схем

...11 определяет номерконтролируемой ЦИС.Устройство имеет два режима и работает следующим образом.В первом режиме переключатель 13установлен в положение "Эталон". Приэтом к коммутаторам 3 и 4 при помощиконтактного приспособления типа "ложеиз гвоздей" (не показано) подключается исправный печатный узел (объект 16контроля) . После нажатия кнопки 14запуска устройства начинают работатьгенератор 1 гармонических колебанийи генератор 12 тактовых импульсов.При этом генератор 1 вырабатывает1"армонический сигнал, который делителем 2 частоты преобразуется в множество гармонических сигналов некрат.55ных частот. Каждый из этих сигналовчерез коммутатор 4 поступает на соответствующий вход исправной ЦИС,12 2номеР которой задается состоянием счетчика 11....

Устройство для задания тестов

Загрузка...

Номер патента: 1168951

Опубликовано: 23.07.1985

Автор: Самойлов

МПК: G06F 11/26

Метки: задания, тестов

...и разрешают только прием информации по Р-входам, на которые поступают коды со счетчика 11 исходных кодов через входы блока задания начального кода. После нажатия оператором кнопки Сброс в формирователе 3 импульсов код числа, набранный на регистре 10, запишется в счетчик 11 исходных кодов. После каждых четырех циклов контроля, как уже рассматривалось, происходит переключение третьего разряда счетчика 11 исходных кодов. Сигналы переключения поступают на вход коммутатора 9, на другой вход которого приходит разрешающий потенциал с переключателя в блоке 2. На четвертый выход коммутатора 9 пройдут сигналы переключения третьего разряда счетчика 8 циклов, которые поступают на вход +1 счетчика 11 исходных кодов. Кроме того, с четвертого...

Устройство для контроля дискретной аппаратуры с блочной структурой

Загрузка...

Номер патента: 1168952

Опубликовано: 23.07.1985

Авторы: Кострыкин, Новиков, Танцюра

МПК: G06F 11/26

Метки: аппаратуры, блочной, дискретной, структурой

...информационными выходами группы генератора случайных чисел и информационными входами группы коммутатора, первая и вторая группы входов-выходов которого соединены соответственно с группами входов-выходов контролируемого блока и эталонных блоков замены группы, тактовый вход коммутатора соединен с выходом шестого элемента И блока управления и входом обращения блока памяти, выход генератора импульсов блока управления соединен с вторым входом шестого элемента И блока управления, четвертый информационный вход блока индикации соединен с выходом ошибки блока ввода информации, выходы элементов И группы и группа выходов второго дешифратора соединены соответственно с первой и второй группами информационных входов блока индикации, адресный...