G06F 11/26 — функциональное тестирование
Генератор тестов
Номер патента: 1718221
Опубликовано: 07.03.1992
МПК: G06F 11/26
...возбуждения пластины датчика случайных чисел 9 и распространения цепной волны до электрода требуется определен ное время, минимальную величину которого5 10 15 20 25 30 2 памяти 40 45 50 55 60 можно предварительноопределить, то каждый импульс, инициирующий возбуждение датчика случайных чисел 9, смещается таймером 6 на эту величину г Зад и возбуждает датчик случайных импульсов 9. От длительности формируемого импульса г уст зависит вероятность формирования символов 0 или 1-в словах выходной последовательности, В том случае, когда туст длится от момента теоретически возможного начала возбуждения импульса на выходных электродах до момента математического ожидания случайного закона распределения времени распространения вероятности...
Устройство для контроля логических схем
Номер патента: 1718222
Опубликовано: 07.03.1992
Автор: Шепелев
МПК: G06F 11/26
Метки: логических, схем
...записи с выхода АЦП 4 на вход блока 7 оперативной памяти. Однако с инверсного выхода триггера 12 "единичный" сигнал поступает на вход элемента И 9 и тем самым разрешает прохождение сигнала с выхода АЦП 4 на вход элемента И 10,Во втором цикле работы объекта контроля первый 1 и второй 2 датчики тока, блок 3 вычитания, АЦП 4 функционируют так же, как в первом цикле. Однако разность токов потребления в дискретном виде для каждого такта работы схемы 15 сравнивается схемой 5 сравнения с разностью токов, записанной для этого же такта в первом цикле работы, При совпадении сравниваемых величин на выходе схемы 5 сравнения "нулевой" уровень, который при поступлении с выхода АЦП 4 через элемент И 9 на вход элемента И 10 сигнала,...
Устройство для имитации неисправностей эвм
Номер патента: 1718223
Опубликовано: 07.03.1992
Авторы: Золотухин, Михайлов, Приданцев, Романюк
МПК: G06F 11/26
Метки: имитации, неисправностей, эвм
...только содержимое счетчика 18 тактов окажется больше или равным величине в регистре 6 на выходе блока сравнения появляется сигнал, устанавливающий в "1" триггер 17, сигнал с выхода которого через элемент НЕ 33 закрывает элемент И 25, через который до срабатывания блока 13 сравнения на элементы И 25 группы поступал разрешающий сигнал. Кроме того, по сигналу с выхода блока 13 сравнения через элементы ИЛИ 37 и задержки 21 срабатывает счетчик 18 тактов,Разрешающий единичный сигнал с выхода триггера 17 поступает на формирователь 20 импульсов, который начинает вырабатывать импульсы. Кроме того, разрешающий сигнал с триггера 17 поступает на5 10 15 20 25 30 35 40 45 50 вход элемента И 22, разрешающий сигнал с выхода которого поступает на...
Устройство для обработки реакции логических блоков
Номер патента: 1725221
Опубликовано: 07.04.1992
МПК: G06F 11/00, G06F 11/26
Метки: блоков, логических, реакции
...состояние и выбирает область памяти эталонных реакций для следующей КТ. В момент несовпадения сигналов в следующей точке зайускается триггер 7, который фиксирует состояние счетчика 12 тактов и осуществляет опрос состояния блока 14 сравнения, Если число, хранящееся в регистре 13, больше числа, зафиксированного счетчиком 12 тактов, то это свидетельствует о том, что ошибка в исследуемой точке появилась раньше на определенное количество тактов, чем в предыдущей, и, таким образом, элементы проверяемой схемы между этими точками не являются источником неисправности. В этом случае блок 14 сравнения выдает сигнал высокого уровня,который разрешает запись содержимого счетчика 12 тактов в регистр 13. Если число, хранящееся на регистре 13, меньше...
Система для контроля электрических параметров логических блоков
Номер патента: 1725230
Опубликовано: 07.04.1992
Авторы: Зальт, Крастиньш, Смилга, Циесалниекс
МПК: G06F 11/26, G06F 15/46
Метки: блоков, логических, параметров, электрических
...компараторов 17 - 17, соответствующих выходкным цифровым реакциям ОК. Управление коммутатором 21 осуществляется синхро сигналом от дешифратора 23 адресов и синхросигналов. Коммутатор 22 выходных сигналов служит для выдачи на шину 11 определенной выходной цифровой реакции ОК для ее последующего временного анали за.Если адресный код на входе дешифратора 60 не вызывает появление уровня логического "0" ни на одном из выходов дешифатора 60, логические элементы 61, 15 61, 61 запрещают прохождение сигналовсинхронизации записи(синхр, зап.), синхронизации чтения (синхр. чтен.) к узлам 19, 15 и 21, Если на магистрали 7 появляется адрес, соответствующий регистру 19 конкрет ного блока 1, то на первом выходедешифратора 60 появляется уровень...
Устройство для диагностики состояния организма
Номер патента: 1725775
Опубликовано: 07.04.1992
Авторы: Коркин, Лозновский, Сыч
МПК: A61H 39/00, G06F 11/26
Метки: диагностики, организма, состояния
...06 Е 11/26, А 61 Н 39/О1725775 40 50 55 динение с индикатором тока позволяет использовать кожное поляризационное напряжение (его величина определяется контактной разностью потенциалов, активностью ионного раствора, окружающего электроды, и тепловым воздействием человека на электроды), которые в известных устройствах считается вредным, При установке пассивного электрода на ладонь руки пациента, а активного электрода на биологические активные точки между электродами возникает разность потенциалов, исключающая необходимость применения источника питания. Это приводит к упрощению устройства и улучшению его эксплуатационных характеристик по сравнению с известными, так как не требуется, например, замена батарей питания в приборах...
Генератор тестов
Номер патента: 1732347
Опубликовано: 07.05.1992
Автор: Стукач
МПК: G06F 11/26
...ячейки блока 24 в ходе его программирования должны быть занесены соответствующие адреса, составляющие формируемый поток адресов. Чтобы адреса многократно встречались в этом потоке, они должны быть записаны во многие ячейки блока 24. Кроме того, если сделать й много больше гг, то по ходу генерации теста поток адресов, генерируемый формирователем 2, будет циклически повторяться.Узел 3 памяти (фиг. 4) работает следующим сбразом, В зависимости от состояния Х старшего разряда (поступающего через вход 14.2) адреса чтения выполняется чтение в регистр 33 (по адресу, поступающему через входы 14.1) из блока 28 (при Х = 1) или блока 29 (при Х = 0). Если чтение выполняется из блока 28, то блок 29 доступен для записи (по адресу, поступающему через...
Устройство для контроля цифровой аппаратуры
Номер патента: 1735854
Опубликовано: 23.05.1992
МПК: G06F 11/26
Метки: аппаратуры, цифровой
...счетчик осуществляет деление частоты первого на жестко заданное цис"ло и определяет длительность микротеста.Сигнатурный анализатор 7 сжимаетвыходные реакции в контрольных точках контролируемой цифровой аппара"туры 3 в шестнадцатерицные кодысигнатуры, которые используются длясравнения с эталонными сигнатурами,записанными в блоке 2 памяти эталона,Блок 8 управления предназначендля синхронизации работы всех блоковустройства, для управления обменомданными между блоками, а также дляуправления процессом поиска неисправностей в автоматическом режиме, 40в режиме управляемого зонда и дляформирования сообщений оператору орезультатах поиска неисправного компонента электронной схемы,При поступлении сигнала сравне.ния от блока 4 сравнения блок 8...
Устройство для контроля микропроцессорной системы
Номер патента: 1737453
Опубликовано: 30.05.1992
Авторы: Мощицкий, Тимонькин, Ткаченко, Харченко, Худошин
МПК: G06F 11/26
Метки: микропроцессорной, системы
...первого цикла следующей команды код в счетчике 4 уменьшается в очередной раз единицу и в счетчике 4 должен установиться нулевой код, Я этом случае на выходе элемента ИЛИ 14 формируется нулевой сигнал, который поступает на первый вход элемента И 22. На инверсном входе элементе И 22 отсутствует сигнал запрета, следовательно, нулевой сигнал с выхода элемента ИЛИ 14 через элемент И 22 и элемент ИЛИ 15.подается нв информационный вход триггера 12. По отрицательному перепаду сигнала Ф 2 в первом такте нулевой сигнал на информационном20 30 ле трехбайтовой команды на выходах счетчика 5 формируется код приращения на вторую группу входов сумматора 8, равный 40 45 50 12 этот единичный сигнал фиксируется и на выходе 37 устройства формируется...
Система для программного управления резервированными объектами и их диагностирования
Номер патента: 1741295
Опубликовано: 15.06.1992
Авторы: Байда, Кукуруза, Середа, Тимонькин, Ткаченко, Харченко
МПК: G05B 19/18, G06F 11/26, H05K 10/00 ...
Метки: диагностирования, объектами, программного, резервированными
...1 - М,.п магистральныхЭлемент и :28 формирует тактовый . элеиентов.предназначена для управлеи пульс1 который: поступает,на синх" . ния прохонщенйем:информации междуровходы регистров 4 и: 6 при наличии 20 группои 6.,1. " 61.п выходов группыединичного сигнала с нулевого выхода , 42, 1 ",42.п ОУ и",шиной 51 логическоготриггера 21:. Элемент И 29 служит для , контроля,Формирования тстоеого импУльса.:,2, .ГРУгпа 45.1.- Ю.п коммутаторовкоторый поступает на синхровхопа т на синхровходы Ре"служит для коммутации сигналов микгистров Р и 7 при наличии один7 наличии одиночного 25 роопераций, поступающих. через шинусигнала с нулевого выхода триггераыхода триггера 21;, .б упРавления, шину 50 контроля, перЭ И 36 назначен для , вый 38 - четвертый...
Устройство для контроля микропроцессорной системы
Номер патента: 1753474
Опубликовано: 07.08.1992
МПК: G06F 11/26
Метки: микропроцессорной, системы
...1 МТЕ с выхода 40 микропроцессора равен "0" и микропроцессор выдает по шине данных сигнал состояния 1 ИТАграммы в поле будет записан код (000)2, 55Сигнал ЙТА поступает также на вход синхронизации триггера 10, который по заднемуфронту сигнала ЙТА сигналом с прямого выхода триггера 9 переводится в единичное состояние. Единичный сигнал с прямого вы"Подтверждение прерывания" (разряд ОО = =1 слова - состояния),Этот сигнал используется для разрешения выдачи на шину данных команды и адреса перехода на подпрограмму прерывания, Подпрограмма прерывания в данном случае представляет собой набор функциональных тестовых программ (тест Отест 7), каждая из которых имеет в своемсоставе модуль перехода, модуль собственного теста, модуль опроса сигнала...
Многоканальное устройство тестового контроля
Номер патента: 1755282
Опубликовано: 15.08.1992
Автор: Атюков
МПК: G06F 11/26
Метки: многоканальное, тестового
...предельно допустимым значениями 31 и 32 контролируемого напряжения 30), строб 27 контроля напряжений и сигнал 28 контроля команды "Годен".В этом случае контролируемое напряжение 30 выбранного канала 21 сравнивается в аналоговых компараторах 17,1 и 17,2 с предельно допустимыми значениями 31 и 32, сформированными в преобразователях 16.1, 16.2 по кодам 23 и 24, и результаты этого сравнения по выходам 33 и 34 выводя я стробом 27, сформированным по (2 М+1)-му каналу устройства 14 через элемент И 18 в качестве сигнала результата 28 "Годен" (напряжение в допусках), Этот результат контролируется по (2 М+2)-му каналу устройства 14,В режиме подачи напряжений на контролируемый узел 20 по программе тестового контроля на соответствующих выходах...
Устройство для имитации неисправностей
Номер патента: 1755283
Опубликовано: 15.08.1992
Авторы: Айдинян, Громов, Романов
МПК: G06F 11/26
Метки: имитации, неисправностей
...сравнение текущего и установленного значений кодового слова в блоке 14 сравнения, а также текущего и установленного значений адреса микрокоманды в блоке 18 сравнения. При сравнении увеличивается на единицу значение счетчика 21 адреса микрокоманды,Если значение счетчика 19 адреса команды становится равным установленному .в регистре 3 числа адресов команд значению, то на выходе блока 13 сравнения появляется сигнал, который, проходя через элемент ИЛИ 23 и И 33, устанавливает в единичное состояние триггер 38 в формирователе 24 типа неисправности, В единичное состояние устанавливаются триггеры 38 только тех формирователей 24 типа неисправности, которые соответствуют выходам контролируемой схемы, на которых необходимо имитировать...
Устройство для контроля информации
Номер патента: 1755284
Опубликовано: 15.08.1992
Авторы: Вдовиченко, Кишенский, Крекер, Христенко
МПК: G06F 11/26
Метки: информации
...е произвольный блок памяти в требуемые моменты времени, Если запись информвции в некоторый блок памяти производится в момент времени, когда этот блок не участвует в поразрядном сравнении, искажений результатае контроля не возникает в принципе, Если же заплсь производится е блок памяти, участвующий вданный момент времени в сравнении, устранение искажений результатов контроля в устройстве осуществляется следующим обрезом.Запись новой информации в некоторый блок памяти 2 производится путем установки нового слова на входах Д 1-Д 4(Дк при К-разрядных слов даиного блока указанным, При этом сигнал с входа 29 устройства поступает также на соответствующий входшифратора 15, преобразующего позицианный код на входах в выходной двоичный код,...
Устройство для контроля логических схем
Номер патента: 1764057
Опубликовано: 23.09.1992
Автор: Шепелев
МПК: G06F 11/26
Метки: логических, схем
...делителя 2 частотыпреобразуется в .множество сигналов некратных частот. Каждый из этих сигналовпоступает на соответствующий вход контролируемой схемы 5 и эталонной схемы 4. Первый 6 и второй 7 датчики тока вырабатываютсигналы, закон изменения которых соответствует изменениям тока в цепях эталоннойи контролируемой логических схем соответственно, Первый 8 и второй 9 фильтрынижних частот производят фильтрацию сигналов с целью исключения высокочастотных импульсных помех. Блок 10 вычитанияопределяет разность между сигналами, снимаемыми с датчиков тока, Полученная разность значений сигналов поступает навходы порогового элемента 11 и анализатора 12 спектра. При значении рассогласования, превышающем определенную 45величину, установленную...
Устройство для непрерывного контроля однотипных блоков тв аппаратуры
Номер патента: 1774339
Опубликовано: 07.11.1992
Авторы: Аристархов, Барбараш, Кошкин
МПК: G06F 11/26
Метки: аппаратуры, блоков, непрерывного, однотипных
...сигнала, при обработке блоками 9 поступает на второй вход элемента И 8. С его выхода сигнал разрешает запись в регистры 10 и запрещает работу схем 11 сравнения, т.е. в каждый из п регистров записан отклик одноименного блока 9 на преобразованную группу элементов. Так как значенияэлементов в формируемой группе раоны между собой, отклики исправных блоков должны быть равны между собой.Сигналы с выхода регистров 10.п поступают на схемы 11.и сравнения, которые сравнивают отклики блоков 9.и между собой, Сигнал запрета запрещает выдачу результатов сравнения на время записи в регистры 10,и выходных сигналов блоков 9.п, В случае неисправности ячеек памяти блока 9.п в данной точке на выходе схемы 11.п сравнения формируется импульс, поступающий...
Устройство для контроля логических узлов
Номер патента: 1790783
Опубликовано: 23.01.1993
Авторы: Васильев, Малышев, Тюпин
МПК: G06F 11/26
Метки: логических, узлов
...8, поэтому, если некоторый вывод проверяемого логического узла имеет уровни ТТЛ, то в соответствующий разряд регистра 17 необходимо записать логическую "1", а для ЭСЛ уровней - логический "0", Регистр 16 управляет подключением согласующей нагрузки к выходу блока 7, поэтому, если логический узел содержит нагрузку на линии некоторого ЭСЛ вывода, то в соответствующий разряд регистра 16 необходимо записать логический "0", а для вывода, не имеющего нагрузки внутри логического узла. - логическую "1", Регистр 15 управляет переключением блока 4 в высокоимпедансное состояние, поэтому если некоторый вывод логического узла является ТТЛ выводом, то в соответствующий разряд регистра необходимо записать логический "0", а в остальных случаях -...
Устройство для контроля цифровых блоков
Номер патента: 1793441
Опубликовано: 07.02.1993
Авторы: Канцлер, Никитин, Сватов
МПК: G06F 11/26
...соединены с соответствующи(эналогично по входу 01)дО ми выходами блока инвертора, группаИз приведенных примеров видно, что входов которого соединена с соответствую- достоверность контроля зависитот структу- ., щими выходами контролируемого бока, вырц сбоев в выходных наборах. Это опреде- ход генератора импульсов соединен с ляется ограниченной информационной синхровходом четвертого регистра, Причем глубиной (одним разрядом) и особенностью 35 блок инверторов содержит группу элеменработы двустабильных элементов схемы об- тов инверсии, входы которых составляют наружения ошибок, используемых в прото- группувходовблокаинверторов, выходы котипе(1-я ступень регистра 4),: торого являются выходами соответств юУЦелью изобретения являегся повыше-...
Устройство для формирования тестов
Номер патента: 1795462
Опубликовано: 15.02.1993
Авторы: Игнатьев, Кишенский, Крекер, Христенко
МПК: G06F 11/26
Метки: тестов, формирования
...отрицательный импульс, который через мультиплексор 1 инкрементирует счетчик 2. Аналогично загружаются другие запрещенные комбинации. Процесс загрузки блока 28 осуществляется аналогично с использованием формирователя 10, мультиплексора 11 и счетчика 17. По окончании загрузки запрещенных комбинаций и последовательности образующих полиномов, составляющих программу селекции в совокупности, вновь по установочному входу 36 счетчики 2 и 17 (и при необходимости - триггеры 18 и 19) обнуляются, На входы 31 и 32 подается сигнал логической "единицы", определяющий режим чтения для блоков 3 и 28. На вход 30 также подается потенциал логической "единицы". На синхровход начинают подаваться тактовые импульсы,Формирование тестовых сигналов заключается...
Устройство контроля группы цифровых блоков
Номер патента: 1798786
Опубликовано: 28.02.1993
Автор: Чернега
МПК: G06F 11/26
Метки: блоков, группы, цифровых
...линейным трансформаторам, используемых в модемах типа УПС - 2, 4 ТЧ. Входное и выходные сопротивления блока согласования составляют 600 Ом, а коэффициент передачи от выхода имитатора канала до входа соответствующего модема равен 1.Элемент ИЛИ-НЕ 6 вырабатывает синхросигналы нэ основании импульсов, поступающих с контролируемых модемов по цепям стыка С 2 - 115 "Синхронизация элементов принимаемого сигнала". Каждый модем переключает состояние цепи из высокого уровня в низкий в середине принимаемого единичного элемента. Поэтому синхроимпульсы должны формироваться в моменты времени, когда состояние цепей 115 всех модемов принимает низкий уровень, то есть согласно логическому уравнению у = х 1 + х 2 ++ хл, где у. - выход элемента ИЛИ-НЕ,...
Устройство для контроля неисправностей
Номер патента: 1798787
Опубликовано: 28.02.1993
Авторы: Галинин, Панков, Танасейчук
МПК: G06F 11/26
Метки: неисправностей
...информационные вы 20 используемых регистров и содержимое блока ПЛМ 38,В таблице представлены четыре микропрограммы (содержимое блока 38) работы устройства по фиксации адреса и данных в ходы третьего и четвертого выходных регистров соединены соответственно с первым и вторым йнформационными входами мультиплексора искажения, управляющий вход которого подключен к информационному цикле чтения задатчиком на интерфейсе выходу входного рЕгистра данных, выход ИУС (1), адреса и данных в цикле записиадреса в любом цикле и данных в любомцикле,Формула изобретения мультиплексора искажения соединен с информационным входом регистра искаженных данных, информационные входы разрядов "Разрешение прерывания", "Нэ 30 чало оаботы" регистра состояния...
Устройство для формирования тестов
Номер патента: 1800458
Опубликовано: 07.03.1993
Авторы: Андреев, Водовозов, Лабичев, Щербаков
МПК: G06F 11/26
Метки: тестов, формирования
...12 данных любой детерминированный заранее рассчитанный тест. Вход 1 ПУСК в этом случае выполняет функцию входа синхронизации устройства.Режим формирования псевдослучайного теста предваряет установка на входе 16 единичного уровня сигнала и запись в счетчик 1.1 в блоке 1 управления кода, определяющего количество тест-слов псевдослучайного теста. Количество тест слов определяется разностью максимального кода счетчика 1.1 и начального кода. Коротким единичным импульсом на входе 14 ПУСК устройства устанавливается в единичное состояние триггер 1.3 в блоке 1, чем разрешается прохождение импульсов с выхода синхрогенератора 1,2 через первый элемент И 1,5 на вход адресного счетчика 1.6, Одновременно через второй элемент 1,10 И названный импульс...
Устройство для сопряжения с объектом контроля
Номер патента: 1803916
Опубликовано: 23.03.1993
МПК: G06F 11/26, G06F 13/00
Метки: объектом, сопряжения
...этом случае независимо от регистров 4 на выходе схемы управления выдачей 6 формируется высокий потенциал за счет запирания выходных транзисторов элементов И - НЕ с открытым коллектором. Если в дальнейшем на этом выходе ОК формируется высокий потенциал, то он сохранится и для записи в регистре 5, если низкий, то будет зафиксирован низкий тем же регистром 5,Таким образом, имеется возможность фиксировать выходной сигнал на соответствующем разряде регистра приема кодов 5. Безопасное соединение выходов схемы 6 и ОК 7 обеспечивается именно нагруженными на резистор элементами с открытым коллектором схемы 6.Для выводов ОК 7, имеющих интерпретацию входов, регистр управления 3 должен выдавать единицу, и тогда сигнал на входах ОК и регистра 5 будет...
Устройство для контроля логических блоков
Номер патента: 1824638
Опубликовано: 30.06.1993
Авторы: Воронов, Лосев, Рысованый, Тимченко
МПК: G06F 11/26
Метки: блоков, логических
...контакт является пходом блока 32, поэ тому для определения следующего выходамультивибратоо 6 будет формировать импульсы до тех пор, пока на выходе мультиплексора 8 появится единичный сигнал, запрещающий прохождение импульсов че рез элемент запрета 30, Третий контакт, адрес которого установлен на адресных входах мультиплексоров 12 и 13, является выходом блока 32, поэтому на выходе мультиплексора 12 присутствует единичный сиг нал, фиксируемый триггером 27 по фронтусинхроимпульса с задержкой т через элемент задержки 29(фиг.2,3), При наличии сигнала высокого уровня на входе В и изменении сигнала на входе А иэ 1 в 0 муль тивибратор 11 формирует последовательность импульсов (фиг.2,3) до тех пор, пока низкий уровень на выходе...
Устройство для контроля цифровых блоков
Номер патента: 1829037
Опубликовано: 23.07.1993
Автор: Макаров
МПК: G06F 11/26
...поступит на второй вход элемента 10 ИЛИ-НЕ,Устройство перейдет в режим инжектирования "лог. 0" в контролируемую цепь, в которой присутствует "лог. 1",На прямом выходе О-триггера 3 появится "лог, 0", который запретит прохождение последующих импульсов тактирования подачи входных воздействий на информационный вход счетчика 21 импульсов через элемент 20 И,Затем в зависимости от состояния, в котором находится контролируемая цепь, возможны три ситуации;3,1) Контролируемая сигнальная цепь задействована в коротком замыкании с шиной питания,Несмотря на то, что через резистор 8 течет ток, равный максимальному току, протекающему через открытый нижний интегральный транзистор выходного каскада элемента 7 коммутации, в контролируемой цепи и на первом...
N-разрядный параллельный сумматор
Номер патента: 1833865
Опубликовано: 15.08.1993
Авторы: Гроль, Петлин, Романкевич
МПК: G06F 11/26, G06F 7/50
Метки: n-разрядный, параллельный, сумматор
...с выходов 2 соответствующих сумматоров 1 группы. На входы б параллельного сумматора поступают И-разрядные (Й = гп к) двоичные операнды, а на выходах 8 формируется й-разрядная сумма (на выходе 2 последнего сумматора 1 группы формируется сигнал переноса). Выходы 5 И-разрядного параллель- нага сумматора не используются как информационные.В тестовом режиме на входы 4, б и 7 й-разрядного параллельного сумматора поступают стимулирующие воздействия с выходов генератора псевдослучайных последовательностей, а выходы 5, 8 и 2 под. ключаются к входам многоканального сигнатурного анализатора. В результате при проведении псевдослучайного тестирования проверка Й-разрядного параллельного сумматора сводится к параллельной и независимой проверке...
Устройство для контроля цифровых схем
Номер патента: 1833878
Опубликовано: 15.08.1993
Автор: Стукач
МПК: G06F 11/26
...19 дискриминатора 6, вызывая переключение дискриминатора 6 в противоположноесостояние. Это вызывает переключение в противоположное состояние сумматора 8.Кроме того, импульс И 1 проходит через линию 2 в виде импульса ИЗ, который поступает на вход 18 дискриминатора 7 и, пройдя по пути "15-17", поступает на вход формирователя 4 воздействует на вход 19 дискриминатора 7, вызывая переключение дискриминатора 7 в противоположное состояние. Это вызывает переключение в противоположное состояние сумматора 8.В результате сумматор 8 формирует импульс длительностью Т, который проходит через формирователь 5 на выход 13,При этом каждый из дискриминаторов 6 и 7 работает в соответствии с фиг,5, где с,27 и 128 - задержки срабатывания триггеров 27 и 28...
Устройство для контроля логических блоков
Номер патента: 1833879
Опубликовано: 15.08.1993
Авторы: Латыпов, Нурутдинов, Столов
МПК: G06F 11/26
Метки: блоков, логических
...м е р. Рассмотрим проверку столбцов И-матрицы ПЛМ, зависящей от переменных, Предполагается, что и=.2 а и имеется доступ к а прямым и в инвертированным входам ПЛМ; Входы ПЛМ подключаются к выходам 01 СЬ блока 1 следующим образом: 1-й прямой вход - к Оь . а 1-й инвертированный вход - к 0+к Таким образом. способ подключения входов ПЛМ к выходам блока триггеров не зависит от способа программирования столбцов, Начальное состояние при проверке столбцов ПЛМ равно 111. Блок 18 есть элемент И, Пусть проверяемый столбец реализует терм хи,ха, х 11,хр, Тогда на управляющие входы 11 ь )1,.,1 подаются 1, а на остальные управляющие входы подаются О.Далее для простоты рассмотрим конкретное значение для ги и терма, Пусть а = 3, и терм есть х 2 хз, Тогда...
Устройство для имитации сбоев
Номер патента: 1836684
Опубликовано: 23.08.1993
Авторы: Михеев, Серышев, Чеботарев
МПК: G06F 11/26
...на вход триггера 25.(фиг.З) формирователя 18 сигнала ЗАХВАТ МАГИСТРАЛИ, который формирует на своем выходе сигнал "ШЗМ". поступающий в вычислительный комплекс (процессор СМ 1634.18).Вычислительный комплекс (ВК) в ответ на поступающий сигнал "ЩЗМ" (см, фиг.5) выставляет сигнал "ШРЗМвх", который поступает в блок 4 и взводит триггер 28 (фиг,З), входящий в состав формирователя 19 сигнала ПОДТВЕРЖДЕНИЕ ВЫБОРКИ ЗАДАТЧИКА, На выходе триггера 28 формируется сигнал "ШПВЗ", а на инверсном его выходе формируется сигнал, который через элемент И 27 снимает сигнал "ШМЗ" с выхода блока 4 и после снятия ВК сигналов "ШРЗМвх" и "ШЗАН" выставляет сигнал "ШЗАН" на выходе устройства для имитации сбоев и снимает его только по окончании работы...
Устройство для встроенного контроля цифровых схем
Номер патента: 1836685
Опубликовано: 23.08.1993
МПК: G06F 11/26
Метки: встроенного, схем, цифровых
...воздействия в виде двоичных наборов. При этом устройство для контроля цифровых схем использует часть рабочих воздействий для тестирования обьекта при его функционировании без дополнительных временных затрат на тестирование, Блок 2 сравнения сопоставляет двоичные наборы на входе 12 с первым значением КТП на выходе генератора 3, Как только на вход контролируемого обьекта 1 поступает набор, совпадающий с первым значением КТП, на выходе блока 2 сравнения; оявляется единичный потенциал (фиг,б), который разрешает прохождение следующего синх 18366855 10 15 20 25 30 35 40 45 50 55 раимпульса, являющегося инициатором смены входного набора на входе 12, через элемент 6 на тактовые входы блоков 3 и 4, Затем по заднему фронту этого...