Устройство для контроля дешифратора

Номер патента: 1149267

Авторы: Парамуд, Пашко, Рабко, Сергейчук

ZIP архив

Текст

бнаружениМ(р 11 СССР982 ОЛЯ ДЕ- последов задерж начала вхоупГОСУДАРСТВЕННЫЙ КОМИТЕТ ССПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬТИ АВТОРСКОМ,Ф СВИД(54)(57) УСТРОЙСТВО ДЛЯ КОНТ ШИФРАТОРА, содержащее группу вательно соединенных элемент ки и элемент ИЛИ, причем вхо контроля дешифратора соедине дом первого элемента задержк пы, отличающеесятем, что, с целью упрощения, в устройство введена группа элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и интегратор, причем каждый выход контролируемого дешифратора соединен с первым входом соответст вующего элемента. ИСКЛЮЧАЮЩЕЕ ИЛИ группы, вход начала контроля дешифратора соединен с вторым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ группы, выход каждого элемента задержки группы соединен с вторым входом последующего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ группы, выходы каждого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ группы соединены с соответ- р ствующими входами элемента ИЛИ, выЯ ход которого через интегратор соединен с выходом неисправности дешпфратора устройства.Изобретение относится к автоматике, телемеханике и вычислительной технике и может быть использовано для контроля различных дешифраторов.Известно устройство для контроля 5дешифратора, содержащее дешифратор, многовходовую схему ИЛИ, схемы НЕ, И и схему нечетности 1 .Недостатком этого устройства является то, что оно не выявляет та кие отказы в работе дешифратора, когда возбуждаются требуемая и нетребуемая шины, а также когда возбуздается нетребуемая шина.Наиболее близким по технической 5ущности к предлагаемому являетсяустройство для контроля дешифратора,содержащее группу последовательносоединенных элементов задержки, элемент ИЛИ и проверяемый дешифратор, 20причем первым входом устройства является вход дешифратора, а второй вход устройства соединен с входом первого элемента задержки группы,второй и третий элементы ИЛИ, груп пу элементов И, элемент задержки,триггер, элемент И и пороговый элемент 121.Однако сложность построения известного устройства требует значи тельных аппаратурных затрат на его реализацию.Цель изобретения - упрощение устройства.Поставленная цель достигается тем, что в устройстве для контроля дешифратора, содержащем группу последовательно соединенных элементов задержки и элемент ИЛИ, причем входначала контроля дешифратора соединен с входом первого элемента задержки группы, введена группа элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и интегратор, причем каждый выход контролируемогодешифратора соединен с первым входом 45 соответствующего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ группы, вход начала контроля дешифратора соединен с вторым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИгруппы, выход каждого элемента задержки группы соединен с вторым входом последующего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ группы, выходы каждогоэлемента ИСКЛЮЧАЮЩЕЕ ИПИ группысоединены с соответствующими входа-. ми элемента ИЛИ, выход которого че, рез интегратор соединен с выходом неисправности дешифратора устройства. Сущность изобретения таким образом заключается в замене второго и третьего элемента ИЛИ, группы элементов И, элемента задержки, триггера, элемента И порогового элемента и их связей в прототипе на группу элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и интегратор, и их связей в предла - гаемом устройстве, что позволяет существенно упростить устройство для контроля дешифратора.На чертеже приведена схема устрой. ства для контроля дешифратора.Устройство содержит группу 1 элементов задержки, группу 2 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент ИЛИ 3, интегратор 4, проверяемый дешифратор 5, Группа 1 элементов задержки состоит из последовательно включенных элементов задержки 6116 т (п), где п - количество выходов проверяемого дешифратора 5. Группа 2 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ содерзит элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 117 и, Выходы проверяемого дешифратора 5 соединены с первыми входами соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 7 группы 2, Второй вход первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 группы 2 соединен с входом первого элемента 6.1 задержки группы 1, а выходы элементов 6 задержки группы 1 соединены с вторыми входами последующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 7 группы 2. Выходы всех элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 7 группы 2 соединены с входами элемента ИЛИ 3 Выход элемента ИЛИ Э соединен с входом интегратора 4, выход которого является выходом 8 устройства. Ин - тегратор 4 может быть выполнен в виде инвертора 9, на входе которого включен шунтирующий конденсатор 10. Вход 11 начала контроля дешифратора является входом устройства.Устройство работает следующим образом.При контроле кодовые комбинации на вход дешифратора 5 подаются с заданной частотой (периодом Т), Последовательность кодовых комбинаций выбирается так, что на выходах дешифратора 5 появляются сигналы в заранее заданной последовательности (например, в порядке возрастания номеров выходов проверяемого дешифратора 5, с 1-го по и-й). Время задержки сигнала начала контроля5 10 15 20 25 30 35 40 50 дешифратора Контроль" каждым элементом 6 группы 1 элементов задержки равно периоду Т смены кодовых комбинаций на входе дешифратора 5. Длительность сигнала на входе 11 выбирается равной периоду Т, При одновременной подаче первой кодовой комбинации на входы проверяемого дешифратора 5 и сигнала на вход 11 устройства появление сигнала на выходе любого элемента 6 задержки группы 1 элементов задержки совпадает с появлением сигнала на соответствующем выходе дешифратора 5. Если одновременно с подачей на входы дешифратора 5 первой кодовой комбинации на вход, первого элемента 6 задержки по входу "Контроль" устройства подается импульс, то при правильной работе дешифратора 5 на обоих входах перво-. го элемента ИСКЛОЧАЮЩЕЕ ИЛИ 7 группы 2 будут присутствовать сигналы логической единицы, а на входах остальных элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 7 группы 2 будут присутствовать сигналы логического нуля. На всех выходах элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 7 группы 2 будут сигналы логического нуля, на выходе элемента ИЛИ 3 будет сигнал логического нуля, а на выходе интегратора 4 будет сигнал логической единицы, свидетельствующий об исправности дешифратора на первом шаге проверки. Интегратор 4 обеспечивает фильтрацию кратковременных выбросов на выходах элементов 7 и элемента 3 вследствие неидеальности совпадения во времени сигналов на входах элементов .Через время, равное периоду Т смены кодовых комбинаций, на входы дешифратора 5 поступит вторая кодовая комбинация, в результате воздействия которой на втором выходе дешифратора 5 появится сигнал и поступит на пер" вый вход второго элемента 7.2. В это же время на выходе первого элемента 6 задержки группы 1 также появится сигнал, который поступит на второй вход элемента 7.2. В результате совпадения сигналов с выхода первого элемента 6 задержки с сигналом, который появился на втором выходе дешифратора 5, на входах второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7.2 группы 2 присутствуют сигналы логической единицы,а на остальных входах остальных элементов 7 - сигналы логического нуля.На выходах элементов 7 и элемента3 будут сигналы логического нуля, ана выходе 8 устройства - сигнал логической единицы.Если дешифратор 5 исправен, т,е.сигнал на выходе дешифратора 5 соответствует входной кодовой комбинации,то в дальнейшем устройство для контроля дешифратора 5 работает аналогично описанному.При возникновении различных видовнеисправностей в дешифраторе 5(например, когда при наличии входной кодовой комбинации не возбужда.ется ни одна выходная шина или когдавозбуждается нетребуемая шина, т,е.случай несоответствия выходного сигнала входной кодовой комбинации) импульсы с его выходов и выходов элементов 6 задержки не будут совпадатьна соответствующих элементах ИСКЛЮЧАЮЩЕЕ ИЛИ 7 группы 2, В этом случаена выходах элемента 7 и на выходеэлемента ИЛИ 3 будет сигнал логической единицы, а на выходе интегратора 4 - сигнал логического нуля, чтосигнализирует о сбое в работе дешифратора 5,Если в качестве элемента 9 в ин".теграторе 4 использовать усилительбез инверсии, то выходной сигнал,свидетельствующий о неисправностидешифратора 5, будет иметь уровеньлогической единицы. Интегратор 4 может быть и,в другом исполнении.Таким образом, появление на выходе8 устройства выходного сигнала вовремя контроля работы дешифратора 5свидетельствует об отказе или сбоев контролируемом дешифраторе 5. Кроме того, предлагаемое устройствовыявляет все виды отказов и сбоевв контролируемом дешифраторе 5 присущественном упрощении устройствапо сравнению с известным. Технико-экономический эффект предлагаемого устройства заключается йуменьшении аппаратурных затрат на его построение по сравнению с известными устройствами при обеспечении высокой достоверности контроля,Ц.ссьевьСоставитель И.Сигалов Техред З.Палий Корректор О. БилакРедактор А.ШандорЗаказ 1893735 Тираж 710 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5 филиал ППП "Патент", г, Ужгород, ул. Проектная, 4

Смотреть

Заявка

3659925, 09.11.1983

ПРЕДПРИЯТИЕ ПЯ В-8751

ПАРАМУД ЯРОСЛАВ СТЕПАНОВИЧ, ПАШКО ИГОРЬ ФЕДОРОВИЧ, СЕРГЕЙЧУК ЛЕОНИД МАРКОВИЧ, РАБКО СТЕПАН СИДОРОВИЧ

МПК / Метки

МПК: G06F 11/26

Метки: дешифратора

Опубликовано: 07.04.1985

Код ссылки

<a href="https://patents.su/4-1149267-ustrojjstvo-dlya-kontrolya-deshifratora.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля дешифратора</a>

Похожие патенты