Пятронис
Формирователь логических уровней с третьим состоянием
Номер патента: 1714794
Опубликовано: 23.02.1992
Авторы: Пятронис, Урбонас
МПК: H03K 17/30, H03K 5/08
Метки: логических, состоянием, третьим, уровней, формирователь
...3 и закрывающие транзистор 4, т.е. транзистор 3 переводится в режим генератора тока. При этом напряжения, поступающие на базу транзистора 3 и токо- задающий резистор 6, подобраны такими, что генератор тока на транзисторе 3 вырабатывает втекающий ток величиной 21. Ввиду того, что генератор тока на транзисторе 2 вырабатывает вытекающий ток величиной 1, а генератор тока на транзисторе 3 вырабатывает втекающий ток величиной 21, то оказывается, что в цепи коммутатора, выполненного на диодах, преобладает втекающий ток величиной 1-21=-1. Вследствие этого втекаащим током величиной 1 оказывается открытым коммутатор, выполненный на встречно включенных диодах 8 и 10, и напряжение от источника низкого уровня Он поступает на выход...
Токовый зонд
Номер патента: 1506405
Опубликовано: 07.09.1989
Авторы: Пятронис, Скинкис, Урбонас
МПК: G01R 31/02, G01R 31/28
...этом фаза измецения создаваемого магнитного поля (относительно фазы работы генератора 4) различна с разных сторон от электрической цепи (про водника), по которой протекает ток.Датчик 1 тока, устаыов:генный над проводником с Фком, улавливает колебания магнитного поля, которые усиливаются усилителем 2 и подаются на вход синхронного детектора 3, где преобразуются в постоянное напряжение. При перемещении датчика 1 тока (зонда) н направлении, перпендикулярном проводнику печатной платы с током с одной его стороны на другую, на выходе синхронного детектора 3 Формируется напряжение в соответствии с фиг, 2. Перемещая датчик 1 тока перпендикулярно проводнику с током и вдоль него, можно проследить цепь протекания тока и найти ца печатной плате,...
Преобразователь мгновенного значения периодического сигнала в постоянное напряжение
Номер патента: 1269039
Опубликовано: 07.11.1986
Авторы: Пятронис, Урбонас
МПК: G01R 19/00
Метки: значения, мгновенного, напряжение, периодического, постоянное, сигнала
...поступления среза строб-импульсов (моментыС , , С ) состояние Р -триггера 2 перезаписывается в регистр 13. При наличии ло гического "0" на инвертирующем выхо - де Ц 17 -триггера 2 этот сигнал в регистр 13 вводится только через вход Р в разряд 1 и по мере поступления строб-импульсов сдвигается в левую сторону регистра 13 (в направлении разряда ц,). При наличии логической "1" на инвертирующем выходе 0 Р-триггера 2 этот сигнал в резистр 13 вводится только через вход П в разряд 40и по мере поступления строб-им- . пульсов сдвигается вправо (в направлении разряда Я). Описание изменения состояния выходов регистра 13 по мере поступления строб-импульсов показано на фиг,2 2, на фиг,2 1 показано состояние инвертирующего выхода Ч 0-триггера 2. При...
Устройство для контроля цифровых узлов
Номер патента: 1238085
Опубликовано: 15.06.1986
Авторы: Инсода, Кузьменко, Пятронис, Урбонас
МПК: G06F 11/26
...при записи информациииз третьего блока 12 памяти в регист ры коммутатора 9: запись, считывание,уровень данных, тип адреса (прямой,инверсный). Эта последовательностьадресов слова третьего блока 12 памяти Формируется в Формирователе 13адреса слова,Формирование последовательностей для проверки ЗУ объекта 11 контроля состоит из повторяемых двух операций; записи слова из третьего блока 40 12 памяти на информационный регистр 21 коммутатора 9 и подготовки следующего адреса для проверяемого ЗУ, что определяют выходные сигналы .блока 3 управления. На третий блок 45 12 памяти схемы ИЛИ подается сигнал, разрешающий выборку всех разрядов ОЗУ, и сигнал, разрешающий работу (вывод из третьего состояния) элемента НЕ 28, выходные сигналы которых 50...
Устройство для контроля цифровых узлов
Номер патента: 1166120
Опубликовано: 07.07.1985
Авторы: Инсода, Пятронис, Урбонас
МПК: G06F 11/26
...соединен с адресным входом узла памяти программ, группа выходов разрядов очередного адреса программы которого соединена с первой группой информационных входов регистра, вторая группа информационных входов которого соединена с группой выходов разрядов очередного адреса программы первого блока памяти, выход режима работы которого соединен с выходом первого разряда режима работы. узла памяти программ блока управления, выход запуска которого соединен с счетным входом счетчика, выход генератора тактовых импульсов соединен с первым входом элемента И, выход которого соединен с счетным входом счетчика адреса, второй вход элемента И блока управления и третья группа информационных входов регистра блока управления сое-, динены соответственно с...