G06F 11/26 — функциональное тестирование

Страница 10

Генератор испытательных кодов

Загрузка...

Номер патента: 1405058

Опубликовано: 23.06.1988

Авторы: Гроль, Карачун, Лупанова, Петлин, Романкевич

МПК: G06F 11/26

Метки: генератор, испытательных, кодов

...фиг.2, режим генерации осуществляется следующим Образом,Сигнал Пуск, поступающий на вход3 блока 1 управления с пульта оператора и соответствующий тактовому сигналу первой синхросерии сигналов свыхода 30 генератора 29 импульсов,устанавливает триггер 38 в единичноесостояние. Тем самым открывается элемент И 31 и разрешается прохождениесинхросигналов с выхода 30 генератора 29 импульсов на выход 11 элемента И 31. Одновременно единичный сиг -нал с выхода триггера 38, пройдя через элемент ИЛИ 39, открывает эле 05058 6мент И - 1 ГЕ 35 и разрешает прохождениескнхроскгналов с выхода 33 генератора 29 импульсов (на выходе 9 элемента И-НЕ 35 Формируется нулевой сигнал 5записи).Кроме того, единичное состояниетриггера 38 сопровождается...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1405059

Опубликовано: 23.06.1988

Автор: Ваврук

МПК: G06F 11/26

Метки: блоков, цифровых

...процесс, например, в виде двух импульсов, то первый импульс с триггера 6 группы вторым импульсом переходного процесса перепишется в триггер 7 группы, Одно 40 временно .импульсы с выходов блока 3 уменьшают содержимое соответствующих счетчиков 10 на "-1". После прохождения первого тестового массива на выходах группы триггеров 6 записан 45 результат контроля выходов блока 3, а в счетчиках 10 - результат контроля по другой группе выходов. Далее генератор 2 тестов вырабатывает сигнал метки конца тестирования (для данного тестового набора), который записывает результаты тестирования в триггеры 13 и 14, При правильной работе блока 3, на выходах счетчиков 10 - нули, на выходе элемента ИЛИ 11 - 55 нуль (т.е. в триггер 13 записывается нулевой...

Генератор тестов

Загрузка...

Номер патента: 1405060

Опубликовано: 23.06.1988

Авторы: Волощук, Жердев, Карпенко, Лебедь, Шипита

МПК: G06F 11/26

Метки: генератор, тестов

...11, второе слово - количество тестовых слов, которые будутсчитаны из блока 2 памяти тестов досмены направления включения выводовш (до следующей пары управляющихслов), Считывание из блока 2 памятитестов происходит непрерывно по синх"росигналам шины 16,В исходном состоянии счетчик 3адреса, счетчик 5 и триггер 14 сброшены сигналом сброса, поступающимна вход 18 сброса.По шине 17 в блок 2 памяти записан тест. При поступлении тактовыхимпульсов с входа 16 на счетныйвход счетчика 3 адреса (счетчикработает по заднему Фронту тактовыхимпульсов) и на вход элемента 1 задержки (элемент задержки Формируетсигнал выборки, задержанный относительно тактовых импульсов на времяТ) из блока 2 памяти тестов считы"ваются тестовые слова, При считывании...

Устройство для регистрации результатов контроля

Загрузка...

Номер патента: 1406596

Опубликовано: 30.06.1988

Авторы: Бучнев, Зимнович, Карпунин, Песоченко

МПК: G06F 11/26

Метки: регистрации, результатов

...уровня. Сигнал высокого уровня поступаетна вход записи блока ) памяти и задает режим чтения, Так как счетчик 5обнулен, то читается ячейка с нулевым адресом, тестовые коды поступаютна вход регистра 6. Через половинупериода на выходе генератора 8 тактовых импульсов появляется низкий уровень, который переводит блок 1 памяти через элемент И 4 в режим записи,отрицательным фронтом импульса частоты информация записывается в регистр 6и поступает на входы объекта контроля. Реакция на тестовое воздействиепоступает через коммутатор 7 на информационные входы блока 1 памяти изаписывается в нулевую ячейку.Следующий сигнал - логическая единица - переводит блок 1 памяти через элемент И 4 в режим чтения и через элемент 2 задержки поступает...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 1410037

Опубликовано: 15.07.1988

Авторы: Дарбинян, Егян

МПК: G06F 11/26

Метки: блоков, логических

...так как на вход элемента И 8 поступает сигнал лог. "1" с выхода элемента И-НЕ 6, Счетчик 15 работает и тактов, обеспечивая занесение информации грув:и триггеров (и - разрядная сигнатура) в регистр 18, После и тактов на выходе переполнения (заела) счетчика 15 появляется сигнал, который сбрасывает триггер 16 и, тем самым, запрещает прохождение сигнала с выхода генератора 1 че- рез элемент И-НЕ 7, Полученная информация в регистре 18 (сигнатура) индицируется на индикаторе 20, Полученная сигнатура сравнивается с эталонной,Сигналы начальной установки, нача 1 та и конца интервала контроля синхронизированы с сигналами генератора 1.В данном устройстве можно получать не только вхоцную сигнатуру контролируемого блока 12, но также через...

Устройство для проверки программ на сбоеустойчивость

Загрузка...

Номер патента: 1411753

Опубликовано: 23.07.1988

Авторы: Андреев, Конищев, Малица

МПК: G06F 11/26

Метки: проверки, программ, сбоеустойчивость

...на вход 21 запуска, который переводит триггер 3 в единичное состояние. Из единичного перепада на прямом выходе триггера 3 формирователем 5 формируется импульс, который обнуляет счетчики 9, 11 и 16, Единичный уровень с прямого выхода триггера 3 запускает таймер 1 О, поступает на третий вход элемента И,2, 20 на второй вход элемента И 4 и на вторые входы элементов И 1, разрешая прохождение потенциального кода адреса команды с разрядных выходов регистра 26 адреса команды ЦВМ 25 на первые входы схемы 6 сравнения.При совпадении кодов на первых и вторых входах схемы 6 сравнения, последняя выдает сигнал, который проходит через элемент И 2.на выход 24 имитации сбоя, объединяющийся с вы ходом схем аппаратурного контроля ЦВМ 25 (не показан),...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 1411754

Опубликовано: 23.07.1988

Автор: Кузьмин

МПК: G06F 11/26

Метки: блоков, логических

...в блок 8 сравнения, на второйвход которого поступают сигналы с регистра 4,Устройство работает в два этапа:при нулевом состоянии триггера и приединичном,Соответственно этому ожиданию реакция состояний блока 7 по выходамконтролируемого блока 1 кодируется"Лог.О" и "Лог,1", Блок 7 логического согласования воспринимает третьесостояние на выходах контролируемогоблока 1 как "Лог,О" или как "Лог.1"в зависимости от состояния триггера10, так как сигнал с выхода триггера10 через элементы блока 11 развязкипоступает на вход блока 7. В качестве элементов развязки используютсярезисторы, сопротивления которых должны быть достаточно большими для того,чтобы не иекажать уровни логическихсигналов на выходах контролируемогоблока 1 и коммутатора б...

Устройство для цифрового контроля электронных схем

Загрузка...

Номер патента: 1413633

Опубликовано: 30.07.1988

Автор: Нисневич

МПК: G06F 11/26

Метки: схем, цифрового, электронных

...тестовое слово с выходов регистра 25 может быть переписано по нужному адресу, определяемому блоком управления. Код получателя тестового слова определяется внешним устройством и сопровождает каждую порцию тестовой информации. Этот код поступает на входы дешифратора 33 с памятью в виде регистра. Соответствующие сигналы записи в получающие регистры формируются после стробирования выходных уровней дешифратора 33 сигналом 31 завершения формирования тестового слова. На выходе элемента ИЛИ 34 формируется сигнал 43 режима, который поступает на вход коммутатора 21, Если сигнал 43 имеет уровень "1", то на выходе коммутатора 21 постоянно имеется потенциал "1", Это приводит к последовательной переписи всей тестовой информации из регистра 24...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1416995

Опубликовано: 15.08.1988

Автор: Герасимов

МПК: G06F 11/26

Метки: блоков, цифровых

...вовнутренний регистр и производит ихлогическую обработку. Сигнал окнаизиерения (разрешения приема данных )указывает на начало и окончание тестовой процедуры. В качестве сигналасинхронизации используется сигналсинхронизации БИС, чем обеспечиваетсярегистрация откликов проверяемой БИС. в каждом такте, В качестве сигнала окна измерения используется старший разряд блока 2 адресования (фиг,2), который изменяет свое состояние с11 в 0 при окончании теста и воз-. врате к началу тестовой программы.В примере конкретного исполнения устройства (Фиг,2 ) в качестве блока синзронизации используется двоичный счетчик СТ 1 совместно с генератором импульсов О. Разряды счетчика используются для синхронизации контролируемой БИС и формирования с...

Устройство для контроля логических узлов

Загрузка...

Номер патента: 1418693

Опубликовано: 23.08.1988

Авторы: Болочев, Голосов, Логинов, Музалевский, Розенштейн

МПК: G06F 11/26

Метки: логических, узлов

...того, как будут опрошены всевыходные каналы, единичный сигнал свыхода старшего разряда счетчика 13проходит на младший разрядный выходрегистра 14 сдвига и останавливает(сбрасывает) анализатор 10, по следующему тактовому импульсу происходитсброс счетчиков 2 и 13, что означаетконец контроля,Формула изобретенияУстройство для контроля логических узлов, содержащее генератор тактовых импульсов, счетчик адреса, блок памяти тестов, амплитудный сигнализатор, регистр сдвига, регистр, счетчик, выходной коммутатор, блок индикации и коммутатор, причем выход генератора тактовых импульсов соединен со счетным входом счетчика адреса, группа разрядных выходов которого соединена с группой адресных входов блока памяти тестов, первая группа...

Устройство для контроля цифровых схем

Загрузка...

Номер патента: 1424019

Опубликовано: 15.09.1988

Авторы: Атовмян, Березкин, Ефремов

МПК: G06F 11/26

Метки: схем, цифровых

...устанавливает момент опроса синхраимпульсом (через элементы И 7 и 8) состояний дешифраторд 9 эталонной сигнатуры. Единичный импульс на выходе 14 устройства свидетельствует о там, что эталонная сигнатура не совпала с Фактической сигнатурой, выработанной в результате проверки. Элемент И-НЕ 6 после обнаружения на входе 12 блоком 2 сравнения входного набора, совпадающего с очередным тестовым набором из контролирующей последовательности, пропускает очередной сицхраимпульс ца тактовые входы генератора 3 тестовых наборов и блока 4 свертки.Элемент ИЛИ-НЕ 11 предназначен для начальной устдцавки генератора 3 тестовых наборов и блока 4 свертки. Начальная установка производится сигналом на входе 15 или импульсом опроса состояния дешифрдторя 9...

Генератор тестов

Загрузка...

Номер патента: 1424020

Опубликовано: 15.09.1988

Авторы: Антосик, Дербунович, Ковалев, Мызь, Нешвеев, Сирота, Шандрин

МПК: G06F 11/26

Метки: генератор, тестов

...5, группы выходов блока 2 памяти устанавливают н высокаимпедансное состояние,группа повторителей коммутатора 3открывается и информация с выходовФормирователя 1 псевдослучайных чисел поступает на выходы устройстваТаким образам, в момент установкиединичного зцачеция сигнала Циклвыборки команды" происходит изменение состояния Форльиравателя 1 псевдослучайных чисел и счетчика 5 на одиншаг и информация на выходы 8,13 поступает па шинам из блока 2, а приустановке нулевого значения состояния формирователя 1 псевдослучайныхчисел ц счетчика 5 це изменяются,информация ца выходы поступает с второй группы выходов разрядон формирователя псевдослучайных чисел, чтоможет быть интерпретировано соответственно как первое, второе и последующие слова команды...

Устройство для тестового контроля цифровых блоков

Загрузка...

Номер патента: 1425680

Опубликовано: 23.09.1988

Авторы: Борисенко, Рябцев, Чернышев

МПК: G06F 11/26

Метки: блоков, тестового, цифровых

...блок. 20 синронизации, который обеспечивает выДачу тактовых импульсов, поступающихна входы регистров блока 9 микропрораммного управления. Кроме того,блок 20 синхронизации выдает строби.ующий сигнал, обеспечивающий приеминформации с выходов контролируемогоЦифрового блока, По входной шине свяи с ЭВМ регистры 37-39 группы, 5 ре"истров кодов управления записью устанавливаются в состояние, обеспечиВающее прохождение через группы элементов И 40-42 тактовых сигналов записи на синхронизирующие входы регистров 27-29 блока обмена с контролируемым цифровым блоком 10,По микрокоманде блока 9 микропрограммного управления код начальногоадреса иэ регистра 45 начального ад 40реса тестового набора заносится в регистр 47 адреса тестовых...

Устройство для тестового контроля цифровых узлов

Загрузка...

Номер патента: 1425682

Опубликовано: 23.09.1988

Авторы: Итенберг, Криворучко, Матвеева, Секачев

МПК: G06F 11/26

Метки: тестового, узлов, цифровых

...контролируемого цифрового узла. С выходов узла 11 через коммутаторы 10 реакция узла 11 поступает на первую группу входов блоков 8, .Результаты сравнения ("0", если сбой) с инверсных выходов 1-х блоков 8 поступают на информационные входы триггеров 13, . Запись в П-триггеры 13, результата сравнения и в регистры 9, результата реакции узла 11 происходит по переднему фронту первого импульса, поступающего с выхода 45 на синхровходы Б-триггеров 13 и входы параллельной записи регистров 91 и задержанного на элементе 58 задержки на величину ь , Величинами определяется как сумма задержек при прохождении информации до узла 11 при срабатывании последнего и при прохождении реакции узла 11 через коммутаторы 10, и блоки 8,. С выходов триггеров 13...

Устройство для анализа выходных реакций контролируемой цифровой схемы

Загрузка...

Номер патента: 1429117

Опубликовано: 07.10.1988

Авторы: Воронов, Грицай, Шуть

МПК: G06F 11/25, G06F 11/26

Метки: анализа, выходных, контролируемой, реакций, схемы, цифровой

...в Б-м разряде которых постоянно присутствует логический "О", Следовательно, на4291вход соответствующего 1-го триггера5 блока 6 регистрации не поступаетни одного сигнала логической итриггер 5 не устанавливается в единичное состояние. Все остальные5триггеры 5 устанавливаются в единичное состояние сигналами уровня логической " с соответствующих разрядов информационных выходов блока 3,Ввиду того, что один из триггеров 5,а именно триггер, соединенный с -минформационным выходом блока 3, неустанавливается в единичное состояние, элемент И 8 не срабатывает и не 15передает сигнал в элемент 7 индикации, что и,свидетельствует об исправности контролируемой схема.В случае неисправности контролируемой схемы -го типа на адресных 2 Овходах блока 3...

Устройство для формирования тестов

Загрузка...

Номер патента: 1429121

Опубликовано: 07.10.1988

Авторы: Галецкий, Кобяк

МПК: G06F 11/26

Метки: тестов, формирования

...выход) набирается на переключателяхблока 5. Упомянутые выходы соединеныс информационными входами ААщдвоичного счетчика 9. Соответствующимпереключателем блока 5 (второй выходчетвертой группы выходов), соединенным с входом Б задания режима работыблока 9, устанавливается режим параллельной записи. При этом двоичныйсчетчик выполняет функцию конвейернокго регистра, запись в который осуществляется путем подачи на синхровходимпульса от блока 3 синхронизации.Регистры 11 и 14 устанавливаютсяв ноль импульсом сброса, подаваемымот блока 3 синхрониз яции, После это-.го вход блока 11 подключается к шине питания +5 В для создания на входе регистра 11 сдвига уровня логической единицы. Подачей синхроимпульсаданная информация записывается в первый триггер...

Устройство для тестового контроля цифровых блоков

Загрузка...

Номер патента: 1430957

Опубликовано: 15.10.1988

Авторы: Рябцев, Чернышев

МПК: G06F 11/26

Метки: блоков, тестового, цифровых

...шин блока 23 памяти тестовых наборов, .коммутаторы 27 и 28 устанавливаются в состояние коммутации на выход соответственно блока 22 памяти масок каналов и блока 24 памяти кодов управления коммутатором входов - выходов.Элементы И 29 - 31 устанавливаются в состояние, разрешающее прохождение синхросигналов занесения в регистры 32 " 34 блока 5 обмена с контролируемым цифровым блоком,Затем запускается блок 18 синхронизации, который обеспечивает выдачутактовых импульсов, поступающих навходы блока.3 микропрограммного управпения и блока 4 реконфигурации памяти. Кроме того, блок 18 синхронизации вьщает импульсы на входы счет,чика 25 слоев памяти и для обеспечения стробирования принимаемой информации с выходов контролируемого цифрового блока....

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1430958

Опубликовано: 15.10.1988

Авторы: Галкин, Квашенников

МПК: G06F 11/26

Метки: блоков, цифровых

...сигнал разрешения на уста-. новочный вход счетчика 23, который считает импульсы, поступающие с синхровхода 21, При достижении определенного числа, через время, необходимое для выдачи теста генератором 2 тестов в контролируемый блок б, сигнал с выхода счетчика 23 поступает на вход элемента ЗИ-ИЛИ 27 и переключает счетчик 26. На третьем выходе счетчика 26 формируется сигнал "Обработка", который поступает на выход 13 и вход элемента ЗИ-ИЛИ 27. Инверсный третий выход счетчика 26 является разрешающим по установочному входу счетчика 28, На счетный вход счетчика 28 поступают импульсы с синхровхода 21. При достижении определенного времени, необходимого для обработки теста контролируемым блоком 6, сигнал с выхода счетчика 28 поступает на...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 1432529

Опубликовано: 23.10.1988

Авторы: Андреев, Белокопытов, Водовозов, Лабичев

МПК: G06F 11/26

Метки: блоков, логических

...сигнал,поступающий через элемент И-НЕ 12 на синхровход генератора 7 тестов. Последний изменяет свое состояние и устанавливает на выходах следующую тестовую комбинацию. Процесс опроса с помощью мультиплексора 2 блока 1 повторяется. Сигнатурный анализатор 3 продолжает формирование обобщеннойсигнатуры, Процесс формирования обобщенной сигнатуры объекта контроля продолжается до тех пор, пока не будут исчерпаны 2 -1 тестовых комби 5 наций генератора 7 тестов (где 1 счисло тестов) и счетчик 4 не сформирует кратковременный Ь-активный сигнал, устанавливающий триггер 14 в единичное состояние, чем блокируется 10 прохождение синхроимпульсов с генератора 15 на суммирующий вход счетчика 4 и через элемент И-НЕ 11 и элемент 13 задержки на синхровход...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1432530

Опубликовано: 23.10.1988

Авторы: Галецкий, Кобяк, Липницкий

МПК: G06F 11/26

Метки: блоков, цифровых

...кустройству подключается цифровойблок 2 и функции счета, преобразованные мультиплексорами 7 через коммутатор 5, группу 15, группу 16, регистр17 подаются на входы контролируемогоцифрового блока 2,14) Реакция контролируемого цифрового блока 2 В заданной точке в каждый такт времени через коммутатор 13 записывается в блок 12,15) Осуществляется чтение блока 3 и блока 12 и сравнение считанной информации на схеме 21, Свечение индикатора по окончании сравнения свидетельствует о неправильномфункциониро2530 30 35 40 45 тьего и четвертого коммутаторов, вход разрешения схемы сравнения сое 143 ванин проверяемой схемы в выбранной точке. Отсутствие свечения свидетельствует об исправности контролируемого блока.Для формирования на входах схемы...

Сигнатурный анализатор

Загрузка...

Номер патента: 1434475

Опубликовано: 30.10.1988

Авторы: Кудрявцев, Михалев, Чистов

МПК: G06F 11/26, G08C 25/00

Метки: анализатор, сигнатурный

...Й записывается в ре-. 10 гистр 5 импульсом синхронизации:хДалее описанные операции повторяются.Если число импульсов синхронизации равно Т то последнее значение кода на выходах регистра 5 определяется как: Ь, =айш Сь- Ьь-х 1,- а, = Кх) 20 х= 1Для контролируемых импульсных пос ледовательностей можно предварительно получить значение контрольного кода Я на выходах регистра 5, например, расчетным путем. Критерием правильности контролируемых импульсных последовательностей является выполнение условия Для правильного контроля необходимо, чтобы синхронизатор 2 обеспечивалжесткую синхронизацию работы анализатора с внешним устройством, от которого поступают импульсные последовательности, Кроме того, необходимо,чтобы запись в регистр 5 не совпалас...

Устройство для определения производительности эвм

Загрузка...

Номер патента: 1439600

Опубликовано: 23.11.1988

Авторы: Дмитриев, Петросян, Семин

МПК: G06F 11/26

Метки: производительности, эвм

...все ячейки блоков 4-7 памяти содержат код 000, на регистре 20 адреса микрокоманды устанавливается адрес начальной микрокоманды, модификатор устанавливается в исходное положение, содержимое триггера 31 равно нулю, переключатель 10 установлен в положение "Запись"Устройство начинает функционировать в режиме записи, в котором задается область контролируемых адресов, что осуществляется следующим образом. В контролируемом ЭВМ исполняется программа ВВОД ОБЛАСТИ, которая осуществляет последовательное обращение к ячейкам памяти, включаемым в задаваемую область, и пересылку их содержимого в произвольную ячейку, при этом содержимое ячеек контролируемой области не меняется. Пересылку лучше организовать по фиктивному адресу, т.е. адресу...

Устройство для контроля программ

Загрузка...

Номер патента: 1439601

Опубликовано: 23.11.1988

Авторы: Вахнин, Дубров, Путилов, Тарханов

МПК: G06F 11/26

Метки: программ

...При поступных регистров). пении последоватегьности команд сСигнал переполнения поступает на адресами а, а и ад ге;:вая схем;:. зя схема 9первый вход элемента И 27 и при ус- сравнения вырабатывает сигнал сравбйгВВловии разрешения по входу 31 устрой- пения - логический О , а содержимоества поступает на первый вход триг; счетчика адреса 7 увеличивается гогера 28, С прямого выхода триггера следовательно на единицу, Таким,обра 28 поступает сигнал в приоритетную зом, к моменту прихода команды с адсистему ЭВМ, сообщая о заполнении ресом а содержимое регистра 6 адре"всех регистров блоков 24. Нулевой , са В = а, счетчика 7 аДреса Е = а.сигнал с инверсного выхода триггера О Адрес команды а изменяеГ содержимое28 поступает на второй вход...

Устройство для контроля объектов дискретного действия

Загрузка...

Номер патента: 1439602

Опубликовано: 23.11.1988

Автор: Карасев

МПК: G06F 11/26

Метки: действия, дискретного, объектов

...сигнала на входе 18триггер 20 устанавливается в единичное состояние и выдает сигнал навход элемента И 21,При поступлении очередного тактового импульса счетчик 22 блока 1управления переходит в первое положение и выдает набор адресных сигналов на блок 2 памяти. С групп выходов блока 2 памяти выдаются тестна объект 3 контроля, задание длительности контроля и запуск таймера 4, а также задание числа наборовреакций на первую группу входов блока сравнения. Так как на другую группу входов блока 9 сравнения поступаетнулевой набор сигналов, отличный отнабора, поступающего на первую группу входов, на выходе блока сравненияФормируется нулевой сигнал, которыйчерез элементы И 11 и И 21 запрещает переход счетчика 22 в следующеесостояние. Наборы...

Устройство для формирования тестов

Загрузка...

Номер патента: 1444781

Опубликовано: 15.12.1988

Авторы: Бодян, Борщевич, Жданов, Сидоренко

МПК: G06F 11/26

Метки: тестов, формирования

...число М различных рас" пределеиий удовлетворяет соотношения М2. При этом количество регистров кода в группе 5 будет соответствовать значеиик М, т,е. имеем оптимальные 40 аппаратурные затраты.Каждому состоянию Я; ставится в соответствие п-разрядное двоичное число ЬЬ,Ь(Ъ; е 101), Ь о - старший разряд числа, из числовой последовательности О, 1,2"-1.Блок 9 етековой памяти предназна чен для промежуточного хранения двоичных чисел. Блок 9 стековой памяти работает по принципу "первым вошел - последним вышел". Поэтому при записи правила подстановки необходимо учитывать, что первым из блока 9 стеХовой памяти будет считано двоичное число Ь Ь , являющееся последним в записи.В начальный момент времени до прихода первого тактирующего сигнала от...

Устройство для формирования тестов

Загрузка...

Номер патента: 1444782

Опубликовано: 15.12.1988

Авторы: Далматкина, Друз

МПК: G06F 11/26

Метки: тестов, формирования

...И 15 и таким образом переключает шину тактовых импульсов с элемента И 14 на элемент И 15, Очередной тактовый импульс с выхода элемента И 15 опрашивает мажоритарный элемент 13, увеличивает содержимое счетчика 5 на единицу и обнуляет счетчик 2, Кроме того, этот импульс подается нафор мир овател ь 19 . Счетчик 5 устанавливается в состояние "Один", котороедекодируется дешифратором 6, При этомснимается сигнал с первого выходадешифратора 6 - "Русский" и формируется сигнал на его втором выходе -"Латинский", Этот сигнал подготавливает к открыванию элемент И 16. ВФормирователе 19 по срезу входноготактового импульса устанавливается вединичное состояние счетчик 20, сигнал с выхода его первого разряда подается на первый вход мажоритарногоэлемента...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 1448346

Опубликовано: 30.12.1988

Авторы: Мосунов, Силаев, Сычев

МПК: G06F 11/26

Метки: блоков, логических

...управляющий вход сумматора 10, сумматор 10 произведет сложение чисел Ь и Ь(0). Через времязадержки по переднему Фронту этого же импульса счетчик 5 увеличитсвое состояние на единицу, а на выходах элементов И группы 3 вновь сформируется число . В результате на вы-ЗО ходах элементов Неравнозначность группы б окажется сформированным числом ( 91 ), где 1 = (00701) - состояние счетчика 5 после второго тактового импульса, Далее работа схемы продолжается аналогично..После поступления (2 К)-го тактового импульса в счетчике 5 запишется число К, триггер 3 окажется в нулевом состоянии. В результате на информационные входы логического блока 7 с выходов элементов Неравнозначность группы 6 подается двоичная комбинация (К Ю ). На выходах...

Устройство для контроля лоических блоков

Загрузка...

Номер патента: 1453409

Опубликовано: 23.01.1989

Авторы: Дорохин, Дюков, Магдиев

МПК: G06F 11/26

Метки: блоков, лоических

...28 проводит счет М импульсов, где М - число тестов. Сигнал переполнения счетчика 28 закрывает элемент ИЛИ 29 и снимает сигнал сбрссас В-триггера 30, который по срезупоследнего импульса, запускающеготест, записывает логическую единицу.Появление на прямом выходе В-триггера логической единицы открывает элемент И 32, снимает сигнал сбросасо счетчика 3 1, а сигналом 13.2 открывает элементы И формирователей14. 1-14.п сигнатур и снимает запретзаписи в (и+1)-й формирователь 20сигнатур,На инвертирующем входе триггера30 появляется логический нуль, закрывающий элемент И 33, а сигналом13.4 закрывающий элементы И 16.После этого сигнал 13,7 с генератора импульсов, пройдя через элементыИ 32 и элемент ИЛИ 36, подается натактовые входы...

Устройство для контроля программно-логических матриц

Загрузка...

Номер патента: 1469504

Опубликовано: 30.03.1989

Авторы: Семерников, Телековец

МПК: G06F 11/26, G11C 29/00

Метки: матриц, программно-логических

...состояние, устройство переходит в режим сравнения полученного эталонного кода состояния выходов ПЛМ (с выходов триггеров 17) с реальным кодом контролируемой ПЛМ, который подается на входы 12 устройства, При наличии инверсных выходов 40 ПЛМ эталонный код инвертируется блоком 4.Если коды ПЛМ и устройства контроля совпадают, то триггеры 15 и 17 обнуляются, в счетчик 9 добавляется единица, и начинается (д+1)-й цикл контроля. При несовпадении кодов триггер 7 сбоя перебрасывается в единичное состояние (по переднему фронту импульса триггера 26 управления).Формирователь 22 импульсов запирается потенциалом триггера 7 сбоя, режим контроля останавливается в 1-м цикле.Блок 5 индикации показывает значение 1-го контрольного кода, при котором...

Устройство для формирования тестовых воздействий

Загрузка...

Номер патента: 1476473

Опубликовано: 30.04.1989

Авторы: Голубцов, Корняков, Кряков, Пархоменко

МПК: G06F 11/26

Метки: воздействий, тестовых, формирования

...входномуконтакту а п-й разряд соответствует входному контакту. В этом случае первый синхроимпульс поступающий на синхровход формирователя 18,установит в нулевое состояние триггер 1 О установки, а предшествующееему нулевое состояние его инверсноговыхода по цепи: через селекторы Ы,1, 257,1 и Ы,2 поступит единичным потенциалом на информационный вход триггера 2.2 и установит его по этому жепервому синхроимпульсу в единичноесостояние, Триггер 2.1 остается в нулевом состоянии, так как на его инверсном входе "Сброс". присутствуетнулевой потенциал с выхода элементаИ 4.1, Синхроимпульс установки в единичное состояние триггера 2,2 пройдет 35по следующей логической цепи: синхровход формирователя 18 - открытый элемент И 1 Ы - селектор...