G06F 11/26 — функциональное тестирование
Устройство для контроля цифровых объектов
Номер патента: 546888
Опубликовано: 15.02.1977
МПК: G01R 31/303, G06F 11/26
...Работа устройства в процессе контроляобъектов определяется программой, хранимой в блоке 8, в качестве которого может использоваться устройство ввода с перфоленты, накопитель на магнитной ленте, постоянное 15 или оперативное запоминающее устройство ит, п, Система команд, реализуемая устройством, обеспечивает возможность программирования следующих Операций: задания параметров последовательности синхронизации контролируемого и эталонного объектов (длительность и число импульсов в цикле синхронизации, величина пх относительных сдвигов и т. и.); задания псевдослучайного теста путем установки требуемого начального со стояния датчика псевдослучайных последовательностей, входящего в состав генератора тестов 1, задания длины...
Устройство для сопряжения электронной вычислительной машины с объектом контроля
Номер патента: 595720
Опубликовано: 28.02.1978
Автор: Сергеев
МПК: G06F 11/26, G06F 13/00
Метки: вычислительной, объектом, сопряжения, электронной
...выходов объекта в ппоттессоп, сигнализация процессоп об отклонении потенциалов на выходах объекта за пределы гпаниц областей 1 и О.Для выпочнения лтобой из сказанных операций процессор, через соответствт ютпие входы 16 задает блок синхпонизацти 9 коч операции и момент начала Операции. Адрес участвуючего в операции блока каналов либо задается нд входах устройства, связанных с регистром 1 О. и в начале опепации принимается в счетчик адРеГОв, входящий в этот регистр, либо обпазется пс тем увеличения на единиц состояния счетчика.В операциях, предт сматривающих прис.данных от процессора, эти данные задаются на входах устройства, связанных с тем же р 1 стро;т 1 Д и 1 лр з сптт( иэттотттт сй ТтГтстЭТОГО Р ГистЧД 11 ИтпЫ Т;тЧДсШ ЛапТЫ; ОКД-...
Устройство для контроля логических блоков и автоматов
Номер патента: 607229
Опубликовано: 15.05.1978
Авторы: Соколов, Сперанская, Ускач, Шкатулла
МПК: G06F 11/26
Метки: автоматов, блоков, логических
...Одно"именные выходы сравниваемых блоков би 7 через коммутатор 8 подключены кформирователю 9, котарьй сравнивает выходные сигналы обоих блоков и в случае их несовпадения Формирует сигнал неисправности, Этот .сигнал поступает иа блок 1 управления и индикации для отображения а помощью лампы неисправность 1 ф и прерывания Формирование последующих контрольных тестов, что .позволяет с помощью индикаторов визуально определять контрольный тест,вызвавший. неисправность, и сравниватьнесовпадающие при этом выходц эталонного б и контролируемого 7 блоков. Вслучае отсутствия неисправности, после окончания. формирования полной последовательности контрольных тестов,блок 1 формирует сигиал Контрольокончен и прерывает повторное формирование...
Система централизованного контроля радиоэлектронных изделий
Номер патента: 744481
Опубликовано: 30.06.1980
Авторы: Дрель, Куценко, Ройзман, Шварц
МПК: G06F 11/26
Метки: радиоэлектронных, централизованного
...7 посту.пают, минуя коммутатор, во все пров ряс..мые одним стендом 4 изделия 5 с частотой обращения, необходимой для их нормальной работы. Таким образом обеспечивается а течение всего времени технологических про. верок, которое может измеряться часами, непрерывная выдача входных воздействий на контролируемые изделия 5, т. е. их по. стоянное функционирование.Выходные коды, считываемые с проверямых изделий 5, через коммутатор 12 поступают в регистр3 и далее через коммутатор 9 - в анализатор 8 и блок 13. Они также могут передаваться через элементы 9 И и блок 14 в устройство памяти 2 ЭВМ 21,Управление работой коммутатора 12 осу. ществляется счетчиком 16, входные сигналы для которого вырабатываются на соот. ветствующем вьподе блока 11,...
Устройство для контроля радиоэлектронных объектов
Номер патента: 746561
Опубликовано: 05.07.1980
Авторы: Владимиров, Кощеев, Сумин, Хинтибидзе
МПК: G06F 11/26
Метки: объектов, радиоэлектронных
...перехода к первой команде цикланастройки, например поступает сигнап.на устройство модификации адреса. И эа 25 тем цикл настройки повторяется, ноуже для другого элемента. Одновремен но в процессе установки осуществляетсяконтроль усилительных и других функциональных элементов и при их неисправнос 30 ти вывод на индикацию,После установки режимов всех усипитепьных.элементов в определенных пределах осуществляется переход к следующейподпрограмме.35 Спедующий этап настройки, напримерйспучение желаемой формы выходного сигнала, т. е. минимапьно-допустимых нелинейных искажений. Постройку ведут такжев порядке учитывающем особенность и40 тип настраиваемой схемы, например покаскадно, начийая с выходного каскада,Аналогично осуществляют...
Устройство для построения диагностического теста и диагностирования комбинационных схем
Номер патента: 748420
Опубликовано: 15.07.1980
Авторы: Бессмертных, Новиков
МПК: G06F 11/26
Метки: диагностирования, диагностического, комбинационных, построения, схем, теста
...5 или б.Элементы 8, стоящие в выходныхцепях одного из коммутаторов 5 и бРуправляющими входами подключены квыходам соответствующих элементов7 И, подключенных к выходам другого коммутатора 5 или б,а их выходыподключены к входам дешифратора 9.Дешифратор 9 выполнен, например матричным и служит для преобразованиядвоичного кода на входе в терминахсостояний переменных ПКНФ и ИКНФв сигналы, соответствующие состоянию входных переменных схемы. Коммутатор 10 служит для управления работой чувствительных элементов блока 4 и с переходом на единичйое положение разрывает цепьпитания коммутатора 3, который остается в отключенном положении доприхода коммутатора 10 в положение 55 0 , а совместно с шифратором 11,выполненным, например,...
Устройство для контроля импульсной последовательности
Номер патента: 769546
Опубликовано: 07.10.1980
Авторы: Бланк, Заломаев, Иванюженко, Смирнов
МПК: G06F 11/26
Метки: импульсной, последовательности
...предыдущий такт работы контролируамого объекта;на определении неравенства преобразованного в меандр текущего состояни на выходе контролируамого объекта и состояния на выходе элемента задержки, сфориированного задержкой меандра,на время, крат.ное половине,париода повторения,импульсов контролируемой последовательности.Парный принцйп,контроля исключаетнаспаоаллеливаиие входной магистоалиустройства на два тракта: входной трактсчетных импульсов контролируемой счет.ной схемы и входной тракт формированиязадержанного сигнала (эталона), что обеспечивает возможность контроля не толькосчетных схемно и устройотв, формирующих импульсные последовательности, например автогенераторов, независимо от наличия у иих импульсного тактового, входаили доступа к...
Устройство для контроля временных диаграмм логических блоков
Номер патента: 788111
Опубликовано: 15.12.1980
Авторы: Вепхвадзе, Григалашвили, Клдиашвили, Которашвили
МПК: G06F 11/26
Метки: блоков, временных, диаграмм, логических
...блоком 8 управления устройством отображения, выход блока 6 соединен со входом первого коммутатора 12 и блоком 19 контроля по четности, выход блока 19 контроля по четности соединен со входом блока 8, Выходы блока 8 соединены со входом блока 9 отображения, выходы первого коммутатора 12 соединены соответственно со входом блока 13 и входом блока 14. Выходь блоков5 788113 и 14 соединены с соответствующими входами блока 8, выходы генератора псевдослу.чайной последовательности. соединены с информационными входами второго коммутатора 18,выход которого соединен со входом блока 14,Устройство для контроля временных диаграмм работает в следующих режимах,Анализ логических состояний.В этом режиме синхронизационный вход 2устройства подключается к...
Устройство для тестового диагностирования
Номер патента: 792258
Опубликовано: 30.12.1980
Авторы: Барбаш, Тимонькин, Ткачев, Ткаченко, Харченко
МПК: G06F 11/26
Метки: диагностирования, тестового
...состоянии в зависимости от сигнала на вхо. де 12. В режиме условного тестирования по сигналу считывания на входе 13 из блока 4 по адресу, записанному в регистре 6, в регистр 5 считывается код. С выходов 14 регистра 5 тест поступает на вход объекта 8 диагностирования. Реакция с выхода объекта 8 через блок 2 элементов ИЛИ поступает на вторые входы блока 3 элементов И и модифицирует млад. шие разряды кода адреса, поступающие на первые входы блока 3 с выходов 16 регистра 5. Модифицированный код записывается в млад. шие разряды регистра 6, В старшие разряды регистра 6 переписываются без изменения старшие разряды кода адреса с выходов 15 регистра 5.Сформированный таким образом код адреса очередного входного набора поступает из ре. гистра -: 6...
Устройство для контроля цифровыхобектов
Номер патента: 798844
Опубликовано: 23.01.1981
Авторы: Маслов, Поздняков, Праслов, Самсонов, Черномашенцев
МПК: G06F 11/26
Метки: цифровыхобектов
...выполнен щна Д-триггерах и логических элементах И и ИЛИ. Назначение формирователя 7-формирование числового кодадля контролируемого БИС ОЗУ.Формиррватель 8 управляющих сигналов выполнен на регистре двух55цифровых компараторах и двух двоично-десятичных счетчиках, Он предназначен для формирования импульсов сзаданной задержкой относительно импульса пуска и с заданной длитель- ЮОностью,формирователь 9 адреса представляет собой дешифратор, инверторы идвухканальный коммутатор. Блок 9предназначен для выработки адреса со 65 ответствующей ячейки контроля согласно заданному алгоритму.Делитель 10 частоты с программируемым коэффициентом д:.ления представляет собой М -разрядный счетчик и предназначен для заданиячисла обращений от р -ячейки памяти к е...
Устройство для функциональногоконтроля микроэлектронных узлов
Номер патента: 809185
Опубликовано: 28.02.1981
Авторы: Кулаков, Лось, Рябцев, Ткаченко
МПК: G06F 11/26
Метки: микроэлектронных, узлов, функциональногоконтроля
...10 индикации, элемент И 11,формирователь 12 сигнала отключения питания объекта контроля.Устройство работает следующим образом.Программа проверки с пульта 1 заносится в память блока 2. Проверяемая микросхема устанавливается в контактирующее устройство, расположенное на платеблока 7. По командам, поступающим изблока 2, блок 5 выбирает необходимые ячейки памяти контролируемой БИС, а блок 6заносит контрольную информацию в регистр передачи информации, которая подается через блок согласования в проверяемую микросхему.В устройстве остановка контроля происходит только при обнаружении ошибоксравнения во всех одновременно проверяемых микросхемах, что не требует повторения контрольных тестов для восстановленияинформации, потерянной при замене...
Устройство для контроля логическихсхем
Номер патента: 813436
Опубликовано: 15.03.1981
Авторы: Джагаров, Манукян, Селезнев, Филатов
МПК: G06F 11/26
Метки: логическихсхем
...сигнал, При этом сигнал снечетных разрядов регистра 1 поступаетна соединенные с ним схемы 2 и 4 антисов. 25падений и через замкнутые ключи 9 и 11на вторые входы этих схем, Поэтому на выходах схем 2 и 4 действует сигнал 0.Одновременно через замкнутые ключи, 13и 14 сигнал с нечетных разрядов поступаетна вторые входы схем 3 и 5 антисовпадений,30на первые входы которых действует сигналс четных разрядов регистра 1. Если сигналы, записанные в четных разрядах, совпадают с сигналами, записанными в соседнихс ними нечетных разрядах, то на выходе элеметов И - НЕ 3 и 5 будет действовать сиг.нал 0, При несовпадении этих сигналовна их выходе появится сигнал 1, который через элемент ИЛИ б включит индикатор 7 и через формирователь 8 сигналаостановит...
Устройство для контроля интерфейса
Номер патента: 822192
Опубликовано: 15.04.1981
МПК: G06F 11/26
Метки: интерфейса
...работы устройства опишем последовательность выборки каналом периферийного устройства, осуществляемую согласно ОСТ 4.ГО.304. 000,Последовательность начальной выборки:. на выходные шины канала выдается код адреса периферийного устройства (состояние В автомата сопряжения) и АДРК (адрес от канала), указывающий устройству о наличии на шинах адреса (состояние0).В этом же состоянии выдается сигнал ВБРК (выборка от канала), по которому устройство сравнивает адрес, выданный на выходные шины канала, с собственным адресом, Если адреса не равны, то устройство отвечает сигналом ВБРА (обратная выборка - состояние С). При равенстве адресов устройство отвечает СостояниеО автомата сопряжения Таким образом, в процессе полнения последовательности....
Устройство для функционально-парамет-рического контроля логическихэлементов
Номер патента: 830391
Опубликовано: 15.05.1981
Авторы: Мазур, Новик, Сташин, Шибер
МПК: G06F 11/26
Метки: логическихэлементов, функционально-парамет-рического
...максимальных нагрузок выходов 40 для этих состояний, обеспечивает возможность проведения одновременно с функциональным и параметрического контроля, так как сколько-нибудь значительные изменения электрических параметров входов (повышенные токи) и выходов (повышенный 45 Оо и пониженная 10) контролируемого логического элемента приведут соответственно к выходу на пределы О или 1 выходных или входных сигналов, т.е.к изменению выходного двоичного вектора, 50что и фиксируется регистратором, в качестве которого применен сигнатурный анализатор. Устранение необходимости регистрации выходного двоичного вектора на каждом выходе контролируемого многовыходного логического элемента с помошью мультиплексора, адресные входы которого перебираются...
Устройство для контроля логическихсхем
Номер патента: 830392
Опубликовано: 15.05.1981
МПК: G06F 11/26
Метки: логическихсхем
...образом,На входы схемы 4 и коммутатора 2с генератора 1 подают сигналы значений "0" и "1", соответствующие значениям функций Уолша" -1" и "+1". Всекомбинации значений функций Уолша,соответствующих входным переменнымсхемы 4, являются полным множествомвходных наборов. Сигналы с выходовсхемы 4 подаются.на информационныевходы сумматора 5. Одновременно спомощью коммутатора 2 значения выбранной Функции Уолша поступают наблок 3, который подает сигналы насоответствующие входы сумматора 5:"Поразрядное вычитание значенийФункций выходов схемы 4 из результата предыдущего действия" при значении Функции Уолша "-1"; "Поразрядное сложение значений Функцийвыходов схемы 4 с результатом предыдущего действия" нри значении функции Уолша"+1",...
Устройство для контроля типовыхэлементов замены
Номер патента: 832557
Опубликовано: 23.05.1981
Авторы: Кизуб, Мозгалевский, Никифоров, Щербаков
МПК: G06F 11/26
Метки: замены, типовыхэлементов
...и тем самым прекращает работу генератора 2 тестов. Эта же команда разрешает запись состояния генератора 2 тестов в первый узел 3 памяти блока 5 оперативной памяти. Кроме того, логические состояния ("Оц или "1") выходов всех контролируемых типовых элементов 7 замены и генератора 2 тестов индицируются с помощью блока 11 индикации, по показаниям которого определяется неисправный типовой. элемент 7 замены и существующий в.нем дефект.После обнаружения и фиксации дефекта блока 1 управления вновь вырабатывает команду "Пуск". По этой "космаиде генератор 2 тестов устанавливается в состояние, соответствующее содержимому второго узла 4 памяти блока 5 оперативной памяти, а состояниепервого узла 3 памяти блока 5 оперативной памяти заносится...
Устройство для контроля цифровыхсхем
Номер патента: 849217
Опубликовано: 23.07.1981
Авторы: Дербунович, Мызь, Потепух
МПК: G06F 11/26
Метки: цифровыхсхем
...контролируемого 20объекта. В первом режиме, если напару управляющих входов данного входвыходного узла, состоящего из трехэлементов с тремя устойчивыми сос-,тояниями, и элементы ИЛИ-НЕ приходит 25соответствующая комбинация (01) свыходов регистра маски, элемент 12открывается, а элементы 13 и 14 закрываются, Контрольные сигналы с вы- фхода регистра задания через преобразователь поступают на вход контролируемого объекта,Во втором режиме, если .на парууправляющих входов данного вход-вы- .ходного узла приходит соответствующая комбинация (10) с выхода регистра маски, элементы 12 и 13 закрыты и открыт элемент 14. Сигналданного выхода контролируемого объекта поступает через элемент 14 навход преобразователя б, 4 ОВ третьем режиме, если на...
Устройство для отладки тестов
Номер патента: 860076
Опубликовано: 30.08.1981
Авторы: Меттер, Мороз, Филиппов
МПК: G06F 11/26
...контроле узла 8 с помощью вычислительной системы 1.Устройство работает следующим образом.В штатный разъем выислительной системы 1 взамен контролируемого узла 8 подключается адаптером 2 многоканальное устройство 3 тестового контроля, ко второму адаптеру 7 которого подключается контролируемый узел 8. Блок 12 памяти ныдает на регистр 11 первый тестовый набор, задающий характер первого дефекта:номер канала, н котором имитируется: дефект, и нид коммутируемого дефек Формула изобретения 45 ния достоверности контроля, в устрой 55 рядон регистра 11 поступает на дешиф та, Номер канала задается состояниемлогическая "1" в первых разрядах регистра 11, связанных с первым коммутатором 6, а вид дефекта (обрыв,короткое замыкание, дребезг, неполный...
Устройство для диагностики неисправностей цифровых интеграторов
Номер патента: 877551
Опубликовано: 30.10.1981
Автор: Криворучко
МПК: G06F 11/26
Метки: диагностики, интеграторов, неисправностей, цифровых
...информационные входы 28 проверяемого цифрового интегратора. Одновременно входной коммутатор 10 подключает соответствующийконтрольный выход 27 проверяемого цифрового интегратора ко входу блока 7 сравнения, а бло 1 12 формирует на соответствующем элементе ИЛИ 18 извременных импульсов, поступающих израспределителя 6, соответствующиймикроциклу первой проверки проверочный код и выдает его через соответствующий элемент И 17, на,другой входкоторого поступает разрешающий сигнализ дешифратора 3 1 и выходной элемент ИЛИ 19 на другой вход блока 7 поразрядного сравнения. Блокпроизводит поразрядное сравнение кодов, поступающих с контрольных выходов 27 проверяемого цифрового интегратора через коммутатор 10, с проверочными кодами, поступающими из...
Устройство для контроля микропрограммного автомата
Номер патента: 883911
Опубликовано: 23.11.1981
МПК: G06F 11/26
Метки: автомата, микропрограммного
...23 - вторыми выходами формирователя, подключенными к информационным входам счетчиков 14 и 13, соответственно ( Фиг. 3).Во втором случае (Фиг. 4) для преобразователя двоичных кьдов в оди ночные сигналы применяются дополнительно дешифратор 25, выходы которого подключены ко входам шифраторов.26 и 27.Входы "Начало работы" 1, входных воздействий 2 и ответных реакций 3 соединены со входами первого элемента ИЛИ 5, выход которого соединен .со входом первого элемента задержки б, выход которого соединен со входом элемент 7 задержки, выход элемента ИЛИ 5 и вход "Конец работы" 4 соединены со входаьщ второго элемента ИЛИ 8, выход второго элемента ИЛИ 8 и второго элемента задержки 7 соединены с нулевым и единичным входами триггера 10...
Устройство для обнаружения неисправностей
Номер патента: 883912
Опубликовано: 23.11.1981
Авторы: Иванец, Кувшинов, Мокров
МПК: G06F 11/26
Метки: неисправностей, обнаружения
...(тест), Параллельные коды реакций с выходов контролируемого блока поступают на информационные входы и-разрядного сдвигающего регистра 3, который п.еобразовывает параллельные коды реакций в последовательные коды. Эапись параллельных кодов реакций в и-разрядный сдвигающий регистр 3 производится импульсами с выхода элемента НЕ 4, вход которого соединен с выходом генератора 5 синхроимпульсов. Элемент НЕ 4 необходим для того, чтобы запись параллельных кодов реакций в регистр 3 не производилась в моменты смены кодов реакций на выходах объекта контроля.После того, как произведена запись параллельного кода реакций в и-разрядный сдвигающий регистр 3, генератор б серии и-импульсов, управляемый импульсами синхронизации, выдает серию и...
Устройство для синтеза тестов
Номер патента: 886003
Опубликовано: 30.11.1981
МПК: G06F 11/26
...дешифраторов 29 или 32, При .этом, если в первом разряде регистра 21 содержится "1" (первая неисправность не подлежит имитации), то на выходе одного из логических злемен" тов И 40 устанавливается сигнал , а на выходе логического элемента И-НЕ 38 - "0". Содержимое счетчика 18 увеличивается на "1", и анализируется следующий разряд регистра 21. В том случае, когда содержимое разряда регистра 21 равно "0", на выходе логического элемента И-НЕ 38 формируется сигнал "1", Этот сигнал останав" ливает генератор 36 импульсов и запускает блок 10 управления.В соответствии с содержимым счетчи- ка 18 осуществляется имитация неисправности, Например, если это состоя- / ние задает обрыв второго входа интегральной схемы, то соответствующий элемент И 30...
Устройство для диагностирования логических узлов
Номер патента: 892447
Опубликовано: 23.12.1981
МПК: G06F 11/26
Метки: диагностирования, логических, узлов
...выходыл1 6 и 1 7 управления и индикации устройства, блок 1 8 управления, генератор 19тактовых импульсов (ГТИ), первый 20 ивторой 21 счетчики, дешифратор 22,кБлок 1 служит для хранения тестовойинформации, включающей описания сгиму- цпирующих воздействий и эталонных реак дций узлалРегистр 4, эадатчик 5 и блок 6 сов- ломестно с генератором 1 0 предназначены зудля формирования и посылки в диагнос- рятируемый узел через коммутатор 3 сти Эмулируюших воздействий, а также для синхронизации работы всех функциональных- руэлементов устройства.наРегистр 7 предназначен для расста- реновки разрядов комбинаций необходимой ЗВ вдлины и последовательности. Конструктивно он выполнен в виде регистра памятилос управляемыми входами записи "1"...
Устройство для группового поиска кратных дефектов в комбинационных логических блоках
Номер патента: 896628
Опубликовано: 07.01.1982
МПК: G06F 11/26
Метки: блоках, группового, дефектов, комбинационных, кратных, логических, поиска
...индикатора исправности. Если на каком-то К-ом выходе любого из И контролируемых 1 блоков на 1"ом такте 15 появляется сигнал, не совпадающийс сигналом на К-ых выходах остальньос контролируемых блоков 1, то срабатывает К-ая из М схем 12 сравнения. Выходной сигнал К-ой схемы 12 сравнения 20 через элемент ИЛИ 15 опрокидывает триггер 8 пуска в 01, который закрывает элемент И 4, тем самым прекращая поступление тактовых импульсов с генератора 9 в узлы устройства. При 25 этом блок 5 индикации фиксирует номер такта, на котором зарегистрировано несравнение выходных сигналов И контролируемых блоков 1, что соответствует позиции неисправного элемента в одном из И контролируемых блоков 1Если данная ситуация соответствует обнаружению первого дефекта в...
Устройство для формирования тестовых воздействий
Номер патента: 911533
Опубликовано: 07.03.1982
Автор: Мамонов
МПК: G06F 11/26
Метки: воздействий, тестовых, формирования
...(обычно полинома максимальногопериода).Контроль реакции обьекта 7 на тестовые воздействия произвопится любым иэ тестовых методов:,сравнением с эталоном, подсчетом числа логических первхоасе, сигнвтурным анализатором и т.п,Технико-экономический эффект от внедрения устройства в сервисной аппаратуре ЭВИ закгпочается в снижении времени простоя сложнык вычислительных устройств. 3 911Поставленная цель постигается тем, что устройство аля формирования тестовых возаействий, содержащее генератор пачки импульсов, сумматор по модулю цвв и К -разрядные савигающие регистры, причем выхоц генератора пачки импульсов поцключен к тактовому вхоцу первогоК -разрядного сцвигающего регистра,первая группа выхоцов второго Я -разрядного спвигающего регистра...
Устройство для проверки полноты тестов
Номер патента: 920733
Опубликовано: 15.04.1982
Автор: Хохлачев
МПК: G06F 11/26
Метки: полноты, проверки, тестов
...соединенного с первым выходом блока 12 управления осуществляет запуск генератора 1 тестов. Датчик 10 случайных чисел формирует равновероятное число, соответствующее номеру неисправностей объекта контроля. Код, соответствующий случайно выбранному номеру неисправности, подается на вход блока 11 ввода 5 -10 ( 15 го 25 ЗО 35 40 45 50 55 неисправностей, который формирует управляющий сигнал для коммутатора 4 модели2 объекта контроля. Коммутатор 4 в соответствии с управляющим сигналом щ)оизводит разрыв или короткое замыканиеотдельных цепей, соединяющих стандарт.Эные микромодули 3, имитируя тем самымслучайно выбранную неисправность типа"обрыв или "короткое замыкание",Генератор 1 тестов начинает генерировать входную последовательность...
Устройство для тестовой проверки узлов контроля каналов ввода-вывода
Номер патента: 922752
Опубликовано: 23.04.1982
Авторы: Барановский, Путилов, Рукоданов
МПК: G06F 11/26
Метки: ввода-вывода, каналов, проверки, тестовой, узлов
...сигналов интерфейса, сбрасывает канал ввода-вывода, в исходное состояние. После этого оператор (или программа) снова обращается к устройсгву для тестовой проверки узлов контроля , каналов ввоца-вывода. Новое появление управляющего сигнала на входе 3 устрой- ства записывает в счетчик 2 еще одну единицу, Блок 1 формирования тестовых воздействий преобразует значения,разрядов счетчика 2 таким образом, что. на его выходах появится следующая неправильная комбинация сигналов интерфейса, которая через коммутатор 30 выдается в канал вводв-вывода для проверки узлов контроля канала.Процесс контроля продолжается аналогично указанному. При осуществлении про- верки узлов контроля сигналов интерфейса по четности проверочная комбинация сигналов...
Устройство для контроля схем сравнения
Номер патента: 940162
Опубликовано: 30.06.1982
Автор: Шадрин
МПК: G06F 11/26
...1 Осипнала сравнения с задаваемым соответствуюцими. триггерами управления, Вэтом случае блок формирования сигналаошибки вьщает ложный сигнал, Укаэанныйнедостаток обусловлен тем, что в извесьном устройстве число А формируется первым регистром сдвига, а число В - вторым. Регистры непосредственно связаныс входами проверяемой схемы сравнения,следовательно, они определяют, какой сит нал будет на выходе этой схемы. В то .время информацию о том, какой долженбыть сигнал на выходе схемы сравнениязадают триггеры, состояния которых .в общем случае не зависят от состояний цуказанных регистров сдвига.Цель изобретения - повышение надежности работы устройства,Поставленная цель достигается тем,что в устройство для контроля схем срав кения, содержащее...
Устройство для контроля логических узлов
Номер патента: 940163
Опубликовано: 30.06.1982
Автор: Павлов
МПК: G06F 11/26
Метки: логических, узлов
...а памя.ти 9 и 10 в зависимости от значенияэтото сигнала работают в режиме записиинформации или считывания.Перед началом работы устройства впамяти 9 и 10 необходимо записатьинформацию об алгоритме работы, т. е.настроить устройство для проверки конкретной аппаратуры. При этом сигнал ло гического нуля,с соответствующего входа устройства запрещает прохождение иьпульсов от генератора 1 через элементИ 15 на счетчик 2 и приводит триггеры 163 411 и 12 и счетчик 2 в исходное состояние, Затем на входах устройства устанавливаются сигналы логической единицы. При этом импульсы с генератора 1 через элемент И 15 поступают на вход счетчика 2, откуда в параллельном коде на дешифратор 6 подается число отсчитанных импульсов, в результате на входы...
Устройство для контроля цифровых блоков
Номер патента: 943733
Опубликовано: 15.07.1982
Авторы: Живуцкая, Печенко, Попов
МПК: G06F 11/26
...управления осуществляется запускустройства, при этом из блока 11 памяти на входы контролируемых блоков выдается первый контрольный тест, ана один из входов блока 7 сравненияэталон реакции контролируемых блоковна этот тест из блока 6 памяти, Посигналам блока 10 управления коммутатор 8 осуществляет последовательное 50подключение выходов контролируемыхблоков ко второму входу блока 7 сравнения. Одновременно в счетчике 5 осуществляется счет подключаемых к блоку 7 сравнения контролируемых блоков. При положительных результатахсравнения реакций контролируемых блоков с эталонами блок 7 формирует запрещающий сигнал на управляющих входах групп логических элементов И 2 и 37 937В результате со счетчиков 1 и 7в блок 1 индикации никакая информация не...