G06F 11/26 — функциональное тестирование
Микропрограммный процессор
Номер патента: 1553984
Опубликовано: 30.03.1990
Авторы: Дрель, Мугинштейн, Шварц
МПК: G06F 11/26, G06F 15/00
Метки: микропрограммный, процессор
...42 сдвига с выхода блока 7 и их хранение до следующего приема. С момента приема запросана выходе блока 15 приоритета находится зашифрованный код запроса. Подуправлением сигнала с выхода элемента И 43 блок 15 приоритета выдает навыход сигнал, определяющий момент.начала обработки запроса.Микропрограмма выполнения любойкоманды предполагает в последней ми: микрокоманце анализ запросов, и вслучае их,"наличия производится ветвление микропрограммы по коду зап" роса с выхода блока приоритета с переходом в начало микропрограммы обработки соответствующего запроса, приэтом следующая команда невыполняется, а ее адрес хранится в одном из регистров операционного блока 1Поокончании обработки запроса ввода(вывода) или группы запросов производится...
Тестер для контроля цифровых блоков
Номер патента: 1555704
Опубликовано: 07.04.1990
Авторы: Баранов, Краснов, Уваров
МПК: G06F 11/26
Метки: блоков, тестер, цифровых
...вывод,а на вывод, на который подавался "О",подается высокоимпедансное состояниеи т.д, При каждом новом положении"О" на выводах ИС блоком 9 компараторов производится контроль искажения уровней подаваемых напряжений,Для этого информация с выходов блока9 через блок 3 по сигналам Р 4 считывается в УТР, При обнаружении замыканий номера выводов фиксируются, За 1 11тем 1 передвигается на следующийвывод и процесс повторяется до окончания контроля замыканий всех выводов.щая информация подается на один вход,Если среди замкнутых выводов есть выход, то высокоимпедансное состояниеподается на все выводы, а тестирующаяинформация на входы ИС поступает сзамкнутого с ними выхода,Далее производится коммутация выводов ИС 11, встроенной в цифровойблок, с...
Устройство для формирования тестовых воздействий
Номер патента: 1555705
Опубликовано: 07.04.1990
Авторы: Кузуб, Сперанский, Тимонькин, Улитенко, Харченко
МПК: G06F 11/26
Метки: воздействий, тестовых, формирования
...6 предназначен для формиронания на своих выходах 25. и 25,2 двух последовательностей сдвинутых друг относительно друга тактовых импульсов. Генератор 5 случайных кодов является стаг;артным узлом вычислитель ной техники, Он может быть выполнен, например, на сдниговом регистре с элементом суммы по модулю два в обратной связи, что позволяет формировать псевдослучайную последовательность кодовЭлемент И 7 предназначен для формирования сигнала установки в нулевое состояние триггеров 9 и 14,1-14.М блоков 1, 2,1-2,И, а также сигнала записи н регистр 3 по завершении Формирования последнего (Б-го) слова,Блок 2,х ( б 1,И) предназначен для Формирования кода 1-го слова тестового набора (команды), регистр 13,1 - для хранения кода х-го...
Устройство для имитации сбоев и неисправностей цифровой вычислительной машины
Номер патента: 1562919
Опубликовано: 07.05.1990
МПК: G06F 11/26
Метки: вычислительной, имитации, неисправностей, сбоев, цифровой
...ни конечных условий срабатывания, что предотвращает несанкционированное включение или выключение элемента И 6. После установки триггера 5 при условии распознавания блоком 1 начальных условий срабатывания триггер 3 устанавливается в "1" и на выходе элемента 6 появляется логический "О", что соответствует началу действия неисправности.Триггер 4 устанавливается в "1" ("О". - на инверсном выходе) после установления триггеров 3 и 5 при условии, что блок 2 распознает конечные условия срабатывания и переклю-. чает элемент 6 (на выходе элемента И 6 логическая единица), что соответствует концу действия неисправности.Формула изобретенияУстройство для имитации сбоев и неисправностей цифровой вычислительной машины, содержащее блок дешифрации...
Устройство для контроля неисправностей
Номер патента: 1564626
Опубликовано: 15.05.1990
Авторы: Галинин, Панков, Танасейчук
МПК: G06F 11/26
Метки: неисправностей
...выход регистра 21 и информационный вход регистра 22 подключаютсяк инфорь ациокным шикам магистрали,Выходы РВ 8(5)-18(п) соединяются суправляющими шинами, шинами выработки45прерываний, адресными и т.п. в зависимости от типа примекяемога интерФейса. Регистры 21 и 22 со схемой 20используются цля оргакизац:п режима 50"Ввод искажения/вывод". Таким образом, обеспеччвается внесение заданныхтипов искажений в заданное число Программируемая схема 25 служит для синхронизации вводимых неисправностей с отпелькьпя событиями на магистрали и для выполнения определенных логических условий, необходимыхдля захвата управления на магистрали, 1564626а также непосредственно управления вводом и выводом информации.На Фиг. 6 показаны временные...
Многоканальное устройство для контроля цифровых блоков
Номер патента: 1564627
Опубликовано: 15.05.1990
Авторы: Панов, Сидоренко, Шнайдерман
МПК: G06F 11/26
Метки: блоков, многоканальное, цифровых
...первого канала и в течение всего цикла контроля находится в состоянии со 5 ответствующем подключению выхода блока 4 к соответствующему входу схемы 11 сравнения Одновременно по каждому тактовому импульсу пачки, вырабатываемой Формирователем 6 серии импуль" сов первого канала, производится Фиксация поступающих на соответствующий вход узла 10 памяти первого канала тестовых воздействий, которые далее поступают на другой вход схемы 11 5 сравнения первого канала. Сравнение осуществляется в каждом тактеконтроля, результаты сравнения поступают на вхсд узла 9 блокировки первого канала. Формирователь 5 одиночного 20 импульса первого канала по каждому тактовому импульсу пачки вырабатывает сигнал "1", который пропускает на выход узла 9 блокировки...
Устройство для имитации отказов и сбоев эвм
Номер патента: 1564628
Опубликовано: 15.05.1990
Авторы: Панков, Половников, Потапов, Танасейчук
МПК: G06F 11/26
Метки: имитации, отказов, сбоев, эвм
...после появления) какого адреса на магистрали 10 будет имитироваться неисправность. Этот адрес из ЭВМ 3 записывается на регистр 19 (блок 23 при этом в третьем состоянии выключен).2,Определяется тип неисправности (отказ, сбой), номер задатчика на/магистрали 10, который должен сформировать заданный в п,1 адрес, после чего данной неисправности присваивается определенный номер; который одновременно служит адресом в блок 17По этому адресу (номеру неисправности) в блоке 17 хранится код искажения,. Код искажения содержит 32 разряда (для.16-разрядного слова на магистрали 10) и задает отдельно для каждого из 16 разрядов тип искажения - константы "0", "1", инверсия, нет искажения.По адресу, определенному в п,1, и записанному в регистр 19,...
Устройство для контроля логических блоков
Номер патента: 1564629
Опубликовано: 15.05.1990
МПК: G06F 11/26
Метки: блоков, логических
...2потенциального согласования) и на инФормационный вход блока 5 сравнения.Одновременно сбрасываются триггерыузла 7.Р еакции контролируемого логического блока 13 поступают на информационныи вход мультиплексора 6, который взависимости от комбинации сигналов наадресном входе, поступающей с выходаблока 4 управления, подключает очередной выход кснтролируемого логического блока 13 к информационным входамсигнатурного анализатора 8 и узла 7,работа которых стробируется синхроимпУльсами, поступающими с выхода блока 1 синхронизации. Сигнал с выходаблока 4 управления, поступающий насинхровход коммутатора 9, подключаетвыход сигнатурного анализатора 8 илиузел 7 к информационному входу блока5 равнения, на котором происходятсравнения реакции...
Устройство для контроля цифровых узлов
Номер патента: 1571593
Опубликовано: 15.06.1990
Авторы: Галаган, Ивасенко, Некрасов
МПК: G06F 11/26
...сигнал входного воздействия с входа 28 на блок 9, а послед.ний - с заданной задержкой импульсыс выходов 30, 31 и 32, В результатепоявления сигнала на выходе 30 осуществляется прием инФормации иэ регистра 3 в регистр 4 и на выходе последнего появляется тестирующее сло-во. Это слово поступает на входы эле 1593ментов 7 задержки, входы элементовИ 6 и ключа 5. С выхода ключа 5 онопоступает на объект контроля - навходы регистра 8.Рассмотрим работу одного разрядаключа 5 совместно с подключеннымк нему элементом И 6 и элементом 7задержки, Пусть выход ключа 5 подключен к пассивному входу объекта узла контроля, а на выходе регйстра4 теста - нулевое логическое состояние. Тогда на выходе элемента б, аследовательно, и на управляющем входе ключа 5...
Устройство для формирования тестов
Номер патента: 1573457
Опубликовано: 23.06.1990
Авторы: Андреев, Белов, Водовозов, Лабичев, Сачков
МПК: G06F 11/26
Метки: тестов, формирования
...вывод коца из микроЭВМ, приходит по синхровходу устройства 23 на вход синхронизации блока 4.управления и от" туда поступает на входы коммутатора 32, Единичный сигнал с выхода таймера 33 присутствует на входе управления коммутатора 32 и обеспечивает прохождение синхроимпульса с входов коммутатора 32 на выходы у 4 и у 5 блока 4 управления, Далее синхроимпульс в виде сигнапа у 4 блока 4 управления прихо" дит на вход синхронизации регистра 5 и своим передним фронтом производит запись параллельной информации в регистр 5. Код. с адресных входов устройства 27 записывается в регистр 5 и с его выходов приходит на адресные входы блоков 2 и 9, При наличии сигнала низкого уровня на входах управления блоков 2, 7, 9, 17 блоки 2 и 9 нахо- дятся в...
Генератор тестов
Номер патента: 1578714
Опубликовано: 15.07.1990
Автор: Шульженко
МПК: G06F 11/26
...назначения каждого вывода,записью выводов, определенных входамив регистр 14 уровнем "1, подключениемсоответствующих входам выводов блоков6, 7 к счетчику 4 посредством узловподключения 5 к счетчику узлом коммутации 2. После промежутка времени, достаточного для определения функции всех выводов эталонного блока 7, определяемого длительностью импульса вырабатываемого формирователем 23, по заднему фронту этого импульса формирова тель 21 переключается в состояние "1", чем разрешает прохождение сигналов генератора 4 через элемент 22 на узлы 2 и через него на группу тригге- . ров 1, которые начинают формировать )5 контрольные сигналы. В случаеошибки хотя бы по одномуиз выводов срабатывает одна схемасравнения 8, выходной сигнал которойчерез...
Тестопригодное цифровое устройство
Номер патента: 1578715
Опубликовано: 15.07.1990
Автор: Мазор
МПК: G06F 11/26
Метки: тестопригодное, цифровое
...переключателей 12 и 13.Шаг 3. На вход Р 1 подается сигнал,по которому переключатели переключаются в состояние, при ьотором входА 2 устройства подключается к входуэлемента памяти 10, выход элементапамяти 10 через переклкчатель 13 подключается к входу элемента. памяти 11, 20выход элемента памяти 11 через переключатель 14 подключается к выходу В 2устройства.Таким образом, образуется вспомогательная сканирующая цепь, входом 25которой является вход Л 2 и выходомкоторой является выход В 2. Вспомогательная сканирующая цепь подключаетсяк .тем точкам основной цепи, дефектыкоторых необходимо проверить с наибольшей точностью.Шаг 4, На вход А 2 подается "0".Шаг 5. На тактовый вход устройстваподается К тактовых импульсов, где Кравно числу...
Устройство для контроля микроэвм
Номер патента: 1578716
Опубликовано: 15.07.1990
Авторы: Меламед, Симонов, Шилков
МПК: G06F 11/26
Метки: микроэвм
...напряжения, при которых прово";: дится настройка, а в регистр 7 зано-.сятся коды настройки, по которым ведется подстройка аналоговых узлов, С первого выхода блока 8 памяти через 3 О блок 1 О ключей в микроЭВМ 23 заносится информация, необходимая для настройки, Например, при установке внешнего опорного напряжения цифроаналогового преобразователя, входящего в микроЭВМ 23, выход ЦАП из блока 12, задающего опорное напряжение, через аналоговый коммутатор 14 и блок аналоговых ключей 16 подключается к входу микроЭВМ, на котором надо 40 установить опорное напряжение, Поскольку опорное напряжение подается на вход микроЭВМ 23 при последующем ее контроле, соответствующий ключ в блоке 16 включается через блок 21 45 управляющим, сигналом из блока...
Устройство для отладки микроэвм
Номер патента: 1587514
Опубликовано: 23.08.1990
Авторы: Алилуйко, Блинков, Горячев, Илюшкин, Михайлов, Овчинников, Онопко, Пысин, Разумов, Рафиков
МПК: G06F 11/26
...И-НЕ 73 блока выдачи режимов работы микроЭВМ 10, и информация о .состоянии кнопок поступает на ШД.1 Уск микро-ЗВМ с блока 2 задания режимов осуществляется следующим .образом. На пульте управления блока 2 заданкя режимов нажимается. соответствуютцая кнопка ГПуск"), и сигнал поступает в блок 4 анализа режимов че" рез элемент И-НЕ 45 на триггер 53,ф 25 который переходит в нулевое состояние, По сигналу занесения команды триггер 57 устанавливается в нулевое состояние, в этом случае на выходе триггера 57 появляется единичный сиг нал блокировки синхроимпульсов (выход 19). МикроЭВМ начинает вырабатывать синхроимпульсы,Останов микроЭВМ с пульта управления блока 2 задания режимов происхо дит следующим образом. На пульте нажимается...
Устройство для контроля цифровых блоков
Номер патента: 1587515
Опубликовано: 23.08.1990
Авторы: Андреев, Белов, Водовозов, Лабичев, Моторин, Сачков, Сиротюк
МПК: G06F 11/26
...Информация, записанная в регистры блока 23, дублируется в ячейках памяти 17.Анализ реакций объекта контроля осуществляется при М = 22-37 (01 0110- 10 0101) .При этом сигналами 1,= 0 и 1 = 0 обеспечивается передача данных с выходов блока 4 мультиплексоров через коммутатор 6 линий связи на внешнюю шину данных. Сигналом У выбирается шинный формирователь 28 в блоке 4 мультиплексоров. Код У,У У У соответствует адресу байта, передаваемого с входов блока 4 мультиплексоров на внешнюю шину данных. Изменение кода управления М от 22 до 37 позволяет последовательно вывести на внешнюю шину данных полную информацию о состоя" нии входов-выходов объекта контроля,Для начальной установки генератора 16 псевдослучайных кодов в блоке 2 задания тестовых...
Устройство тестового контроля
Номер патента: 1587516
Опубликовано: 23.08.1990
Автор: Емельянов
МПК: G06F 11/26
Метки: тестового
...т.е. один из триггеров 20-22.сброшен, то второй им,пульс распределителя 12 импульсов устанавливает сброшенный триггер, формируя тем самым перепад, по которому производится запись сформированного набора соответственно в выходной регистр 4 теста, внутренние регистры коммутатора 6 или регистр 8 блокировки. Если очередная группа является не последней группой набора, то второй импульс а Фраспределителя 12 импульсов не изменяет состояния элементов дешифратора 15 команд. Третий импульс распределителя:12 импульсов поступает йа вход дешифратора 15 команд и на счетный вход счетчика 1- адреса. Расхождение эталонного и контрольного сигналов выходов объекта 7 контроля выявляется блоком 5 сравнения и фиксируется (для тех выходов проверка которых...
Устройство для контроля цифровых блоков
Номер патента: 1589280
Опубликовано: 30.08.1990
Автор: Ваврук
МПК: G06F 11/26
...блока 11, Это позволяет произвести сравнение чисел, поступающих по первой и второй группам входом блока 11 сравнения. К этому времени на первой группе входов блока 11 сравнения присутствует число, а на второй группе входом блока 11 сравнения присутствует параметр цикла, содержащийся в нулевой ячейке блока 1 О памяти, поскольку счетчик 9 адреса в этот момент имеет нулевое значение. При несовпадении чисел, поступающих по двум группам входов блока 11 сравнения, сигнал с выхода несравнения блока 11 поступает на суммирующий вход счетчика 9 адреса и увеличивает его содержимое на единицу. Этот же сигнал, прошедший через элемент ИЛИ 16 и задержанный элементом 17 задержки на.время установления нового адреса, разрешает сравнение числа с...
Устройство для отладки микроэвм
Номер патента: 1410708
Опубликовано: 15.09.1990
Авторы: Зобин, Кривопальцев, Минкович, Огнев, Серебрянный, Школьник
МПК: G06F 11/26
...к ОМЭ 11 для работы. Далее первый регистр б управления формирует активный уровень сигнала "Пуск", который поступает на третий вход управления блока 10. Сиг" нал "Пуск" сбрасывает триггер 41 вблоке 10 и устанавливает в блоке 10 триггер 42 в активное состояние, не зависящее от наличия сигнала на первом входе управления У .блока 10. Тем самым активизируется вход "Наг" ОМЭ 11, в результате чего ОМЭ 11 начинает выполнять программу в реальном времени либо от внутреннего ПЗУ, либо от блока 22 памяти программ, либо от внешней программной памяти пользователя (в зависимости от того, что было выбрано ранее). Выполнение программы будет происходить до выявления точки останова или осуществления опе" ратором принудительного останова.При работе ОМЭ 11...
Устройство для контроля цифровых узлов
Номер патента: 1603390
Опубликовано: 30.10.1990
МПК: G06F 11/26
...схемы.С выходов блока 3 двоичная информация поступает на первые входы схем 9 сравнения, на вторые входы которых поступает информация с соответствующих выходов контролируемой цифровой схемы через узел 1 и блок 2.Каждая из схем сравнения первой 9 и второй 10 групп работает следующим образом, В процессе контроля время смены информации на выходах эталонного и контролируемого блоков может несколько отличаться друг от друга, причем смена двоичной информации на выходах эталонного блока 3 происходит несколько позже, чем на выходах контролируемого блока. Поэтому в схемах 9, 10 сравнения предусмотрено вырабатывание сигнала синхронизации, позволяющего однозначно определять напичие или отсутствие совпадения сигналов контролируемого и эталонного...
Устройство для формирования контрольных тестов
Номер патента: 1605208
Опубликовано: 07.11.1990
Авторы: Бельских, Грабовский, Михайлович, Романов, Фомичев
МПК: G06F 11/26, G09G 1/00
Метки: контрольных, тестов, формирования
...на выход 34 устройства. С выхода 34 тестовое сообщение поступает в каналообразующее устройство, прием сообщения синхронизируется импульсом, поступающим с выхода 33 устройства.Следует отметить, что информационные выходы регистра 29 не блокируются при записи в него информации, а следовательно, уже при записи сообщения в регистр 29 на его выходах будет присутствовать информация.После окончания процесса перезаписи кодов в регистр 29 и выдачи со общения импульс с выхода элемента 30 задержки проходит через элемент ИЛИ 21 и устанавливает соответствующие элементы устройства в исходное состояние. Устройство готово к выдаче но вого тестового сообщения, но по адресу объекта, который был набран. Формула изобретения30Устройство для Формирования...
Устройство для контроля цифровых блоков
Номер патента: 1605238
Опубликовано: 07.11.1990
МПК: G06F 11/26
...первого по п-й,соот 10 15 20 25 30 35 40 45 50 55 Формирователь граничных импульсных воздействий работает следующим образом. Информационная часть слова теста проверки поступает с генератора 1 теста по линии 41 на информационные входы мультиплексора 29 и на входы блока 34, а с их выходов сигналы воздействия через группу 35 резисторов поступают на линию 42 и на входы аналоговых мультиплексоров 30 и 3 1. Мультиплексор 29, операционные усилители 32 и 33 и аналоговые мультиплексоры 30 и 3 1 образуют схему формирования сигналов воздействия в соответствии с граничными параметрами импульсов Лог. 0" и "Лог. 1" (Фиг.4), имитирующих импульсные помехи.Учитывая, что все каналы входных сигналов поочередно подключаются мультиплексорами 29-31 к схеме...
Устройство для контроля логических блоков
Номер патента: 1608672
Опубликовано: 23.11.1990
Авторы: Кокоровец, Новиков, Пахмутов, Солоха, Ушаков
МПК: G06F 11/26
Метки: блоков, логических
...выходов, Процесс прекращается по переходу в нулевое состояние сигнала на выходе 54, либопо переходу в единичное состояниестаршего разряда счетчика 31,2 блока 10 управления, которое через элемент НЕ 27.1 также прекращает проверку объекта 12 контроля. Режим проверки заканчивается снятием сигналас входа 57,Режим вывода начинается с установки сигналов на входе 58 в единичноесостояние, на входе 56 - в нулевое,На входы 18, 20 Формирователя 1 сблока 10 управления поступают нулевые уровни сигналов, поэтому его выходы неизменны, содержание блока 48также не изменяется,Так как на восьмом входе блока 10управления присутствует единичноесостояние, то по переходу сигналана входе 57 с нулевого в единичноеэлемент И 29.2 на выходе 26 блока...
Устройство для имитации неисправностей
Номер патента: 1619279
Опубликовано: 07.01.1991
Автор: Улыбин
МПК: G06F 11/26
Метки: имитации, неисправностей
...поддерживаетв нулевом состоянии триггер 4 и блокирует элемент И 8 второго устройства. Единичный сигнал с инверсноговыхода триггера 4 второго устройстваподдерживает в нулевом состояниитриггер 4 и блокирует элемент И 8третьего устройства.На входы 18 устройств подаются метки времени. С входа 18 метки временипоступают на второй вход элементаИ 8 устройствТак как элементы И 8второго и третьего устройств заблокированы, то метки времени появляют-.ся только на выхоДе элемента И 8 первого устройства, Далее они поступаютна счетный вход счетчика 2. Если втечение времени, Т= 21 "(где 1 разрядность счетчика 2, й- периодследования меток времени, подаваемыхна вход 18 первого устройства) в вычислительной системе не было обраще-.50ния к странице памяти,...
Устройство для тестового диагностирования цифровых блоков
Номер патента: 1622884
Опубликовано: 23.01.1991
Авторы: Ефремов, Календарев, Крюков
МПК: G06F 11/26
Метки: блоков, диагностирования, тестового, цифровых
...значение выходного кода дешифратора О, задающего новый адрес счетчика 13, по которому начинается прохождение дополнительного диагностирующего теста, уточняющего вид неисправности, Чем выше требуемый уровень диагностирования,тем большее количество адресов должен формировать дешифратор 1 О, большую разрядность должен иметь счетчик 13, больший объем памяти должен иметь блок 2 регистровой памяти. А в соответствии с этим большее количество комбинаций следует передавать через мультиплексор 9 в блок 1 формирования тестовых последовательностей с выходов регистра 22. Регистрь: 2 и 22 выполнены на микросхемах К 155 ТМЗ,.Дешифратор 23 совместно с приемопередатчиком 25 служит для формирования иэ получаемых иэ программатора данных сигцала...
Устройство для контроля однотипных блоков
Номер патента: 1622885
Опубликовано: 23.01.1991
Авторы: Логвинов, Михайлова, Тимофеев
МПК: G06F 11/26
Метки: блоков, однотипных
...и запрещают прохождениесоответственно делителей чеоз злеентоИ 18 и 19 на входы элемента ИЛИ 14 В этомслучае на элементе 23 индикации сигнал 5оаза постоянного уровня, свидетельствующий об отказе контролируемо цифровогоблока 1.2.В случае неисправности ц; фрооог:. блока 1.1 О-триггер 9 выдает сигнало; "О на 20вход третьего элемента 11.И 13, ьэ друивход которого сигнал Л о. Р пд Г. ся свыхода элемента И 20. На выходах блоковсравнения соотоетствец;ос алы ",1 с.и "Лог."0". Наличие двух нулевых сипало 25на входах элемента ИЛИ 1" риводит к тому, что он выдает сигнал разе ния деения частоть делителей частоь На входеэлемента И 19 единичный сигналв- ход,",элемента НЕ 17, на втором охо;е сигнал с 30выхода первого делителя ча;то, на дгугом входе -...
Устройство для формирования тестовых сигналов
Номер патента: 1624457
Опубликовано: 30.01.1991
МПК: G06F 11/26
Метки: сигналов, тестовых, формирования
...которая представляет собой группу элементов Исключающее ИЛИ, открывается элемент И 7, пропуская на синхровход второго разряда регистра 3 тактовой импульс (фиг,2, диаграмма 18), Так как во время действия второго тактового импульса первые разряды кодовых слов с выхода генератора 2 тестов и выхода регистра 3 равны (фиг,2, диаграммы 11, 12, 13 и 14), то переключения этих разрядов не происходит.Второй тактовый импульс с выхода последнего элемента 8 группы поступает на синхровход последнего разряда регистра 3 и переключает его (фиг,2, диаграмма 16). Последний (и-ый) элемент И 9 группы на время действия второго тактового импульса удерживается закрытым сигналом неравенства с выхода схемы 4 сравнения. Таким образом, после второго тактового...
Устройство для контроля логических блоков
Номер патента: 1624458
Опубликовано: 30.01.1991
Авторы: Анкудинов, Беленький, Торбин, Шепелев
МПК: G06F 11/26
Метки: блоков, логических
...эталонных значениях тока потребления объекта 9 на определенные тестовые воздействия.Датчик 5 тока преобразует уровень тока, потребляемого объектом 9, в эквивалентный уровень напряжения, которнй10 15 20 25 30 35 40 45 50 55 поступает на вход 18 блока 6. На вход 19 блока 6 поступает аналоговый сигнал с выхода преобразователя 4, который преобразует информацию об эталонных реакциях объекта 9 в заданные тестовые воздействия (иэ дискретной формы в аналоговую). Блок 6 вычитает из первого операнда второй, и полученная разность (при поступлении на стробирующий вход сигнала с выхода 14 блока 2) появляется на его выходе 11. Триггер 21 при превышении полученной разностью определенного заранее заданного порога (постоянного для логических устройств...
Устройство для контроля логических блоков
Номер патента: 1624459
Опубликовано: 30.01.1991
Автор: Заславский
МПК: G06F 11/26
Метки: блоков, логических
...блока 9 на наличие неисправностей, приводящих к искажению информации о третьем состоянии на выходах этого блока.По сигналу "Пуск" триггер 14 устанавливается по счетному входу в нулевое состояние и с его инверсного выхода разрешающий сигнал "1" подается на входы 22 элементов 17. Дальнейшая работа устройства происходит так же, как и в первом цикле проверки, Только во втором цикле на информационные входы сигнатурных анализаторов 11 поступает информация о третьем состоянии выхода блока 9. Сигнал с каждого иэ выходов блока 9 преобразуется шифратором 12 и с выходов 22 через элементы 17 и 18 подается на информационный вход анализатора 11,По завершению второго цикла работы устройства в анализаторах 11 фиксируются сигнатуры, отражающие...
Устройство для функционального контроля линейных цифровых блоков
Номер патента: 1631545
Опубликовано: 28.02.1991
МПК: G06F 11/26
Метки: блоков, линейных, функционального, цифровых
...1 сигнатур Устройство работает следующим обяЦиа 1 - состояние Формировате- разом.ля 4 сигнатур. Первоначально формирователь 4В общем случае информация в блок 8 сигнатур и группа из и Формироватепамяти вводится следующим образом. лей 1 сигнатур, сумматор 5 и группа.50По первым Я - Я - 1 адресам по . из и сумматоров 2, счетчик 9 и объектвсем выходам программируются нули. С 15 контроля, представляющий много(Я - Я)-го адреса по 0-й по (и+1)-му канальную цифровую систему, по цепивыходу 19 и группе из и выходов 20 внешнего сброса устанавливаются в нупрограммируются соответственно коэф- левое исходное состояние. После этофициенты полиномов Р(с 1) и С(с 1) с = го формирователь 4 сигнатур готов к1,й (в порядке убывания степеней),. приему...
Устройство для диагностирования цифровых блоков
Номер патента: 1631546
Опубликовано: 28.02.1991
Авторы: Данилов, Колпаков, Тяжев, Умнов
МПК: G06F 11/26
Метки: блоков, диагностирования, цифровых
...рования. Нули, хранящиеся в некоторых разрядах регистра 15, означают, что эти разряды соответствуют либо двунаправленным, либо входным контактам эталонного блока 8 и объекта 11 диагностирования. Коммутационный тест КТ 5, хранящийся в регистре 16, из оставшихся незадействованными на КТ 4 коммутаторов выделяет те, которые должны открываться только по разрешающему сигналу ЧТК, поступающему от блока 9 задания режима, Вэтом случае единица поступает с соответствующего выхода регистра 16 на вход элемента И 18, разрешая прохождение через него единичному сигналу ЧТК. Сигнал ЧТК, поступая че 5 рез элементы И 18, ИЛИ 19 на управляющие входы трехстабильных элементов :20 и 21, разрешает считывание эталонному блоку 8 и объекту 11...