Патенты опубликованные 30.12.1992
Устройство для сортировки данных
Номер патента: 1784967
Опубликовано: 30.12.1992
МПК: G06F 7/06
Метки: данных, сортировки
...до 128. Блок 1 управления выполнен на микросхемах се-рий К 555, коммутаторы 2,9 - на К 555 КП 11, дешифратор 3 - на К 555 ИД 7, блок 4 памяти представляет собой матрицу 8 х 16; реализованную на основе микросхем, многоразрядных, статической памяти К 531 РУ 8, регистр 5 выполнен йа К 555 ТМ 8, счетчик 7 - на К 564 ИЕ 11, группа сумматоров 8: - на К 555 ЛП 5, приоритетный шйфратор 33 блока 6 - на основе К 555 ИВ 1.Устройство работает следующим образом.Перед началом:ввода списка блок 4 памяти, обнулен. Управляющие сигналы на входах 11 - 14 - в состоянии "0", На входы 15, 16 поступают сигналыТ 1, Т 2;Соответственно в "О" установлен выход конца работы блока 6 шифратора, а в блоке 1 управления в "0" установлен триггер 24, злемейт ИЛИ 26...
Сумматор
Номер патента: 1784968
Опубликовано: 30.12.1992
МПК: G06F 7/49
Метки: сумматор
...входом (входом запуска) генератора импульсов 6, выход которого соединен с первыми входами (входами синхронизации) второй схемы сравнения 4, триггера 5, второго счетчика 2, первой схемы сравнения 3 и первого счетчика 1, информационный выход которого соединен со вторым выходом первой схемы сравнения 3, причем третий вход первой схемы сравнения 3 является вторым нходбм 30 устройства (входом первого слагаемого), авыход первой схемы сравнения 3 соединен со.вторыми входами (входами управления) генератора импульсов 6 и регистра 7, первый вход которого подключен к выходу второго счетчика 2 и второму входу второй схемы сравнения 4, причем третий вход второй схемы сравнения 4 является четвертым входом (входом задания модуля) устройс- ва, а...
Вычислительное устройство
Номер патента: 1784969
Опубликовано: 30.12.1992
Авторы: Зурхаев, Исмаилов, Кокаев, Магомедов, Саидов
МПК: G06F 7/50
Метки: вычислительное
...импульса по первому входу 10синхронизации устройства на все первыевходы И 6, через элементы 8 эадержки.подаются нули,Сформированный признак с выходов И4, элементов И 5 и И 6 - "100000000". сприходом импульса по входу 10 синхрони-зации поступает на признаковые входы блока 2. В первом такте работы устройства изблока 2 считывается слово "00001", первыйразряд которого "1" является младшим разрядом произведения трех операндов,В течение второй сетки тактйруемых импульсов "110100000" на адресный вход блока 1 подается второй срез частныхпроизведений "1001 00000", По указанномуадресу из блока 1 считывается слово"00001". По приходу второго импульса на 25вход 10 синхронизации на признаковые входы блока 2 поступает слово "000000000",...
Суммирующее устройство
Номер патента: 1784970
Опубликовано: 30.12.1992
Авторы: Зурхаев, Исмаилов, Кокаев, Магомедов, Саидов
МПК: G06F 7/50
Метки: суммирующее
...поступает на признаковые вхо- рого подключен к второй группе опроса.. На выходе 10 за Т 2 - тактов формируется промежуточный результат операции,при этом (Ак(Вяв правильном прямомкоде, при (Ак )(Вя ) в обратном коде. По.следний формируемый разряд в такте работы устройства является знаковым, при этомлогический "0" отожествляется положитель- .ным результатом операции (знаком) "Вычитание", логическая "1" - отрицательным остальные разрядные выходы ПЗБ 1, через соответствующие элементы 7 задержки соединены с первыми входами элементов И 5, выходы которых подключен к третьей группе опроса; считанное из ПЗБ 21 слово является четвертой и шестой группами ассоциативного признаками опроса, при этом младший разряд поступает на первый вход второго...
Устройство для сложения-вычитания чисел с плавающей запятой
Номер патента: 1784971
Опубликовано: 30.12.1992
МПК: G06F 11/00, G06F 7/50
Метки: запятой, плавающей, сложения-вычитания, чисел
...информационный вход которого соединен. с выходом пятого коммутатора, управляющйй вход пятого коммутатора - с выходом первого узла управления коммутатором; первый вь 1- ход второго сдвигателя соединен с первым входом седьмого коммутатора, выход кото-.рогосоединен с первым входом узла сравнения четностей, выход которого является первым разрядом выхода признака ошибки устройствавыход мантиссы результата которого соединен со старшими разряда ми выхода седьмого коммутатора, старшйе разряды второго входа которого сбедйнены с входом константы устройства, амладшие разряды - с первым выходом второго сдвигателя, выход знака 10 мантиссы результата - с первым выходом узла обработки знаков, пятый вход которо-; го соединен с выходом переноса...
Устройство для сложения чисел в дополнительном коде
Номер патента: 1784972
Опубликовано: 30.12.1992
Авторы: Ермаков, Заболотный
МПК: G06F 7/50
Метки: дополнительном, коде, сложения, чисел
...разрядность операндов), входы а, Ь операндов одноразрядных сумматоров 1,.,4 с первого по (и)-й соединены с входами 7 соответствующих разрядов первого (а) и второго (Ь) операндов устройства ( =, 1; п), а выходы суммы (Я) соединены с выходами 8 соответствующих разрядов результэта устройства, выходы Сн 1 переноса -го одноразрядного сумматора ( = 1 п), соединенные входами переноса (3+1)-го одноразрядного сумматора, выход Сп+1 перенаса и-го одноразрядного сумматора соединен с входом переноса дополнительного одноразрядного сумматора 6, входы операндов которого (ап+1, Ьп+1) соединены соответственна с входами ойерандов ав, Ьп и-го одноразрядного сумматора 5 и подключены к входам 9 знаковых разрядов входного операндов, выход суммы...
Устройство для умножения двоичных чисел
Номер патента: 1784973
Опубликовано: 30.12.1992
Авторы: Акулова, Органов, Сурду
МПК: G06F 7/52
Метки: двоичных, умножения, чисел
...+ 1)-ю пару разря 17 разрядов регистра 2 формируются логи- дов, то количество тактов умножения равноческие сигналы первого и второгодвойчных . и/2 + 1,разрядов множителя, которые поступаЮт Блок 13 (фиг, 2) формирования пардво на входы элементов И 4, 5, 8. а также на 50 ичных разрядов утроенного значения мновторой 26 и третий 27 входы блока 13. Нажителя представляет собой параллельныйвыходе 15 нулевого разряда регистра 2 вдвухразрядный двоичный сумматор, Онпервом такте присутствует сигнал логиче-: . формирует очередную пару двоичных разского нуля, который подается на входы эле- рядов кода утроенного значения мйожителяментов И 7 и на первый вход 25 блока 13, 55 путем суммирования очередных пар двоичБлок 13 формирует на своих выходах 18 и...
Устройство для деления
Номер патента: 1784974
Опубликовано: 30.12.1992
МПК: G06F 11/00, G06F 7/52
Метки: деления
...одноразрядногопервым входом втм входом второго элемента 9 сравне- сумматора 26 опйсывается следующими"лония, второй вход которого соединен с вхо- гическими выражениями:дом 14 четности делителя устройства, выходэлементов 8 и 9 соединены с выходом 19 10 С = Ь+ ТЕС+1;признака ошибки устройства. Ь - б 9 С = АВС+1(Т+ С 1+1) ЕСьРассмотрим назначение и реализацию где С 1 и Я - перенос и сумма сумматораузлов и блоков устройства.соответственно;Сумматоры 11-1 и и-разрядные двоич- О = АВь Т = А 1+ В 1- функции генерацииные сумматоры комматоры комбинационного типа, Со и транзита переноса соответственно;единены они между собой, С входами и Аь Вь С+1 - разрядные слагаемые сумвыходами устройства таким образом, что матора,б нотактный...
Интегроарифметическое устройство
Номер патента: 1784975
Опубликовано: 30.12.1992
Авторы: Блинова, Брюхомицкая, Лучинина
МПК: G06F 7/544
Метки: интегроарифметическое
...1, Пх = 1) последовательный код операнда че178497512где знак " " над функцией или приращени- сумматора 4, фармируащего Ург(1+1) и бла. ем обозначает ограничение разрядности каформировэния приращений 13, вычисля- мантиссы до Иразрядов (от 1 до К-), 1 ощего значение 75 рцг(+1), Если Пург=.О, та разряд "О" - знак;содержимое регистра,1 Ург прл сдвиге пеР(г) - оператор выделения на пере резаписывается через первый элемент И именной г разрядов от а до Ь; элемент 2 И-ИЛИ 6. При ПуО=1 в регистр 1ОЩ+1) - остаток квантования пере- через втарал элемент И элемента 2 И-ИЛИ 6менной УМ в точке (1+1). записывается новое значение Ург(1+1) с выРассмотрим вычислительный процесс хода сумматора 4. Б блоке формированиявыполнения одной операции интегрирова...
Преобразователь координат
Номер патента: 1784976
Опубликовано: 30.12.1992
МПК: G06F 7/548
Метки: координат
...двенадцатого и тринадцатого блоков деления 1.7, 1.8, 1.12, 1,13 соединены с входами вторых слагаемых третьего, четвертого, пятого. шестого, седьмого и: 50 восьмого сумматоров 2,1.3-2.1.8 .первойгруппы; выход пятого блока 1.5 деления соединен с входами вторых слагаемых первого и второго сумматоров 2,1,1, 2.1.2 первой группы; выходы пятого.и десятого блоков 55 1,5, 1.10 деления соединены с входамитретьих слагаемых соответственно первого и второго сумматоров 2.1.1, 2.1,2 первой группы; выходы одиннадцатого и пятнадца-того блоков 1.11, 1.15 деления соединены с входами четвертых слагаемых. соо, ветст7- В о 1, х 1, у 1, г 1, 1= 1-3, 2 ны с соответствующими выходами блока Бпамяти констант.Вход первого операнда преобразоватенен с...
Устройство для возведения в квадрат -разрядных двоичных чисел
Номер патента: 1784977
Опубликовано: 30.12.1992
Авторы: Акулова, Корниенко, Органов
МПК: G06F 7/552
Метки: возведения, двоичных, квадрат, разрядных, чисел
...3, первый вход (2 гп+1)-го элемента И 17 третьей группы в-й линейки соединен с выходом 12 переноса (2 в)-го двоичного полусуммэтора 7 блока 3, вторые входы элементов И 17 третьей группы в-й линейки подкл очсны кт етьему выходу 5 (е)-го дешифратора 2, дешифратора, подключенном ко вторымреть мувыходы д-х элементов И 17 третьей группы входам элементов И 17, и разрешает ере-и (б = 1, 2, , 2 в) соединены со входами б-х дачу двоичных разрядов сформированной в элементов ИЛИ 14 той же линейки, выходы блоке 3 предварительной суммы через элекоторых подключены ко входам й-х разряд менты И 17 и ИЛИ 14 на входы разрядных ных сумматоров 1 (и = 2 п, 2 ев), сумматоров 1, Блок 3 формирует предваривыходы 2 а-го и (2 гл+1)-го элементов И 14 тельные суммы"...
Генератор-анализатор псевдослучайной последовательности
Номер патента: 1784978
Опубликовано: 30.12.1992
Авторы: Акулов, Квашинский
МПК: G06F 7/58, H03K 3/84, H03M 13/00 ...
Метки: генератор-анализатор, последовательности, псевдослучайной
...ПСПМД, Аналогично модуль счета счетчика 16 устанавливается равным (пв 1 п + 1).Компаратор 8 начинает сравнение входной внешней ПСПМД "малого" периода и формируемой на выходе сумматора 13 по модулю два внутренней ПСПМД такого ке периода и структуры, но сдвинутой по фазе на некоторое число тактов. При этом импульсы ошибок с выхода компаратора 8 проходят на счетчик 33 ошибок и на элемент И 25, Элемент И 25 открыт уровнями лог.1 с инверсного выхода триггера 17 и прямого выхода триггера 18, Поэтому импульсы ошибок будут воздействовать на регистр сдвига 11 через сумматор 26 по модулю два до тех пор, пока счетчик 16 не досчитает число тактовых импульсов до (ппь + 1). Если при этом в регистр сдвига 11 будет записана безошибочная информация,...
Устройство для формирования приоритета запросов
Номер патента: 1784979
Опубликовано: 30.12.1992
Авторы: Кондаков, Косяков, Лопатин, Скакун, Чумаков
МПК: G06F 9/46
Метки: запросов, приоритета, формирования
...кодсоответствуетсования запроса.,стоянию, когда на всех связях 21,1-21,Рприсутствуют. потенциалы единичного уров Всоответствии с приведенной вербаль ня, а минимальный код соответствуетсостоной моделью устройство для организации янию, когда на всех связях 20.1-20.Рприоритетного обслуживания"запросов ра-присутствуют потенциалы единичногоуровботает следующим. образом, Перед началом ня,работы все регистры 26, 27 блоков 17 оцен- . В момент начала работы устройства,ки признака и все триггеры 33 устанавлйва когда все триггеры 33 блока 2 анализа приются висходное (нулевое) состояние (входы" оритетов устайовлены в нулевое состояние,установки висходноесостояние условно не на выходах 12.1 - 12,К подтвержденйя запро-указайы), После этого, на...
Резервированная вычислительная система
Номер патента: 1784980
Опубликовано: 30.12.1992
Авторы: Андрющенко, Бабко, Головня, Леонтьев, Сигалов, Скринник, Цвелодуб, Яцеленко
МПК: G06F 11/16
Метки: вычислительная, резервированная
...соединены соответственно с управля, группу элементов И.56, элемент И 57, ающилли входами: 61 регистра признаков 50, БУ содержит регистр адреса 58, регистр 62 регистрового узла 47, 63, аккумулятора17849807 .,;.;. ., 848, 64, сумматора 55, 66 регистра обраще-. На фиг.7 представлен вариант реализа-,ния 44, 55 регйстра команд 49, 67 группции узла коммутации,элементов И 45, 46 и 68 группьг элементовУзел коммутации 18 содержиг регистрИ 56,.;": : .:. ; 81,.сдвиговый регистр 82, дешифратор 83 иНа фиг. 5 представлен узел управления. 5 элемент ИЛИ 84, причем входы регистра 81Онсодержит сдвйговый регистр 70, 0- соедйнены сгруппой информационных вхотриггер 71, три элемента И 72 73, 74 и эле- дов 32 узла коммутации 18, первыйвыходмент ИЛИ 75,...
Устройство для контроля последовательности прохождения сигналов
Номер патента: 1784981
Опубликовано: 30.12.1992
Автор: Друз
МПК: G06F 11/16, H03K 5/19
Метки: последовательности, прохождения, сигналов
...7, Фронтом сигнала с выхода элемента ИЛИ 7 в регистре 9 производится сдвиг на один шаг сигнала "лог, 1", установленного постоянно на Р-входе этого регистра, и формируется единичный сигнал на выходе первого разряда регистра 9. Этот сигнал через элемент НЕ 5-1 закрывает элемент И 6-1 и подается на второй вход элемента 4 - 1, на входах которого теперь совпадают единичные сигналы, При этом на выходе элемента 4 - 1 устанавливается нулевой сигнал и через элементы ИЛИ 8. НЕ 13, счетчик 11 снова устанавливается в нулевое положение. Счетчик 11 выполняет функции таймера и формирователя адресов для мультиплексора 10, адреса формируются старшими разрядами счетчика, Время заполнения счетчика 11 до начала формирования адресов превышает время...
Устройство для контроля напряжения электропитания
Номер патента: 1784982
Опубликовано: 30.12.1992
Авторы: Ватутин, Егорычев, Ермолаева
МПК: G06F 11/22
Метки: электропитания
...5 в исходное состо- входы, адресные входы С 1, С 2, СЗ мульти-. яние. плексора 43 блока 3.Введение узла 5 исключает повторный 35 В результате, койтролируемое напря-запуск блока 2, что повышает точность кон-. жение с соответствующей шины источникатроля устройства, если длительность запу- вторйчногоэлектропитэния,адрескоторогоскающего сигнала на управляющем выходе был принят на вход 6 блока 1 с выхода ин 12 блрка 1 превышает длительность време- .терфейса сервисного процессора, поступани преобразования аналог-цифра. 40 ет через один из информационных входовСигналом на входе 14 блока 2 осущест- . 19.1-19.64 устройства в соответствующийвляется его запуск, а сигналом с выхода 13 узел 4,14.64 нормализации. С одного изокончания преобразования...
Устройство для сопряжения двух процессоров
Номер патента: 1784983
Опубликовано: 30.12.1992
Авторы: Никольский, Пугач, Тимонькин, Ткаченко, Улитенко, Харченко
МПК: G06F 12/16, G06F 13/16
Метки: двух, процессоров, сопряжения
...37 и 38, вход 39 синх- дами соответственно третьего 13 и четверронизации устройства, первый 40 и второй того 14 элементов И, выходы которых 41 процессоры.соединены соответственно со вторыми вхоТриггер 6 фиг,2) содержит триггер 42, дами первого 21 и второго 22 элементовпервый 43, второй 44 элементы И. ИЛИ, второй вход 30 запроса доступа второго процессора 41 соединен с четвертым входом первого коммутатора 11, с прямым иинверсными входами соответственно четвертого 14 и третьего 13 элементов И, совторым входом второго элемента И 15, выход которого соединенс первым входомчетвертого элемента ИЛИ 19, с первым инверсным и первым прямым входами второгокоммутатора 12, выход первого коммутатора 11 соединен с единичным входом второготриггера...
Устройство для сопряжения
Номер патента: 1784984
Опубликовано: 30.12.1992
Авторы: Калиновский, Каримов, Накалюжный, Тарасенко, Швец
МПК: G06F 13/00
Метки: сопряжения
...который устайавтель. 18 используется для отключения или." ливает счетчик адресов 22 в нулевое состоподключения источников и приемников ий- яние,формации к шинам, так как их информаци-.: Во время фазы настройки каналов связионные выходы имеют три выходных 50 по входу настройки 14 поступает нулевойсостояния. Шинный формирователь 18 мо- . сигнал, который действует на протяженйижет быть реализован:на микросхеме: всего времени настройки-и через элемент,ИК 580 ВА 86. Для управления работой микро-. 17 подается на входы выборки шинногосхемы К 580 ВА 86 имеется два входа:.вход, формирователя 18 и элемента И 19, Подкоторый управляет выборкой кристалла (в 55 воздействием нулевого сигнала выходопиСании ему соответствует вход выборки) элемента И 19...
Устройство для сопряжения магистрали микроэвм с магистралью периферийных устройств
Номер патента: 1784985
Опубликовано: 30.12.1992
Авторы: Гура, Купчак, Хуторный
МПК: G06F 13/00
Метки: магистрали, магистралью, микроэвм, периферийных, сопряжения, устройств
...первым входом второго элемента ИЛИ, выход которого является первым выходом блока, выход пятого элемента задержки соединен с первым входом четвертого элемента И, второй вход которого является входом блокировки блока, первый вход и выход третьего элемента ИЛИ и являются соответственно входом ответа и четвертым выходом блока, вход чтения блока соединен со вторым входом второго элемента ИЛИ и является вторым выходом блока, выходы первого элемента И, первого элемента задержки, четвертого элемента И и соответствующий разряд второй группы информационных входов блока образуют вторую группу выходов блока, первый и второй входы первого элемента И-НЕ, соединенные соответственно с первым и вторым входами первого элемента ИЛИ, второй вход первого...
Устройство для обращения двух процессоров к общему блоку памяти
Номер патента: 1784986
Опубликовано: 30.12.1992
Авторы: Кицис, Клейнер, Латышев
МПК: G06F 13/00
Метки: блоку, двух, обращения, общему, памяти, процессоров
...только для первого процессопотейциалом с инверсного выхода триггера ра 23.1, Передний фронт тактового импульса ТИ 1 При его втором обращении к блоку папроцессорного элемента 28 по первой так- мяти 25 процессорный элемент 28 выставиттовой шине устройства 22 устанавливает сигнал ЗП 1 уровня "1", который через оттриггер 2 в состояние "1", благодаря чему на 15 крытый элемент И-НЕ 10 установит триггерпервой шине разрешения обмена устройст- . 12 в исходное состояние "0", переводя уства 22 появляется сигнал Р 01, уровень. "О" . ройство 22 во второй режим работы,которого позволяет процессору 23 продал-, Импульс частоты 1 двухфазного генеражить процедуру обмена. Процессорный эле- тора импульсов 5 через элемент И-НЕ 3 усмент 28 снимает...
Устройство для двунаправленной передачи информации
Номер патента: 1784987
Опубликовано: 30.12.1992
Авторы: Воробьева, Друз, Рукоданов
МПК: G06F 13/00
Метки: двунаправленной, информации, передачи
...регистра 25 ус- кодами других каналов й запись результирутанавливается код 101, реализующий ре- ющего кодасновав регйстр 25; вывод пажим сдвига кода в регистре 25. Импульсы 20 раллельного результирующего кода из сдвига формируются триггером 15, который регистра 25 на шины 6.,подает их на тактовый вход регистра 25 и на Для выполнения этих операцийна упвход счетчика 16. равляющие входы А/Е, Р/Я, А/В регистраСдвигаемые биты кода с выхода регист подаются следующие коды: 111, 101, Сигра 25 подаются через информационный вы налы с входов 7 поступают на мажоритарход данного канала и соответствующие ный элемент 19-каждого канала, который входы других каналов на мажоритарйый срабатывает при наличии хотя бы двух сигэлемент 11. налов из трех...
Устройство ввода информации
Номер патента: 1784988
Опубликовано: 30.12.1992
МПК: G06F 13/00
Метки: ввода, информации
...ИЛИ 19, нйем сигнала с выхода элемейта И 15, второгоэлемента ИЛИ 20, восьмогоэлемен- Массив инФормацйи на"информацибнта И 18 с третьим входом второго элемента ном входе 1 должен начинатьсяодним или ИЛИ 20, с вторым входом элемента ИЛИ 19. несколькими битами нулевой информации. " Выход пятого элемента И 15, кроме того, 20 Дешифрация ийформации начинается с соединен с вторым входом второго элемен- первого бита единичной информации, 1 риг. та И-НЕ 8, выходкоторогосоединенс.С-вхо- гер 10 в единичйом состоянии разрешает дом .триггера 10, прямой и инверсный формирование сигнала единичного уровня выходы которого соединены с вторыми ахо- навыходе элемента И 17.дами седьмого и восьмого элементбв И 17 и 25 Первым импульсом с выхода...
Устройство для сопряжения эвм с линиями связи
Номер патента: 1784989
Опубликовано: 30.12.1992
Авторы: Вертлиб, Горелов, Какаджанов, Косинец, Никитин, Окунев
МПК: G06F 13/00
Метки: линиями, связи, сопряжения, эвм
...состояние присующихрезисторов,ограничительныерези. знак разрешения прерывания во внутренсторы 50. нем регистре узла 52 (53, 54). ПосколькуБлок 3 прерываний предназначен для передатчик узла 70 (71) готов к передаче,определения приоритетов поступивших за единичный сигнал его готовности по липросов.и синхронизации обмена в режиме нии 26.2 (26.4) при наличии сигналапрерывания ЭВМ, Блок 3 содержит(см. фиг. РАЗ),ПД 1 (РАЗ),ПД 2) высокого уровня4) первый триггер 51, узлы 52 - 54 обработки поступает на узел 52 (53), который вырапрерывания, выполненные, например, на батывает сигнал низкого уровня на линииБИС 559 ВН 1, узел 55 постоянной памяти 40 13.9 каксигналТП)требования прерывания(ПЗУ), переключатель 56, элементы ИЛИ 57- процессора.60,...
Устройство для обмена информацией между эвм
Номер патента: 1784990
Опубликовано: 30.12.1992
Авторы: Левков, Лученко, Шапкин
МПК: G06F 13/20
Метки: информацией, между, обмена, эвм
...ИЛИ-НЕ, информационный вход счетчика1784990 7 8адреса соединен с выходомпервого магист- чения к тактовому входу и выходу заданий рального элемента 7 и первым информаци- поля адресов второй ЭВМ, второй и третий онным входом коммутатора 5 шины, второй . информационные входы коммутатора микинформационный вход которого соединен с роопераций образуют группу входов уствыходом арифметико-логического узла 3, 5 ройства 39, 40 для подключения к группе вход управления которого соединен.с выхо- выходов задания кодов микроопераций задом коммутатора 6 микроопераций, такти- писи ичтения устройства;рующий вход аримфетйко-логйческого узла . Устройство работает следующим обра соединен с выходом второго элемента И- зом. После прихода на вход 44 сброса, а...
Устройство для коммутации многоадресных сообщений
Номер патента: 1784991
Опубликовано: 30.12.1992
Авторы: Глуховец, Ивченко, Талалаев
МПК: G06F 15/16
Метки: коммутации, многоадресных, сообщений
...входы тех элементов И 11, которые ведут к абонентам-получателям с адресами, для которых выполняется условие логического включения. После окончания цикла работы блока 8 по сигналу из блока 5 через соответствующие элементы И 11, открываются соответствующие ключи 12 для выдачи текстовой части сообщения. Одновременно сигнал из блока 5 поступает на третий вход входного ключа 1, открывая его для приема очередного сообщения. По сигналам блока 5 устанавливаются в "0" триггеры 10 и подготавливается к очередному циклу блок 8,Таким образом, обеспечивается высокое быстродействие устройства, так для кодовой комбинации дизьюнктивного кода справедливо соотношение Я пМ,где й - длина кодовых комбинаций дизьюнктивного кода;20 30 ветственно к входу...
Устройство для обмена информацией в петлевом канале связи
Номер патента: 1784992
Опубликовано: 30.12.1992
Авторы: Друз, Ковалевский, Матикашвили, Рукоданов
МПК: G06F 15/16
Метки: информацией, канале, обмена, петлевом, связи
...по каналу связи, У счетчика 19 используются выход, соответствующий каждому восьмому импульсу счета, второй выход - выход переноса, соответствующий каждому шестнадцатому импульсу счета, причем на этом выходе счетчик 19 формирует узкие импульсы строба. После, снятия сигнала сброса со счетчика 19 последний включается в режим счета импульсов генератора 8 и формирует импульс на первом выходе, Этот импульс сдвинут от момента запуска счетчика 19 к середине текущего бита, поступающего по каналу связи, и по 25 дается через элемент И 21 на тактовый вход триггера 22, на информационный вход которого подается текущий бит с канала связи,Триггер 22 проверяет и фиксирует стартовый бит байта информации, поступающего в кадре.По фронту импульса с выхода...
Устройство для моделирования систем массового обслуживания
Номер патента: 1784993
Опубликовано: 30.12.1992
Авторы: Гундоров, Домиенко, Мохнобров, Павлов
МПК: G06F 15/20
Метки: массового, моделирования, обслуживания, систем
...И 8 и нулевому входуния заявок выходы элементов задержки 50 трйггера 46 блока 17 моделирования отка-первойгруппы 37 соединенысоответствен- зов, единичный вход которого и единич-.но с входами запуска генераторов случай- ные входы триггеровгруппы 42 блока 17 ных чисел группы 27, выходы которых моделйрования отказов объединены и соподключены к информационйым входам со-единенысвыходом первого элемента ИЛИ ответствующегорегистра памяти группы 28. 55 9 устройства, с прямым входом седьмого Информационные выходы регистра памяти элемента И 34 устройства и первым входом группы 28 подключены к разряднымвходам" восьмого, элемента И 39 устройства. Инсоответствующего вычитающего счетчика версный вход седьмого элемента И 34 устгруппы 29, выход...
Устройство для моделирования систем массового обслуживания
Номер патента: 1784994
Опубликовано: 30.12.1992
Авторы: Адерихин, Красильников, Сапронов
МПК: G06F 15/20
Метки: массового, моделирования, обслуживания, систем
...итретий генераторы 19,20, Начало моделирования определяется 21.импульсов случайной длительности, пер- включением устройства и установкой всех вый и второй формирователи импульсов 22, . элементов устройства в исходное состоя, девятый элемент И 24, выход 25. ние, Моделирование процессов произвоВербальная модель работы устройства 55 дится на некотором промежутке времени, следующая. где возможно накопление данных для опреПриходящие на вход заявки попарно деления статистических и временных харак- ставятся в очередь на обслуживание и по- теристик моделируемого процесса. Этот следовательно обслуживаются устройством промежуток времени определяется априорпо заданному закону, Только после полного но математическими методами и можетбыть изменен...
Устройство для моделирования процесса обслуживания заявок
Номер патента: 1784995
Опубликовано: 30.12.1992
Авторы: Адерихин, Козелков, Пархоменко, Ткачев
МПК: G06F 15/20
Метки: заявок, моделирования, обслуживания, процесса
...обслуживающие приборыверхнего пульс имитирует обслуженную заявку и по- иерархического уровня подключаются в ступает на соответствующий вход блока том случае, если обслуживающие приборы счетчиков 17 и элемента ИЛИ 10, а с выхода нижних уровней не справляются с потоком 55 элемента ИЛИ 10 - на второй вход элемента заявок. Поскольку обслуживающий при- И 5, обеспечивая этим прохождение следубор верхнего иерархического уровня (в ющей заявки на обслуживание через перданномслучае-МОП 24)вобычномрежиме вый вход элемента И 5, подключенного к занят обслуживанием "своих заявок", то в выходу элемента ИЛИ 8, С выхода элемента случае привлечения его в данную СМО, мак- ИЛИ 10 импульс также поступает на вычита1784995 7 8ющий вход счетчика 1, в...
Устройство быстрого преобразования сигналов по уолшу с упорядочением по адамару
Номер патента: 1784996
Опубликовано: 30.12.1992
Авторы: Байда, Воробьев, Резник, Тимонькин, Ткаченко, Харченко
МПК: G06F 15/332
Метки: адамару, быстрого, преобразования, сигналов, уолшу, упорядочением
...31 при разрешающем сигнале на входе 33 в регистры 11,1 и 13,1 занесутся отсчеты А 1 и В 1. соответственно, По единичному сигналу на входе 35 они поступят соответственно на первый и второй входы сумматора- вычислителя 17.1, где будет произведена базовая операция: А 11+ В 11= С 11А 1 -В -01 где Аи и Вы - входные отсчеты для -итерации= 1, 2, 3), при= 1 Ао и Вв являютсявыходными отсчетами из группы х", при= 1 они поступают на первый и третий, апри= 2, 3 - на второй и четвертый информационные входы вычислительного блокасоответственно, Си и Оч - результаты ба 1 1зовой операции в -й итерации 1 принимае- .мые как исходныеданные Аи+ и В 1+ длябазовых операций следующей итерации соответствующими вычислительными блоками согласно графу алгоритма...