Генератор-анализатор псевдослучайной последовательности
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1784978
Авторы: Акулов, Квашинский
Текст
(ГОСПАТЕНТ СССР) САН ИДЕТЕЛЬСТВУ ВТОР СКОМ 2(57) Изобретение относится к вычйслительной .и измерйтельной технике. Его использованйе в устройствах измерения дователь- верности передачйинформации в Цифровых тут. :" каналах связи (ЦКС) позволяет повысить пой . мехоустойчивость.Это достигается за счетР генерации тестовой псевдослучайной по.следовательности(ПСП) сложного вида, сокодовых ставленной из двух ПСП с периодами ское опи-различной величины (минимально возможуатации ным и требуемым), а также за счет обеспечения возможности анализа этой сложной ПСЕВДО- тестовой ПСП на наличие ошибок припро- НОСТИ хождении ЦКС. 2 ил. 1В(56) Авторское свидетельство СССйв 1208609, кл, Н 03 М 13/00, 198Генератор .ПСП-анализаторпоследовательностей. Техничесание и инструкция по эксплЕХЗ.269.097.ТО, 1982.(54) ГЕНЕРАТОР-АНАЛИЗАТОРСЛУЧАЙНОЙ ПОСЛЕДОВАТЕЛЬ Изобретение относится .к вычислитель-. В качестве тестовой ПСП наиболее часной и радиоизмерительной техникеи может то используется ПСП максимальной длины быть использовано в устройствах измере- " (ПСПМД).ния верности передачй информации в циф-Известен анализатор кодовых последоравыхканалахсвязи(ЦКС).: вательностей импульсов, содержащий вы. Генератор-анализатор псевдослучай- делитель ошибок, счетчик оШибок, блок ной последовательности (ГАПСП) решаетуправления, элемент ИЛИ, ЯЯ-триггер, два следующие задачи: формирование и:выдачаО-триггера, Недостатком этого анализатора псевдослучайной последовательности является необходимость в отдельном гене-. (ПСП) для использования ее в качестве тес- .:раторе ПСП.товой и подачи на испытуемый ЦКС при про- . Наиболее близким аналогом является верке качества работы ЦКС илм другого генератор-анализатор ПСП, содержащий объекта контроля; прием ПСП, прошедшей блок управления, парвый выход которого, ЦКС; формирование внутренней ПСП в, соединенсо входом генератора тактовых анализатореошибок;синхронизация внут-: импульсов, выход которого подключен к рейней ПСП с входной внешней ПСП; выде- тактовому входу первого регистра сдвига и ление ошибок из входной ПСП.путем является тактовым выходом генератора- сравнения входной внешней и внутренней анализатора, второй выход блока управлеПСПванализатореошибок;подсчетколиче- ния соединен с установочным входом ства ошибок счетчиком ошибок, первоо регистра сдвига, первые выходы ко.3 4торого подключены.к первым информаци- низации, еще п тактовых йнтервалов - наонным входам первого коммутатора, выходы третий). Поскольку при Кош- , наличие 2 пкогорого соединены со входами первого.ш 2 исумматора по модулю два, выход которого безошибочныхтактовых интервалов входнойподключен к информационному входу пер ПСП очень редкое событие, то детектор ошивого регистра сдвига, вторые выходы кото- бок прототипа может находиться в состояниирого соединейы с информационными рассинхронизации неопределенно долгоевходами первого дешифратора, первый вы- время;ходкоторого является вйодом синхрониза- Цель изобретения - повышение помехоции" гейератора-анализатора, первый .10 устойчивости ГАПСП эа счет обеспечениятрйггер, О-.вхбдкоторого яВляется ийформа- генерации тестовой ПСП сложного вида, социоййыМ входом генератора-аналйзатора, ставленной из двух ПСП с периодамй разпрямой выход первого триггера подключен личной величины, первая - с минимальнок первым входамкомпаратораи второго возможным периодом Ьпп 2 щ". - 1 исумматора по модулю два, С-вход первоо "5 вторая - с требуемым периодом ПСП,триггера объединен с тактовым входом вто выдачи этой тестовой ПСП в цКС и зарого регистра сдвига й счетным входом пер . счет обеспечения возможности анализавого счетчика и является тактовымвходом этой сложной тестовой ПСП, прошедгенератора-анализатора первые; выходывтброго РЕгистра Сдвига соединены с пер шеи .ЦКС .2. - ош , д Рщей КС, -Кош --детекторомвыми информационнымивходами второго ошибок анализатора ГАПСП,коммутатора, выходыкоторого- подклю- На фиг,1 изображена функЦиональнаячены ко входам третьего сумматора по мо- схема генератора-анализатора ПСП. Надулю два, выход которого соединен с фиг,2 представлены временные диаграммыпервым входомчетвертого сумматора по 25 его работы. - .модула два и вторйм входомкомпаратораГенерагор-анализатор содержит блоквыход которого подкл 1 очен к О-входувторо-управления 1, генератор тактовых импульго триггера, прямой выход которого соеди- сов 2, первый регистр сдвига 3, первый комнен со вторым входом второго сумматора по мутатор 4, первый сумматор 5 по модулюмодулю два, выход которого подключен ко 30 два, первый дешифратор 6, первый триггервторому входу четвертого сумматоРа по мо, компаратор 8, второй триггер 9, второйдулюдва, третьи выходы блока управления . суьнлатор 10 по модулю два, второй регистрсоединены с вторыми информационными сдвига 11, второй коммутатор 12,третий 13входами первого и второго коммутатоРов и четвертый 14 сумматоры по модулю два,четвертый выход блока управления и выод 35 третий триггер 15,. первый счетчик 16, четчетвертого сумматора по модулю два соеди- вертый 17 и пятый 18 триггеры, второй счетнены с В-входом третьего триггера, прямой чик 19, пятый сумматор 20 по модулю два,выход которого подключен к В-входу четвер- третий счетчик 21, шестой 22,. и седьмой 23.того и Я-входу пятого триггеров и входу об- триггеры, первый элемент ИЛИ 24, элементнуления первого счетчика, выход 40 И 25, шестой сумматор 26 помодулю два,переполнения.которого соедине с С-вхо- второй дешифратор 27,второй элементдом четвертого триггера; прямой й инверс- ИЛИ 28, четвертый счетчик 29, восьмой 30 ийъ 1 й вь ходы пятого триггера подключены девятый 31 триггеры, третий коммутатор 32,соответственно к первому входу йервого пятыйсчетчикЗЗ,четвертый коммутатор 34,элемента ИЛИ и Я-входутретьего триггера. 45 шестой счетчик 35, пятый коммутатор 36,Недостатком прототипа является невы: генератор ПСП 37, анализатор ПСП 38.сокая помехоустойчивость-из-за невозмож- Первый счетчик 16 тактов имеет модульности синхронизации детектора ошибок счета и+1, третий счетчик "малых" периодовпрототипа при приеме входной внешнейимеет модуль счета К, четвертый и пятый1. ПСПМД с коэффициентом ошибок Кош = - ,1 счетчики 29, 33 имеют модули счета 1, 0 11,50целое и (1+ а), 0а - целое, соьтветственгде и-число разрядов(длина) регистра сдви- но, шестой счетчик тактов имеет модуль счега, т.е. когда в среднем на каждые 2 п такто- та щ, 0п 1 - целое. Блок управления 1,вых интервалов входной ПСП приходится выполнен аналогично блоку управленияхотя бь одна ошибка. При этом, чтобь 1 про прототипа,изошла синхронизация детектоРа ошибок . работа ГАПСП происходит следующимпрототипа, необходимо наличие 2 п безоши- образом,бочных тактовых интервалов входной ПСП После включения ГАПСП с помощьюпринимаемой из ЦКС, (и тактовых интерва- блока управления 1(клавиатуры встроеннойлов затрачиваются на второй этап синхро1784978 5 6микроЗВМ, кнопок управления, регистров один из его входов поступает напряжение настройки) устанавливаются выбранные ре- лог.О с прямого выхода шестого триггера 22, жимы работы - генерации ПСПМД требуе- установленного в исходное состояние уста- мого периода, структуры и анализа ошибок.новочным импульсом, Число прошедших Приэтомсблокауправления 1 накоммуга периодов отсчитывает счетчик 21, считая . торы 4 и 12, которые коммутируют точки импульсы, формируемые дешифратором 6 в подключения сумматоров 5 и 13 по модулю моменты, когда регистр сдвига 3 устанавлидва к регистрам сдвига 3 и 11 соответствен- .вается в начальное состояние.но, одновременно выдается одинаковый па- . По истечении (К) "малых" периодов раллельный код включения обратных 10 выдаваемой ПСПМД на выходе счетчика 21 связей, в которые входят элементы ИСКЛ Ю-: появляется импульс, который устанавлива- ЧАЮЩЕЕ ИЛИ сумматоров 5 и 13 по моду-ет шестой триггер 22 в состояние лог 1, колю два, для формирования регистрами торая с его прямого выхода поступает на сдвига 3, 11 ПСПМД одинаковой требуемойвход сумматора 20 по модулю два, вызывая структуры и периода и одинаковой ПСПМД 15 йнверсию выдаваемой ПСПМД, После окон- одного и того же минимально возможного чания "инверсного". "малого" периода ("малого") периода. При этом какая ПСПМДПСПМД очередной импульс с дешифратора ("малого" или требуемого периода) будет 6 передним фронтом устанавливает триггер генерироваться регистром сдвига 3, в дан, на вход О которого в это вреМя подается ный момент времени зависит от состояния 20 лог.1, в состояние лог.1, которая вызывает с в этот момент триггера 23, а регистром . помощью коммутатора 4 подключение сумсдвига 11 - отсостояния триггера 31, кото.- матора 5 по модулю два к необходимым рые устанавливаются в исходное нулевое точкам (выходам разрядов) регистра сдвига состояние установочными импульсами ге-.3 для генерации ПСПМД требуемого перио. нератора ПСП 37 и анализатора РСП 38 с 25 да с начального состоянйя 001, и, кроме выходов блока управления 1 соответствен- .того, через элемент ИЛИ 24 устанавливает ноодновременнопринажатиикнопки ПУСК триггер 22 в состояние лог,О, запрещая ин- .блока управления 1 и начале процесса гене-версию выходной ПСПМД,рации ПСПМД "малого" периода.. ПСПМД в качестве тестовой подаетсяНа генератор тактовых импульсов 2 с 30 на испытуемый ЦКС, тактовые импульсы блока управления выдается параллельный подаются на тактовый. вход анализатора код управления установкой выбранного ошибок в режиме анализа ошибок "по шлейзначения частоты тактовых импульсов, С . фу".выхода блока управления 1 на счетчик 21Работу анализатора ГАПСП можно развыдается параллельный код выбранного 35 бить на три цикла: синхронизация внутрен- числа "малых" периодов К ПСПМД, С выхо-ней ПСПМД "малого" периода детектора дав блока управления 1 на коммутатор 34, ошибок анализатора с входной внешней коммутатор 36, счетчик 29, коммутатор 32 ПСПМД такого же периодас этапами - на: выдаются параллельные коды сигналов уп- чальной установки, фазового сдвига внутравленияустановкоймодулейсчетаа,(п+1), 40, ренней ПСПМД выделенными импульсами(1+ а) счетчиков 35, 16, 29, ЗЗ соответст.- ошибок, проверка отсутствия ложной синвенно,которыемогутбытьустановленыраз-." хронизации; ожидание пакета ошибок в личнымидля ПСПМД "малого" итребуемого последнем малом" периоде ПСПМД, выпериодов и выбираются оператором, исхо- званного инверсией выходной ПСПМД гедя из ожидаемой помеховой обстановки в 45 нератора; анализ входной ПСПМД ЦКС. требуемых (" большого" ) периода и структуУстановочные импульсы генератора и ры.анализатора поступают также на регистры Установочный импульс анализатора уссдвига 3 и 11 соответственно, устанавливая танавливает триггеры 15, 17, 18, счетчики их в начальное состояние 001 и разрешая 50 16, 33, 35 в исходное состояние, при котоих работу. Тактовые импульсы с выхода ге- ром на выходе счетчиков 16, 35, прямом нератора 2 тактовых импульсов, ПСПМД с выходе триггера 17 устанавливается уровыхода сумматора 5 по модулю два через вень лог.0, а на прямом выходе триггера 18 сумматор 20 по модулю два и импульсы уровень лог,1, триггеры ЗО, 31 также уста- СИНХРОНИЗАЦИИ с дешифратора 6 выда навливаются в исходное нулевое состояние, ются на выходы ГАПСП. При этом в течение При этом на выходе триггера 15 и счетчика длительности выдачи (К) "малых" перио установится уровень лог.О, который раздов ПСПМД сумматор 20 по модулю два решаетсчетчику 16 счеттактов. Модульсчеработает как элемент ИЛИ, пропуская та счетчика 35, равный числу гп (Огп - ПСПМД на выход без инверсии, так как на целое), и модуль счета счетчика ЗЗ, равныйчислу (1+ а), где 0а- целое, устанавливаются сигналами управления с коммутаторов 34 и 32 соответственно, которые коммутируют в этот момент на свои. выходы сигналы управления, соответствующие числам, выбранным для малого" периода ПСПМД, Аналогично модуль счета счетчика 16 устанавливается равным (пв 1 п + 1).Компаратор 8 начинает сравнение входной внешней ПСПМД "малого" периода и формируемой на выходе сумматора 13 по модулю два внутренней ПСПМД такого ке периода и структуры, но сдвинутой по фазе на некоторое число тактов. При этом импульсы ошибок с выхода компаратора 8 проходят на счетчик 33 ошибок и на элемент И 25, Элемент И 25 открыт уровнями лог.1 с инверсного выхода триггера 17 и прямого выхода триггера 18, Поэтому импульсы ошибок будут воздействовать на регистр сдвига 11 через сумматор 26 по модулю два до тех пор, пока счетчик 16 не досчитает число тактовых импульсов до (ппь + 1). Если при этом в регистр сдвига 11 будет записана безошибочная информация, т,е, регистр сдвига детектора ошибок войдет в синхронизм с регистром сдвига 3 на передающем конце, то на следующем этапе проверки на отсутствие ложйой сйнхронизации; когда на инверсном выходе триггера 17 установится логический 0 и будет разрешен сцет тактов счетчику 35 и счет ошибок счетчику 33, а элемент И 25 будет закрыт, счетчик ЗЗ за число тактовых периодов тюп (для "малого" периода ПСПМД), при правильном выборе гпап и (1 + %пи), не дОсчйтает дб своего модуля счета (1+ аюп) (при окидаемом распределении ошибок во входной ПСП). На выходе счетчика 35 появится импульс, который установит лог,О на прямом выходе триггера 18, который закроетэлемент И 25 и разрешит прохождение импульсов с дешифратора 27 на счетчик 29 для установки его в нулевое состояние, при этом в перерывах между этими импульсами счетчику 29 разрешается счет ошибок с выхода кампаратора 8. т,е. третий этап синхронизации закончится,Если на втором этапе синхронизации в регистр сдвига 11 будет записана хотя бы одна ошибка, которая принята во входной ПСП, то на третьем этапе синхронизации счетчик 33 за число тактовых периодов евь успеет досчитать до своего модуля счета (1+ апп) и положительный импульс на выходе установит схему детектора ошибок анализатора в исходное состояние. Такой процесс повторяется до тех пор, пока регистр сдвига 11 анализатора не войдет в синхронизм с регистром сдвига 3 генератора на передающем конце ЦКС, После этогоанализатор ГАПСП переходит в цикл ожидания пакета ошибок.5 На этом цикле работы при правильновыбранном модуле счета 1. (О1 - целое)счетчик 29 за время между импульсами сдешифратора 27 не успевает досчитать чис-ло ошибок с компаратора 8 до своего модуля10 счета, и триггеры 30, 31 находятся в своемисходном нулевом состоянии. Когда с компаратора 8 приходит пакет ошибок, вызванный инверсией одного последнего "малого"периода ПСПМД генератора, то счетчик 2915 до следующего импульса с дешифратора 27успевает досчитать ошибки до своего модуля счета 1, и на его выходе появляется импульс, который устанавливает триггер 30 всостояние лог,1, которая поступает на О 20 вход триггера 31. Приходящий следом заэтим импульс с дешифратора 27 на С-входтриггера 31 устанавливает его в состояниелог,1, а с его инверсного выхода разрешающий потенциал поступает на сцетцик 19,25 разрешая ему счет ошибок, и на коммутаторы 12, 32, 34, 36, разрешая подклюцениенеобходимых разрядов регистра сдвига 11 ксумматору 13 по модулю два, что позволяетрегистру сдвита 11 генерировать ПСПМД30 выбранной структуры и "большого" периода, и разрешал установку коммутаторамисоответствующих выбранных модулей сцетасцетчиков 33, 35, 16 для ПСПМД "бОльшого"периода,35 На этом цикл ожидания эаконцился иначался цикл анализа входной ПСПМД изЦКС "большого" периода,При нормальном функционировании детектора ошибок информация на обоих вхо 40 дах сумматора 14 по модулю два совпадает,так как ошибки во входной ПСП корректируются компаратором 8, триггером 9 и сумма.тором 10 по модулю два. поэтому на выходсумматора 14 помодулю два формируется45 лог,О.,ЕсЛи в процессе нормального функци-онирования детектора ошибок произойдетсбой в регистре сдвига 11, на выходе сумматора 14 по модулю два появятся импульсы, которые воздействуя на вход установки50 логического нуля триггера 15 установятлог,0 на его выходе, начнет работать счетчик16, и детектор ошибок анализатора вновьперейдет к второму этапу работы при синхронизации - записи информации. затем к55 третьему этапу и т,д. до тех пор, пока автоматицески не произойдет пересинхронизация детектора ошибок,Такая структура ГАПСП позволяет проводить синхронизацию внутренней ПСП сминимально возможным периодом Ыг,(2) 35 45 формируемой детектором ошибок анализатора, в течение длительности нескольких "малых" периодов этой ПСП, число которых устанавливается заранее перед измерениями в зависимости от ожидаемой помеховой обстановки таким образом, чтобы за это число периодов с вероятностью близкой к 1 произошла синхронизация, Синхронизация обеспечивается за счет управления фазовым сдвигом внутренней ПСП выделенными импульсами ошибок за время входа в синхрониэм при одной попытке, определяемое выражением ТСгпп = (паап + 1 + пуггпп)Тт где Т, - период следования тактовых импульсов;ппп - число разрядов (длина) РС генератора и детектора ошибок, участвующих в формировании ПСП с минимально возможным ("малым") периодом;тип. - модуль счета шестого счетчика тактов анализатора (число тактов этапа проверки отсутствия ложной синхронизации).При этом для входной на анализатор ПСП с 1.вь, прошедшей ЦКС, будет выполняться; После того, как произошла синхронизация внутренней ПСП детектора ошибок и ПСП генератора, прошедшей ЦКС, с "малым" периодом и после окончания приема пакета ошибок, вызванного инверсией одного "малого" периода ПСП в генераторе ГАПСП на передающем конце, детектор ошибок анализатора ГАПСП автоматически переходит на анализ входной ПСП требуемого "большого" периода и структуры, формируемой генератором ГАПСП на передающем конце вслед за окончанием инвер:ного "малого" периода ПСП.Предлагаемый ГАПСП согласно(2) обладает более высокой помехоустойчивостью, твк как во многих случаях можно выбрать ПвиПтребБольшая помехоустойчивость позволяет использовать предлагаемый ГРПСП для функционального контроля объектов(ЦКС) в тех случаях, когда использование прототипа и аналогичных детекторов ошибок уже невозможно, и требуются другие методы анализа тестовой ПСП, например, измерение времени задержки сигнала в обьекте контроля, Тогда анализ тестовой ПСП можно проводить, запуская регистр сдвига в "передатчике" (генераторе) ПСГ 1, поступающей на объект контроля и такой же регистр в анализаторе ошибок с одних и тех же начальных условий, но с разницей во времени, равной времени задержки сигнала в объекте контроля, Очевидно, что такойспособ определения задержки и, следовательно, другой принцип работы даже без аппаратуры анализа коэффициента ошибок требует больших аппаратных затрат, так как требует включения в измерительную аппаратуру, например, частотомера и тем более точного, чем более высокая тактовая частота используется для передачи ПСП. Формула изобретения Генератор-анализатор псевдослучайной последовательйости, содержащий блок управления, первый выход которого соединен с входом генератора тактовых импульсов, выход которого подключен к тактовому входу первого регистра сдвига и является тактовым выходом генератора-анализато- ра, второй выход блока управления соединен с установочным входом первого регистра сдвига, первые выходы которого подключены к первым информационным входам первого коммутатора, выходы которого соединены с входами первого сумматора по модулю два, выход которого подключен к информационному входу первого регистра сдвига, вторые выходы которого соединены с информационными входами первого дешифратора, первый выход которого является выходом синхронизации генератора-анализатора, первый триГгер, О-вход которото является информационным входом генератора-ана 40, лиэатора, прямой выход первого триггера подключен кпервым входам компаратора и второго сумматора по модулю два, С-вход первого триггера объединен с тактовым входом второго регистра сдвига и счетным входом первого счетчика и является тактовым входом генератора-анализатора, первые выходы второго регистра сдвига соединены с первыми информационными входами второго коммутатора, выходы кото 50 рого подключены к входам третьего сумматора по модулю два, выход которого соединен с первым входом четвертого сумматора по модулю два и вторым входом компаратора, выход которого подключен к О-входу второго триггера, прямой выход которого соединен с вторым входом второго сумматора по модулю два, выход которого подключен ко второму входу четвертого сумматора по модулю два, третьи выходы блока управления соединены со вторыми информационными входами первого и второго коммутаторов, четвертый выход блока.управления и выход четвертого сумматора по модулю два соединены с Й-входом третьего триггера, прямой выход которого подключен к В-входу четвертого и 3-входу пятого триггеров и входу обнуления первого счетчика, выход переполнения которого соединен с С-входом четвертого триггера, прямой и инверсный выходы пятого триггера подключены соответственно к первому входу первого элемента ИЛИ и Я-входу третьего триггера и второй счетчик, отличающийся тем,что,с целью повышения помехоустойчивости, в гене" ратор-анализатор введены пятый и шестой сумматоры по модулю два, третйй-шестой счетчики, второй дешифратор, шестой-девятый триггеры, третий-пятый коммутаторы, элемент И и второй элемент ИЛИ, первый вход которого объединен с В-входом седьмого триггера и подключен к второму выходу блока управления, пятые выходы которого соединены с установочными входами третьего счетчика, выход переполнения которого и выход второго элемента ИЛИ подключены соответственно к 3- и В-входам шестого триггера, прямой выход которого соединен с 0-входом седьмого триггера и первым входом пятого сумматора по модулю два, второй вход которого подключе к выходу первого сумматора по.модулю два, второй выход первого дешифратора соеди. нен с входом обнуления третьего счетчика и С-входом седьмого триггера, инверсный выход которого подключен к входу разреше- ния первого дешифратора, прямой выход седьмого триггера соединен с вторым входом второго элемента ИЛИ и входом разрешения первого коммутатора, шестой выход блока управления подключен к управляющему входу четвертого коммутатора, выход которого соединен с установочным входом шестого счетчика, счетный вход которого подключен к тактовому входу генераторв анализатора, инверсный выход четвертого триггера соединен с первым входом элемента И и входами обнуления пятого и.шестого счетчиков, выходы переполнения которых подключены соответственно к Я- и С-входам пятого триггера, второй вход элемента И подклачен к прямому выходу пятого триггера, третий вход элемента И объединен с счетными входами второго, четвертого и пятого счетчиков и подключен к выходу компаратора, В-вход второго триггера соединен с общей шиной, седьмые-девятые выходы блока управления соединены соответственно с информационными входами пято 15 го коммутатора, установочными входами четвертого счетчика и информационными входами третьего коммутатора, выходы третьего и пятого коммутаторов подключены к установочнь 1 м входам соответственно матора по модулю два; второй вход и выход которого подключены соответственно к выходу третьего сумматора по модулю два 25 и информационному входу второго регистра сдвига, вторые выходы которого соединены с входами второго дешифратора. выход которого подключен к С-входу девятого триггера и второму входу первого элемента 30 ИЛИ, выход которого соединен с входом обнуления четвертого счетчика, выход переполнения которого подключен к С-входу восьмого триггера, В-вход которого объединен с В-входом девятого триггера и устано ночным входом второго регистра сдвига и подключен к четвертому выходу блока управления, прямой выход восьмого триггера соединен с О-входом девятого триггера,инверсный выход которого подключен к 40 управляющим входам третьего-пятого коммутаторов, входу разрешения второго коммутатора и входу разрешения счета второго счетчика, выход пятого сумматора по модулю два является выходом генератора-анализатора. 20 пятого и первого счетчиков; выход элемента .И Соединен с первым входом шестого сум1784978 М ;вО Ьс,ЬЪ Ю" Соста оляда . Техреж. 4ъ сф едактор Н. К витель В. Аку д М.Морге.нт орре Кравцова Производственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 101 Заказ 4365Тираж Подписное . ВНИИПИ Государственного кбмитета по изобретениям и открытиям при ГКНТ ССС Ъ 113035, Москва, Ж, Раушская наб., 4/5
СмотретьЗаявка
4881407, 11.11.1990
НИЖЕГОРОДСКИЙ НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ПРИБОРОСТРОИТЕЛЬНЫЙ ИНСТИТУТ
АКУЛОВ ВИКТОР ВАСИЛЬЕВИЧ, КВАШИНСКИЙ ЕВГЕНИЙ ЮРЬЕВИЧ
МПК / Метки
МПК: G06F 7/58, H03K 3/84, H03M 13/00, H03M 7/28
Метки: генератор-анализатор, последовательности, псевдослучайной
Опубликовано: 30.12.1992
Код ссылки
<a href="https://patents.su/8-1784978-generator-analizator-psevdosluchajjnojj-posledovatelnosti.html" target="_blank" rel="follow" title="База патентов СССР">Генератор-анализатор псевдослучайной последовательности</a>
Предыдущий патент: Устройство для возведения в квадрат -разрядных двоичных чисел
Следующий патент: Устройство для формирования приоритета запросов
Случайный патент: Детектор частотно-модулированных сигналов