Устройство для коммутации многоадресных сообщений

Номер патента: 1784991

Авторы: Глуховец, Ивченко, Талалаев

ZIP архив

Текст

СОЮЗ СОВЕТСКИХ СОЦИАЛИСТИЧЕСКИ 84991 ЕСПУБЛИК(9)51)5 6 06 Г 15 ИСАНИ ИЗОБР ЕТЕЛЬСТВУ ЕТОРСОМУ С 2.А.Талаличение быст оГОСУДАРСТВЕННОЕ ПАТЕНТНВЕДОМСТВО СССР(56) Авторское свидетельство СССР В 824485, кл. Н 04 0 1981.Ильин В,А. Телеуправление и телеиз мерение, М.: Энергоиздат, 1982, с. 392 рис. 13.22.(54) УСТРОЙСТВО ДЛЯ КОММУТАЦИИ МНОГОАДРЕСНЫХ СООБЦЕНИЙ (57) Изобретение относится к вычислительной технике и может быть использовано на центрах коммутации сетей передачи данных, Целью изобретения является увеличение быстродействия устройства. Устройство Изобретение относится к вычислительной технике и может быть использовано на центрах коммутации (ЦК) сетей передачи данных.Известны устройства коммутации сообщений, которые не позволяют коммутацию многоадресных сообщений.Известны также устройства для анализа адресных посылок, и устройство коммутации многоадресных сообщений. Данным устройствам присущи свойства снижения производительности с увеличением адресной части многоадресного сообщения.Наиболее близким к предлагаемому устройству является устройство, которое содержит декодирующий узел адреса с е адресными выходами, канальные каскады совпадений, узел защиты кодов, выделители тактовых и синхронизирующих импуль. сов, генератор тактовых импульсов и коммутации многоадресных сообщений содержит входной ключ 1, формирователь импульсов 2, блок выделения разРешенных кодов 3, два селектора 4 и 6, блок микропрограммного управления 5, генератор тактовых импульсов 7, блок анализа адресной части водного сообщения 8, декодер 9, е триггеров 10, гп элементов И 11, в ключей 12. Устройство позволяет осуществлять коммутацию многоадресных сообщений с адресом, меньшим чем линейная сумма ад ресов абонентов получателей, эа счет использованных в качестве адресов кодовйхкомбинаций дизьюнктивного кода, что повышает производительность устройства и пропускную способность сети передачи данных в целом. 1 ил. Устройство позволяет комдресных сообщений при ительности, так как проис- быстродействия устройства исла абонентов-получатеого сообщения, вызываюорциональное увеличение многоадресного сообщелинейный узел. мутацию много низкой проиэвод ходитснижение с увеличением лей многоадрес щего прямопроп адресной части ния,Цель изобре действия устройПостаяленна осуществления ных сообщений линейная сумма чателей за счет адресов - кодо тивного кода и триггеров, групп адресной части в тения - уве рства, я цель достигается за счет коммутации многооадресс адресом меньшим чем адресов абонентов-полу- использования в качествевых комбинаций дизьюнквведения ключа, группы еы и) ключей и блока анализа ходного сообщения.1784991 зом 3Ха чертеже представлена Структурная схема устройства.Устройство коммутации многоадресных сообщений содержит входной ключ 1, формирователь импульсов 2, блок выделения разрешенных кодов 3, первый 4, второй б селекторы импульсов, блок 5 микропрограммного управления, генератор 7 тактовых импульсов, блок 8 анализ адресной части , входного сообщения, декодер 9, группу е триггеров 10, гРуппу гП элементов И 11, группу ключей 12, информационный вход устройства 13, груйпу щ выходов устройства 14.Устройство работает следующим обраи - длина кодовой комбинации адресов абонентов, определяемое из соотношения и "о 92 М 1, где М - число абонентов сети,х 3 - ближайшее целоех, Я - количество абонентов-получателей МАС.Использованйе в качестве адресйой части МАС кодовой комбинации ЕГОз кода и применение данного устройства позволяет сократить объем (/) передаваемых Сообще 10 ний, т.к. в известных устройствах обьем адресной части определяется из условияЧп 3.Это обстоятельство и обеспечивает повышение быстродействие устройства по 15 коммутации многоадресных сообщений.Кодовые комбинации многоадресного сообщения (МАС) поступают на информационный 13 вход устройства через открытый вход ключ 1. Поэлементный прием импульсов кодовых комбинаций осуществляет формирователь импульсов 2, Реализация алгоритма работы устройства, задаваемая блоком 5, начинается после приема синхросигнала, подаваемого на вход блока 5 с выхода первого селектора импульсов 4, После . приема и накопления кодовых комбинаций МАС в блоке 3 по сигналу из блока 5 закрывается входной ключ 1, Блок 3 пропускает насвой выход только разрешенные кодовые комбинации, По сигналу из блока 5 они подаются из блока 3 в блок 8. В блоке 8осуществляется последовательная проверка условия логического включения кодовых комбинаций адресов абонентов-получателей центра коммутации в кодовую комбинацию адреса МАС. После проверки в блоке 8 разрешающие сигналы ("1") будуг поданы на первые входы тех элементов И 11, которые ведут к абонентам-получателям с адресами, для которых выполняется условие логического включения. После окончания цикла работы блока 8 по сигналу из блока 5 через соответствующие элементы И 11, открываются соответствующие ключи 12 для выдачи текстовой части сообщения. Одновременно сигнал из блока 5 поступает на третий вход входного ключа 1, открывая его для приема очередного сообщения. По сигналам блока 5 устанавливаются в "0" триггеры 10 и подготавливается к очередному циклу блок 8,Таким образом, обеспечивается высокое быстродействие устройства, так для кодовой комбинации дизьюнктивного кода справедливо соотношение Я пМ,где й - длина кодовых комбинаций дизьюнктивного кода;20 30 ветственно к входу запуска блока 35 40 55 45 50 Формула изобретения Устройство для коммутации многоадресных сообщений, содержащее формирователь импульсов, блок выделения разрешенных кодов, первый и второй селекторы сигналов; декодер, блок микропрограммного управления, генератор тактовых импульсов и с первого по М-й элементы И,где М - число выходных направлений коммутации), причем выход формирователя импульсов подключен к информационным входам первого и второго селекторов сигналов; выходы которых подключены соотмикропрограммного управления и к входу запуска-останова генератора тактовых импульсов, выход которого подключен к входу синхронизации блока микропрограммного управления, первый выход которого подключен к управляющему входу блока выделения разрешенных кодов, о т л и ч а ющ е е с я тем, что, с целью увеличения быстродействия, в него введен ключ; с первого по М-й триггеры, группа из М ключей и блок анализа адресной части входного сообщения, причем информационный вход устройства подключен к информационному входу ключа, выход которого подключен к входу формирователя импульсов, выход блока выделения разрешенных кодов подключен к информационному входу блока анализа адресной части входного сообщения, первый выход которого подключен к . управляющим входам ключей группы, второй выход блока анализа адресной части входного сообщения подключен к входу синхронизации декодера, выходы ключей группы подключены соответственно к выходам с первого по М-й устройства, второй, третий и четвертый выходы блока микропрограммного управления подключены соответственно к первому управляющему входу ключа, к первому и второму управляющим входам блока анализа адрес1784991 Составитель Е. ИвТехред М.Моргента Редактор Н. Кол ректор Л, Л 3 4366, Тираж ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва. Ж, Раушская наб 4/5 роизводственно-издательский комбинат "Патент", г, Ужгород, ул на, 101 нойчасти входного сообщения, пятый выход блока микропрограммного управления подключен к второму управляющему входу . ключа и к первым входам всех элементов И, выходы которых. подключены соответствен но к информационным входам ключей с пер-вого по М-й группы, шестой выход блока микроп рограммного управления подключенк входам синхронизации триггеров с, первой по М-й и к третьему управляащему 10 входу блока анализа адресной части входного сообщения, выходы группы которого подключены соответственно к информационным входам декодера, выходы с первого по М-й которого подключены соответствен но к информационным входам триггеров с первого по М-й, выходы которых подключены соответственно к вторым входам элементов И с первого по М-й, блок анализа адресной части входного сообщения со держит первый и второй ключи, первый и . второй регистры, с первого по К-й элемен.- ты ИЛИ где К - разрядность выделений адресной части входного сообщения), пер- ., вый и второй узлы буферной памяти, с пер вого пд К сумматоры по модулю 2 с первого по К элементы задержки и элементы ИЛИ-НЕ, причем в блоке анализа адресной части входного, сообщения информационный вход блока подключен к 30 информационному входу первого регистра; выход которого подключен к первому выходу блока айализа адресной части входного сообщения, первый управляющий вход которого подключен к управляющим входам первого и второго ключей, выход второго ключа подключен к первым ийформационным входам второго регистра и первого узла буферной памяти, второй управляющий вход блока анализа адресной части входного сообщения подключен к входу чтения второго узла буферной памяти и входам записи-считывания второго регистра и первого.узла буферной памяти, третий управляющий вход блока анализа. адресной части входного сообщения подключей к входу записи-считывания перВОго регистра и к входам установки в "0" второго регистра и первого узла буферной памяти, выходы которого подключены соответственно к информационным входам с второгопо (К+ 1)-й второго регистра, а-й вйход второго регйст.ра (где а = 1, 2, К) подключен к (а + 1)-му информационному входу первого регистра, к первому входу а-го элемента ЙЛИ и к входу а-го элемента задержки, выходы а-го элемента ИЛИ и а-го элемента задержки подклЮчены соответственно к первому и второму информационным входам а-го сумматора по модулю 2, выход которого подключен к а-му входу элемейта ИЛИ-НЕ, выход которого подключен к второму выходу блока анализа адресной части входного сообщения, а-й выход второго узла буферной памяти подключен к второму вхОду а-го элемента ИЛИ и к а-му выходу группы блока анализа адресной. части входного сообщения.

Смотреть

Заявка

4887247, 29.11.1990

ПОЛТАВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНОЕ УЧИЛИЩЕ СВЯЗИ ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА МОСКАЛЕНКО К. С

ИВЧЕНКО ЕВГЕНИЙ ИГОРЕВИЧ, ГЛУХОВЕЦ ЮРИЙ ВИКТОРОВИЧ, ТАЛАЛАЕВ ВЛАДИМИР АФАНАСЬЕВИЧ

МПК / Метки

МПК: G06F 15/16

Метки: коммутации, многоадресных, сообщений

Опубликовано: 30.12.1992

Код ссылки

<a href="https://patents.su/3-1784991-ustrojjstvo-dlya-kommutacii-mnogoadresnykh-soobshhenijj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для коммутации многоадресных сообщений</a>

Похожие патенты