Архив за 1989 год

Страница 1013

Параллельное устройство для умножения в поле галуа gf (2 )

Загрузка...

Номер патента: 1499334

Опубликовано: 07.08.1989

Авторы: Бузин, Георгиева, Додунеков, Зиновьев, Зяблов, Манев, Михайлов, Попов, Савельев, Стойнов

МПК: G06F 7/49

Метки: галуа, параллельное, поле, умножения

...И ис выходами 72 и 4 сумматоров 3-5-1,3-7-1, входы сумматора 3-7-3 соединены соответственно с выходами 6,11,16,32,35,37,39,44,49,52,57,63 и 64элементов И и с выходами 73 и 74сумматоров 3-7-2,. 3-7-1, входы сумматора 3-8 соединены соответственно с выходами 8,9,19,23,24,25,30,36,38,41,44,46,48,52,58,61,64 и 65 эле-ментов И и с выходом 73 сумматора3-7-2, вторые входы элементов И блоков 1-1, 1-21-8 ключей соединены с соответствующими входами множителя В(х), выходы групп сумматоровявляются выходами С(х) устроиства,Устройство работает следующим образом,Множимое А(х) и множитель В(х), как и в известном устройстве, представляются в виде выраженийй- л-А(х)=, а;х и В(х)=, Ь х, (1);-о :оВ данном случае а; и Ь равно двоичной 1 или О. Величину...

Накапливающий сумматор

Загрузка...

Номер патента: 1499335

Опубликовано: 07.08.1989

Авторы: Ибенскис, Янкунас

МПК: G06F 7/50, G06F 7/68

Метки: накапливающий, сумматор

...состояние счетчика 7 и выдаетна первом выходе сигнал с уровнем логической единицы. В блоке 9 этот сигнал логической единицы инвертируется элементом НЕ 14, блокирует элемент И 15. Таким .образом, с приходомсигнала на тактовый вход блока 9 втриггер 12 записывается сигнал суровнем логического нуля,Во время других тактов цикла дешифратор 6 на первом выходе выдаетсигнал с уровнем логического нуля,Элементом НЕ 14 сигнал инвертируется, Полученный на выходе элемента НЕ14 сигнал с уровнем логической единицы пропускает через элемент И 15 сигнал с выхода триггера 11 на информационный вход триггера 12.Таким образом, с помощью дешифратора 6 и блока 9 на вход переносасумматора 1 подается сигнал логического нуля в начальном такте циклаи логический...

Одноразрядный кзначный сумматор

Загрузка...

Номер патента: 1499336

Опубликовано: 07.08.1989

Автор: Журкин

МПК: G06F 7/50

Метки: кзначный, одноразрядный, сумматор

...детектор, причем вход первого порогового детектора соединен с первой группой входов сумматора, объединенных по схеме токовогосуммирования, выход первого порогово -го детектора соединен с входом первого токового .отражателя, выход которого соединен с выходом переноса сумматора, вход второго токового отражателя соединен с второй группой входов сумматора, объединенных по схеметокового суммирования, выход второготокового отражателя соединен с входомтретьего токового отражателя, выходкоторого соединен с выходом суммысумматора, о т л и ч а ю щ и й с ятем, что, с целью расширения областиприменения эа счет представления результата по модулю, значение которого меньше значения максимально возможной суммы входных сигналов, в него введены второй,...

Устройство для формирования функций двух переменных

Загрузка...

Номер патента: 1499337

Опубликовано: 07.08.1989

Авторы: Мишуровский, Мурашов, Степанов

МПК: G06F 17/17, G06F 7/544

Метки: двух, переменных, формирования, функций

...блока 5памяти, соответствующих значениями, Р 1, 11, 12 для выбранного квадрата аппроксимации. Через коммутатор 8на выход устройства выдается либозначение 11 с третьего информационного выхода блока 5 памяти, либо значение 12 с четвертого информационного выхода блока 5 памяти, в зависимости от значения управляющего сигнала,вырабатываемого схемой 7 сравнения.Значение управляющего сигнала зависит от номера точки в квадрате аппроксимации и заданных для этого квадрата значений и и Р 1,Первый вход схемы сравнения соединен с выходом блока 6 постоянной памяти, в ячейках которого для каждойточки квадрата аппроксимации для каждого из М направлений хранятся числапредставляющие долю площадиквадрата аппроксимации, заполняемогояркостью 11 при...

Устройство для возведения в степень

Загрузка...

Номер патента: 1499338

Опубликовано: 07.08.1989

Авторы: Домбровский, Дуда, Опаец

МПК: G06F 7/552

Метки: возведения, степень

...элемента ИЛИ 19 проходит через элемент 23 задержки,вследствие чего на выходе элемента И12 возникает единичный сигнал.Далее устройство работает аналогично описанному.В случае, если значение К = К равно нулю, то на выходе элементаИЛИ 20 возникает нулевой сигнал ипроцесс вычисления прекращается, 50В результате в сумматоре 4 будетзначение х 2 , где К - первоначаль"кное значение, записанное в счетчи"ке 2.В случае возведения в геометрически возрастающую степень числа х, заданного последовательным позиционнымкодом и поступающего на информационный вход 28, на шине 30 задания. режима работы дочжсц быть едицичцый, аца входах 29 и 31 устройства цулевые сигналы, При этом регистр 3 сдвига, сумматор 4 и счетчик 1 свободны,а в счетчике 2 записано...

Устройство для вычисления квадратного корня

Загрузка...

Номер патента: 1499339

Опубликовано: 07.08.1989

Авторы: Аринштейн, Переверзев, Прянишников

МПК: G06F 7/552

Метки: вычисления, квадратного, корня

...делителяЕ через мультиплексор 7 поступает навходы одной группы умножителя 4. Навходы второй группы умножителя 4 поступает код У; с выходов регистра 5последовательного приближения, который одновременно является выходнымкодов устройства. На выходе умножителя 4 образуется код произведенияЕ У,который постугает на входывторой группы схемы 3 сравнения кодов. На входы первой группы схемы 3сравнения кодов поступает код делимого Х с выходов регистра 1, На выходе схемы 3 сравнения кодов появляется сигнал логической единицы втом случае, когда код произведенияЕ У; меньше или равен коду делимо-,го Х, Сигнал с выхода схемы 3 сравнения кодов поступает на первый входрегистра 5 последовательного приближения, на вто рой вход которо го подается тактовая...

Генератор псевдослучайных чисел

Загрузка...

Номер патента: 1499340

Опубликовано: 07.08.1989

Авторы: Евтихиев, Карташов, Литвинов, Смолин

МПК: G06F 7/58

Метки: генератор, псевдослучайных«, чисел

...1 осуществляет его сумин вание с содержимым второго регист 8. Получающееся в результарования (2 п+1)-разрядное чСоставитель Г.Филаретатилло Техред А.Кравчук Корректор М. Мак симишинец ор Л. аказ 4624/47 Тираж 668НИИПИ Государственного комитета по изобретени113035, Москва, Ж, Раушская дписное и открытиям при б., д. 4/5 ственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,о 3 14993пает на умножитель 2, умножается нап-разрядное псевдослучайное числоУполученное на предыдущем такте работы генератора и хранящееся в первомрегистре 7,5Через время, достаточное для суммирования и умножения, синхронизатор6 снимает сигнал с первого выхода иподает сигнал на второй выход, кото Орый разрешает прохождение через первый блок элементов И 3...

Умножитель частоты

Загрузка...

Номер патента: 1499341

Опубликовано: 07.08.1989

Авторы: Лебедев, Люкакин, Попов

МПК: G06F 7/68

Метки: умножитель, частоты

...в состояние О импульс с выхода его старшего разряда поступает на выход умножителя частоты и на элемент 7 задержки. Затем цикл преобразования повторяется,Процесс преобразования в данном умножителе частоты поясняется временными диаграммами (фиг.2). Причем на фиг,2 а показан процесс преобразо" вания кода Б в частоту, выполняемотго на основе счетчика 5. На фиг,2 б и в соответственно показаны выходная импульсная последовательность Р без коррекции и откорректированная ймнульсная последовательность Р. Таким образом, придавая определен 5 14 дения в блок 16 памяти соответствующих значений поправок М) можно обеспечить линеаризацию характеристики преобразования последнего на основе метода кусочно-ступенчатой аппроксимации. Умножитель...

Многоканальное устройство для подключения абонентов к общим магистралям

Загрузка...

Номер патента: 1499342

Опубликовано: 07.08.1989

Авторы: Богатырев, Иванов, Щеглов

МПК: G06F 13/36, G06F 9/50

Метки: абонентов, магистралям, многоканальное, общим, подключения

...абонентможет при наличии высокого потенциала на управляющем выходе 40 снятиязапроса канала, Это позволяет повысить помехоустойчивость устройства,так как два следующих друг за другомсигнала опроса не могут отстоятьдруг от друга менее чем на 1,5 ь , 15э.кфгде- это время задержки цепи:элемент ИЛИ 21, элемент 13 задержки,элемент И 15, элемент О задержки,элемент И 14, элемент ИЛИ 32. Времязадержки элементов 11 и 12 задержки 20равно между собой и не меньше, чем1,5 чь , т,е, снять сигнал запросаканал может либо не меньше, чем за1,5 ,до прихода сигнала опроса,либо не меньше, чем 3 ь , после 25прихода сигнала опроса, т,е. не меньше, чем 1,5 , , после прохождениясигнала опроса через канал. При снятии сигнала запроса, если обмен производится...

Многоканальное устройство для подключения абонентов к общей магистрали

Загрузка...

Номер патента: 1499343

Опубликовано: 07.08.1989

Авторы: Богатырев, Иванов, Щеглов

МПК: G06F 13/36, G06F 9/50

Метки: абонентов, магистрали, многоканальное, общей, подключения

...20и нет высокого потенциала на входе31 устройства - на выходе элементаИЛИ 16 поддерживается низкий потенциал и сигнал опроса проходит с выхода элемента ИЛИ 17 через элементИ 8, элемент ИЛИ 15 на выход 32 устройства. Когда содержимое счетчикастановится равным нулю, появляетсявысокий потенциал на выходе элементаИЛИ-НЕ 20, на выходе элемента ИЛИ 16и импульс опроса с выхода элементаИЛИ 17 проходит через элемент И 9,проходит в следующий канал, заносяпри этом в счетчик 19 канала значение с Р входов 27 управления сигналом опроса. Работа устройства по прерыванию длинного обмена абонентом, выставляющим запрос для короткого обмена.При появлении сигнала запроса на входе 25 запроса канала для короткого обмена через элемент НЕ 23 высокий потенциал...

Многоканальное устройство приоритета

Загрузка...

Номер патента: 1499344

Опубликовано: 07.08.1989

Авторы: Богатырев, Иванов, Щеглов

МПК: G06F 9/50

Метки: многоканальное, приоритета

...22и 23 устройства выбранного канала,информация поступает на (1+1)-е информационные выходы 19 выбранного канала (через канал информацию не пропускает низкий потенциал на первомвыходе триггера 5)После того, какна (1+1)-х информационных выходах 20канала, захватившего магистраль -последнее информационное слово, абонент этого канала снимает сигнал запроса, появляется низкий потенциална выходе 18 подтверждения захватамагистрали этого канала, одновибратор 15 последнего вырабатывает импульс, который в качестве сигнала опроса проходит через элемент ИЛИ 16на второй выход 25 устройства канала,закончившего обмен, возобновляя опрос каналов. Формула изобретения Многоканальное устройство приоритета, содержащее элемент НЕ, одно- вибратор, элемент ИЛИ...

Устройство для выделения единиц из позиционного кода

Загрузка...

Номер патента: 1499345

Опубликовано: 07.08.1989

Автор: Грачев

МПК: G06F 7/00

Метки: выделения, единиц, кода, позиционного

...подаваемымна вход 6.Элементы И 10, выходы 18 и 11 ивходы 3 и 12 служат для наращиванияразрядности устройства. формула изобретения,15 Устройство для выделения единиц из позиционного кода, содержащее регистр, две группы элементов И,группу элементов ИЛИ, причем группа выходов элементов И первой группы является группой выходов старших разрядовгруппы единиц устройства, инверсныйвыход каждого -го разряда регистраЯ = п1, п - число разрядов регистра)соединен с первым входом( - 1)-го элемента И второй группы,первый вход последнего элемента И второй группы соединен с входом логической единицы устройства,единичный выход каждого разряда регистра соединен с вторым входом одноименного элемента И второй группы, единичные входы разрядов регистра...

Сигнатурный анализатор

Загрузка...

Номер патента: 1499346

Опубликовано: 07.08.1989

Авторы: Воротников, Домакеев, Трубецкой

МПК: G06F 11/25

Метки: анализатор, сигнатурный

...сигнатура определяется не только конеч 4ным состоянием регистра 5 сдвига, но и конечным состоянием счетчика 1. Данный режим работы позволяет распознавать четные ошибки в различных каналах, так как за один цикл работы анализатор просматривает всевозможные комбинации контролируемых каналов, что уменьшает эффект маскирования ошибок в одновременно контролируемых каналах, В этом режиме работы количество исходных состояний сигнатуры+ б ного анализатора составляет 2" что позволяет производить перенастройку сигнатурного анализатора,Вход синхронизации С сигнатурмого анализатора подключают к цепи сиихронизации контролируемого объекта, Информационные входы 0 сигнатурного анализатора подключают к контрольным точкам объекта, Выходы 0 и Р...

Устройство для контроля дискретных сигналов

Загрузка...

Номер патента: 1499347

Опубликовано: 07.08.1989

Авторы: Косинов, Куценко, Стахова

МПК: G06F 11/00

Метки: дискретных, сигналов

...11. Шифратор 11 формируеткод линии, на которой произошлоизменение уровня входного сигнала,Импульсы с элементов И О поступаюттакже на элемент ИЛИ 13, единичноезначение на выходе которого свиде-.тельствует об изменении логическогозначения сигнала на одном из контро 4лируемых входов 3 и необходимости увеличения на единицу значения адреса блока 14 Формирования адреса.По сформированному адресу код с выхода шифратора 1 1 записывается в блок 12 памяти при наличии разрешающего сигнала на входе записи с выхода элемента 15 задержки, длительность которого определяется длительностями задержек шифратора 11 и блока 14.Считывание из блока 12 памяти записанной информации с целью ее последующего анализа происходит при наличии сигнала "Считывание"...

Формирователь сигнатур

Загрузка...

Номер патента: 1499348

Опубликовано: 07.08.1989

Авторы: Алумян, Папян

МПК: G06F 11/25

Метки: сигнатур, формирователь

...и т,д. до заполнения всех адресов блока памяти.Затем начинается сжатие тестовыхпоследовательностей, для чего по входу 8 подается тактовый сигнал, вызывающий переполнение счетчика 1,который устанавливает счетчик в нулевоесостояние, по входу 6 подается сигнал, по которому ранее записаннаяинформация с нулевого адреса блокапамяти переписывается в Э-триггер.По входу 7 подается сигнал, с помощьюкоторого по нулевому адресу памятизаписывается информация, полученная 4суммированием по модулю два информации, считанной с нулевого адреса, с (и+1)-м битом обрабатываемой тестовой последовательности. После этого на информационный вход 9 подается (и+2)-й бит, по входам 8,6 и 7 подаются поочередно сигналы, по которым по первому адресу...

Сигнатурный анализатор

Загрузка...

Номер патента: 1499349

Опубликовано: 07.08.1989

Автор: Неженцев

МПК: G06F 11/25

Метки: анализатор, сигнатурный

...Я(х) = О, где Я(х) - остаток от деления входного двоичного полинома на порождающий полином регистра с обратной связью. При этом в случае выбора в качестве порождающих полиномов Формирователей сигнатур ряда взаимно простых полиномов диагностические возможности анализатора эквивалентны делению на полином степенигде о - число вэаимнопростых полифномов;ш - степень одного полинома.На Фиг.2 представлена таблица, иллюстрирующая идентификацию полиномов ошибки 7 степени 3 формирователями 3 степени с порождающими поли 3+ + 1, з+ х+ 1,хз+1 Для однозначного соответствия набора полиномов степени ш полиному степени п требуется, чтобы выполнялось соотношениеГ и 1 с=1 УГ - - 1 +1, ш где Е - число Формирователей сигнатур степени ш.Однако устройство,...

Устройство для анализа состояний логических схем

Загрузка...

Номер патента: 1499350

Опубликовано: 07.08.1989

Авторы: Бобичев, Борщевич, Морщинин, Филимонов

МПК: G06F 11/07, G06F 11/30

Метки: анализа, логических, состояний, схем

...элемент И 2 первой группы, на втором входе которого также установлена ло гическая единица, на вход записи первого триггера 4 второй группы, и этот триггер переключается в единицу, если произошло событие первого уровня в точках "1" и "2", подключенных к входам 1.1 и 1.2 первого канапа устройства. Так как на первом входе первого элемента И 3 второй группы присутствует сигнал логической единицы, то тактовый импульс поступает 25 на счетный вход первого счетчика 5 и в последний записывается информация о том что событие Я произош 1Уло в первом канале.Логическая единица с выхода первого триггера 4 второй группы поступает на третий вход элемента И 2 пер. вой группы второго канала и является сигналом разрешения работы второ- ., му каналу...

Устройство для контроля арифметических операций по модулю

Загрузка...

Номер патента: 1499351

Опубликовано: 07.08.1989

Авторы: Абаджян, Каграманов, Мовсесян, Оганесян, Топчян

МПК: G06F 11/10

Метки: арифметических, модулю, операций

...вычитания устройства осуществляется инвертирование второго операнда на сумматорах по модулю два группы 3. Одновременно первый коммутатор 8 инвертирует остаток по модулю три второго операнда.С помощью сумматора 7 по модулю дна на выходе 12 устройства формируется сигнал четности количества единиц в обоих операндах,Устройство позволяет .контролировать операции над двоичньии и дноично-десятич иьинчислами, задаваемьии в кодах 8, 4, 2 и 1 .формула изобретенияУстройство для контроля арифметических операций по модулю, содержащее дна дешифратора, десять элементов ИЛИ, сумматор по модулю два и сумматор по модулю три, причем группа информационных входов первого дешифратора является группой входов первого операнда устройства, группы выходов первого...

Устройство для проверки работоспособности блоков эвм

Загрузка...

Номер патента: 1499352

Опубликовано: 07.08.1989

Авторы: Варго, Горкер, Дворников, Ткаченко, Ульянов

МПК: G06F 11/22

Метки: блоков, проверки, работоспособности, эвм

...из общей системной магистрали 4 в оперативное запоминающее устройство, размещенное в эталонном блоке 17 центрального процессорного устройства, не поступает, так как формирователь 36 находится в третьем состоянии (отключен по входам "Выбор кристалла"), Проверяемый блок центрального процессорного устройства, подключенный через соединитель 1 6 к общей системной магистрали 4, организует все виды обмена с периферийными блоками 1 -3. Дальнейшая проверка испытуемого блока центрального процессорного устройства осуществляется обычным образом с использованием стандартного программного обеспечения.При проверке блоков периферийных устройств работа устройства происходит следующим образом . При проверке периферийного устройства, идентичного...

Устройство для формирования информации о полноте тестирования программ

Загрузка...

Номер патента: 1499353

Опубликовано: 07.08.1989

Автор: Галкин

МПК: G06F 11/28

Метки: информации, полноте, программ, тестирования, формирования

...инструментальной ЭВМ 9. Ячейки блока 3 памяти работают как счетчики числа обращений процессора 1 О к ячейке сэтим же адресом блока 1 памяти. Затем запускается тестируемая программа, при этом в цикле обращения к блоку 11 памяти на интерфейс 1 2 выставляется определенный адрес, которыйпоступает на входы первого регистраи через коммутатор на вход адресаблока 3 памяти. Сигнал Чтение" синтерфейса поступает в одновибратор6, который формирует импульс необходимой длительности для выполнения операции чтения на блок 6 памяти. Содержимое ячейки блока 3 памяти, считанное по поступившему адресу, поступает на первый вход сумматора 5, гдек нему прибавляется "1 ", постоянноподаваемая на второй вход сумматора 5.Во время выполнения операции...

Устройство для адресации блоков памяти

Загрузка...

Номер патента: 1499354

Опубликовано: 07.08.1989

Автор: Мазуров

МПК: G06F 12/00

Метки: адресации, блоков, памяти

...управления основной памятью .Целью:изобретения является повы 5 шение быстродействия и расширение функциональных возможностей за счет использования сигнализации при обращении к отключенным блокам памяти.На фиг. 1 показана функциональная схема устройства, на фиг . 2 - схема реализации преобразователя математического адреса в условный (дляп 3); на фиг. 3 - таблица, поясняющая его работу. После упрощения выражения прини%ших номеров и непрерывно изменяется от первого до и-го номера блоков,Для примера рассмотрено три блока памяти. Их математические номера 12 и 3. В двоичном коде это 01, 10, 11, Если один из блоков отключен (не имеет значения какой), то математический адрес может быть 1(01), 2(10), При.этом, если осуществляется обращение к...

Запоминающее устройство с параллельным произвольным доступом к строкам и окнам данных

Загрузка...

Номер патента: 1499355

Опубликовано: 07.08.1989

Авторы: Каверзнев, Метлицкий

МПК: G06F 12/00

Метки: данных, доступом, запоминающее, окнам, параллельным, произвольным, строкам

...14 - Фрагмент устройства, содержащий схемы блока деления 45на группы, первого и второго блоковмультиплексоров и блока памяти.Устройство содержит блок 1 памяти, блок 2 входных данных, блок 3выходных данных, блок 4 управлен, 50блок 5 модийикации адреса, блок 6 деления на группы, первый 7 и второй 8блоки мультиплексоров.Блок 6 деления на группы содержит (фиг. 2) первый преобразователь 9кодов, первый узел 10 мультиплексоров, второй преобразователь 11 кодов,второй узел 12 мультиплексоров и третий узел 13 мультиплексоров. 4Блок 4 управления содержит (фиг.3).первый преобразователь 14 кодов,группу сумматоров 15 по модулю два,второй преобразователь 16 кодов иузел 17 мультиплексоров.Блок 5 модификации адреса содержит(фиг. 13) с первого по...

Устройство для сопряжения центральной магистрали с периферийными магистралями

Загрузка...

Номер патента: 1499356

Опубликовано: 07.08.1989

Авторы: Андреасян, Золотаренко, Командиров, Краснопольский, Красный, Рудица

МПК: G06F 13/00

Метки: магистрали, магистралями, периферийными, сопряжения, центральной

...блоком 7 либо на выход 23, либо на выход 24 в зависимости от наличия инициативных сигналов на магистралях 2 или 3,Блок 6 работает следующим образом.о Сигнал с выхода 14 блока 5 поступает на информационный вход триггера 33, на вход синхронизации которого подается сигнал с выхода синхронизации блока 8, Сигнал разрешения прерывания с шины центральной магистрали 1 поступает на вход 1 9 элемента НЕ 32, а затем усилинается через элемент И 34 и поступает на выход 21 или через элемент И 35 поступает на выход 22 в зависимости от состояния триггера 33.Блок 7 захвата магистрали работает следующим образом. На информационный вход триггера 39 поступает сигнал с выхода 1 5 блока 5 . Сигнал разрешения на захват магистрали с выхода центральной...

Устройство для сопряжения микрокалькулятора с магнитофоном

Загрузка...

Номер патента: 1499357

Опубликовано: 07.08.1989

Автор: Запорожец

МПК: G06F 13/00

Метки: магнитофоном, микрокалькулятора, сопряжения

...динен с информационным входом первого регистра сдвига, вход синхронизации которого и выход соединенысоответственно с перным ныходом генератора тактовых импульсов и с ин 3 1499Изобретение относится к вычислительной технике и может быть использовано в быту для подключения микрокалькуляторов различных типов к бытовым кассетным магнитофонам .Целью изобретения является расширение функциональных возможностей засчет обеспечения хранения программмикрокалькулятора на магнитной ленте.На чертеже представлена структурная схема устройства,Устройство содержит клавиатуру 1,шифратор 2, первый регистр 3 сдвига,модулятор 4, генератор синхроимпульсов 5, генератор 6 тактовых импульсов, входной усилитель 7, демодуля"тор 6, синхронизатор 9, второйрегистр...

Устройство для сопряжения абонента с каналом связи

Загрузка...

Номер патента: 1499358

Опубликовано: 07.08.1989

Авторы: Булахов, Гнедовский, Подзолов, Тимонькин, Ткаченко, Харченко, Хлебников, Ярмонов

МПК: G06F 13/00

Метки: абонента, каналом, связи, сопряжения

...которая записывается втриггер 11. Если на регистр 1 принята вторая маркерная кодограмма,то в единичное: состояние устанавливается триггер 12,После запуска распределителя 47на его выходах формируется сигналразрешения сдвига и серия импульсовсинхронизации сдвига, поступающие насоответствующие входы регистра 2,а также серия импульсов сопровожде Ония передаваемой в канал связи информации, поступающая на выход 52,1устройства во время передачи последовательным кодом кодограммы изрегистра 2 на выход 52.2 устройства. В случае переполнения счетчика 9 времени в устройстве формируется сигнал ошибки приема, который фиксируется в 4-м разряде регистра 5. В этом случае, как и при фиксации любой другой ошибки, через элемент ИЛИ 32 запускается...

Устройство для сопряжения источника и приемника информации

Загрузка...

Номер патента: 1499359

Опубликовано: 07.08.1989

Авторы: Собкевич, Шелестов

МПК: G06F 13/00

Метки: информации, источника, приемника, сопряжения

...выработку сигнала выборки накопителя 3 . Возврат триггера 1 О в исходное состояние происходит по следующему заднему фронту синхросерии генератора 22. До этого момента запросы на запись и считывание не обрабатываются. После установки триггера 5 производится также инкрементирование счетчика 9 адреса записи. Схема 1 9 сравнения формирует сигнал неравенства содержимого счетчиков 9 и 21 . Этот сигнал поступает на входы элементов И-НЕ 17 и 18, и элемент И-НЕ 18 снимает блокирующий сигнал с входа триггера 6. Вследствие этого по очередному переднему фронту синхросерии генератора 22 происходит взведение триггера 6 и запускается цикл считывания из накопителя 3. Отличиеот цикла записи состоит в данном случае в том, что не происходит...

Устройство для сопряжения двух эвм

Загрузка...

Номер патента: 1499360

Опубликовано: 07.08.1989

Авторы: Евтушенко, Кухарь, Потапенко, Соколов

МПК: G06F 13/00

Метки: двух, сопряжения, эвм

...операции загрузки адреса,только за счет приращения значенияадреса в предыдущем цикле. Процессызаписи последующих .информационныхслов осуществляются аналогичным образом,Чтение информации спецпроцессоромосуществляется следующим образом:реализуется запись начального адресааналогично рассмотренной первой фазеобмена.Вторая фаза начинается с моментаподачи спецпроцессором сигнала высокого уровня на вход ЭО, При этом сигнал низкого уровня (активного) стретьего выхода коммутатора 17 черезэлемент НЕ 16 обеспечивает такой режим работы блока 3, при котором информация с магистрали 21 транслируется на входы-выходы 24Одновременносигнал низкого уровня с третьего выхода коммутатора 17 через элементИ-НЕ 12 обеспечивает условия формирования сигнала...

Устройство для сопряжения сегментов общей линии связи локальной сети

Загрузка...

Номер патента: 1499361

Опубликовано: 07.08.1989

Авторы: Алмаев, Барановский, Ващилин, Волков, Смоленская

МПК: G06F 13/10

Метки: линии, локальной, общей, связи, сегментов, сети, сопряжения

...8, что приводит к появлению на линии 17 сигнала запрещения работы коммутатора, по которому прекращается передача информационной последовательности с выхода коммутатора 6 по линии 1 4 на входы канальных передатчиков 9. С другого выхода блока 8 сигнал "Запрещение передачи сигнала столкновения" поступает по линии 18, на вход канального передатчика 9, На остальных выходах блока 8 присутствуют сигналы, поступающие по линиям 8-18 я и разрешающие выдачу сигналов "Столкновение" через линии 19-19 я соответственно в сегменты 2,- 2.Третий режим работы устройства 1 рассмотрим на примере передачи ин- формационной последовательности из сегмента 2, общей линии связи в остальные сегменты при возникновении6 14ситуации "Столкновение" в сегменте2общей...

Устройство для сопряжения абонентских станций многосегментной локальной сети

Загрузка...

Номер патента: 1499362

Опубликовано: 07.08.1989

Авторы: Алмаев, Барановский, Ващилин, Волков, Смоленская

МПК: G06F 13/10

Метки: абонентских, локальной, многосегментной, сети, сопряжения, станций

...4 и блоков соответствующих сегментов 3-3 .Второй режим работы устройства 1 рассмотрим на примере передачи информационной последовательности иэ первого сегмента в остальные сопряженные сегменты при возникновении в первом сегменте ситуации "Столкновение". Передача информационной последовательности из первого сегмента в остальйые сопряженные сегменты происходит в той же последовательности, как и при первом режиме работы. При возникновении ситуации "Столкновение" в первом сегменте блок 2, вырабатывает сигнал "Столкновение", который по линии 21, и ос тупа е т на вход и рием ника 101, который вырабатывает сигнал, посту 1 пающий по линии 22, на вход дешифра- тора 11, что приводит к установке на выходе блока управления передачей сигнала...

Шинный формирователь

Загрузка...

Номер патента: 1499363

Опубликовано: 07.08.1989

Автор: Ефимочкин

МПК: G06F 13/36

Метки: формирователь, шинный

...к вычислительной технике и может быть исполь" зовано в качестве двунаправленного шинного формирователя в вычислитель 5 ных системах и комплексах.Целью изобретения является повышение достоверности работы.На чертеже представлена схема шинного формирователя. 1 Оформирователь содержит второй резистор 1, элемент ИЛИ 2, элемент И 3, первый резистор 4, элемент И 5, элемент ИЛИ 6. На чертеже обозначены первая 7 и вторая 8 магистрали. 15Передача сигнала с второй магистрали 8 происходит через элемент ИЛИ 2 и резистор 4, передача сигнала с первой магистрали 7 - через элемент И 3 и резистор 1 . Резисторы 1 и 4 20 предназначены для исключения ложного срабатывания при изменении сигналов на входах формирователя.Формирователь работает следующим...