Патенты опубликованные 23.09.1988

Страница 13

Устройство для умножения

Загрузка...

Номер патента: 1425658

Опубликовано: 23.09.1988

Автор: Макаров

МПК: G06F 7/52

Метки: умножения

...код если на входе Ч присутствует единичный сигнал. На выходе сумматора 15 формируется либо сумма, либо разность кода .с регистра 16 и входного кода, которая тактовым сигналом на входе С записывается в регистр 16. Так как Б больше, чем и,на старшие М-и разрядов сумматора 15поступает старший знаковый разрядкода с выхода элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 14. При подаче на вход К импульсного сигнала регистр 16 зануляется ность сумматора 18 равна ш, при этомесли кш, то на вход второго числасхемы 7 сравнения подаются только, 1425658Устройство работает следующимобразом,На входы 8-10 подаются коды числителя а множителя, множимого А и знаменателя Ь множителя, а на вход 12тактовые импульсь 1 с периодом T . После включения устройства на вход...

Устройство для умножения

Загрузка...

Номер патента: 1425659

Опубликовано: 23.09.1988

Авторы: Боборыкин, Вышинский, Тихонов, Фесенко

МПК: G06F 7/52

Метки: умножения

...Ь сомножителя В 1.На выходе элементов И 92-9.(п)формируются старшие разряды различных 40 по весу разрядов частичных произведе- ний аЬ,аЬ . аь -с, 1, а,ь-ы ) На сумматорах 21.1-21. они суммируются соответственно со значениями промежуточной суммы частичньд произведений и результат записывается во вторые триггеры 36.и 42 переносов и сумм распределительньк ячеек 12.1- 12.1.По синхросигналу с (1+1)-го такта в младший разряд регистра 14 и в первый триггер 15 записывается значение.разряда Ь (,)сомножителя В 1, в каждый следующий до (д+1)-го разряда регистра 14 сдвигается значение поступивших в предыдущих тактах раз-. рядов сомножителя В 1, в Я+1)-й разряд регистра 14 сдвигается значение разряда Ья сомножителя В 1. 59 8ся на сумматоре 19 со...

Устройство для деления

Загрузка...

Номер патента: 1425660

Опубликовано: 23.09.1988

Авторы: Золотовский, Коробков, Соловьева

МПК: G06F 7/52

Метки: деления

...образом(таблица).Т,е. выбранные К разрядов периодически повторяются на выходахмультиплексора 7, начиная со старшихразрядов, Сигналы с выходов мультиплексора 7 через группу элементов ИСКЛЮЧАЮЦЕЕ ИЛИ 8 поступают навходы сумматора 6 и мультиплексора 9.Элементы ИСКЛЮЧАЮЦЕЕ ИЛИ 8 управляются элементом ИЛИ 10, Если старшиеразряды сумматора 3 не равны нулю,элементы ИСКЛЮЧАЮЦЕЕ ИЛИ 8 инвертируют значения выходов мультиплексора 7, Если значения старших разрядовсумматора 3 равны нулю, на выходахэлементов ИСКЛЮЧАЮЦЕЕ ИЛИ 8 формиуются нули. Мультиплексор 9 выбирает К младших разрядов слова на выходах элементов 8, Во всех старшихразрядах генерируют нули, С выхода11 считывается частное от деления, свыхода 2 - остаток,Устройства работает...

Устройство для вычисления тригонометрических функций с плавающей запятой

Загрузка...

Номер патента: 1425661

Опубликовано: 23.09.1988

Авторы: Золотовский, Коробков, Семерникова

МПК: G06F 7/548

Метки: вычисления, запятой, плавающей, тригонометрических, функций

...в третий выходной регистр 24. С выходов 25-28 считывается результат.Пусть теперь -7) П -16. В этом случае потребуется три цикла. Цикл 1. Первый коммутатор 7 выбиРдрает рх2 1, второй коммутаторбх14 выбирает - р х 2 . В умножи2.5 теле 17 формируется произведение1 й фяких 2. , которое помещается впервый регистр блока 16 регистров.Цикл 2. Первый коммутатор 7 выбирает Р х, Второй коммутатор 14 вы 1 йобирает 2 ф 4 х 2 , и начинается их перемножение. За время пере,множения третий коммутатор 15 выбира 115 ет 1,0, из блока 16 регистров вы 11бирается -- с х 2 и они вычи 2Фтаются. Полученная разность с выходапервого сумматора 18 записывается20 в первый выходной регистр 20, Сфори иьмированное произведение -1- с х 22записывается в первый...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 1425662

Опубликовано: 23.09.1988

Авторы: Андреев, Леухин

МПК: G06F 7/552

Метки: извлечения, квадратного, корня

...из двух старших Разрядов подкоренного выражения после его загрузки в регистр 3 имеется единица, переключения ТК-триггера 12 по спаду импульса запуска не происходит, а сам импульс запуска после появления высокого уровня сигнала на выходе первого элемента ИЛИ 4 про ходит через элемент И 15 и своим спадом запускает первый формирователь 16 одиночных импульсов, вырабатываемый которым импульс, пройдя через пятый элемент ИЛИ 17, устанавливает КЯ-триггер 2 и запускает регистр 19 последовательных приближений на цикл работы, в котором осуществляется непосредственно извлечение квадратного корня, но уже неЭ 5 из исходного аргумента, я из числа, равного произведению исходного аргумента ня коэффициент 4, где щ - число пяр сдвигов исходного...

Устройство для извлечения квадратного корня из суммы квадратов

Загрузка...

Номер патента: 1425663

Опубликовано: 23.09.1988

Автор: Миронов

МПК: G06F 7/552

Метки: извлечения, квадратного, квадратов, корня, суммы

...выходах которых вырабатываютсясоответственно величиныа =тех 1 х(; у)1;, ь =алп (1 х; у)1А = (х + уг)Величины а и 1/2 Ь с выходов соответственно блоков 3 и 4 поступают на первый и второй информационные входы первой группы входов коммутатора 7, который соединяет первую группу входов со своими выходами по сигналу, б поступающему на управляющий вход -с второго выхода распределителя 9 импульсов, В сумматоре 8 вырабатывается величина 1Е = а + -Ь начальногооприближения результата Е= ххз е у .После вычисления начального приближения Е, начинается итерационный процесс уточнения результата в соответствии с формулой Герона (1),Для этого на пятом и третьем выходах распределителя 9 импульсов вырабатываются серии сигналов. Коли.чество сигналов в серии...

Устройство для извлечения квадратного корня из суммы квадратов двух чисел

Загрузка...

Номер патента: 1425664

Опубликовано: 23.09.1988

Авторы: Панкрушин, Степанов

МПК: G06F 7/552

Метки: двух, извлечения, квадратного, квадратов, корня, суммы, чисел

...для извлечения корня из суммы квадратов двух чисел содержит схему 1 сравнения, коммутаторы 2 и 3, блок 4 памяти, первый дели,тель 5 первый 6 и второй 7 умножи,тели, сумматор 8, третий умножи ;тель 9, второй делитель 10, четвертый умножитель 11, вычитатель 12.Работа устройства основана на истользовании алгоритма приближенного2 220 вычисления А + В и заключается в замене Аункции суммирование результата С и числа А в сумматоре 8. В делителе 1 О производится деление результата С на С+А. В умножителе 11 производится переСмножение результатов -- и С ф . В выС+Ачитателе 12 производится вычитание результата А+С и --с выхода коА+Сторого считывается результат.Формула и з о б р е т е н и яУстройство для извлечения квадратного корня из суммы...

Цифровой логарифмический преобразователь

Загрузка...

Номер патента: 1425665

Опубликовано: 23.09.1988

Автор: Миронов

МПК: G06F 7/556

Метки: логарифмический, цифровой

...сдвигателя 4 вырабатывается нормализованный аргумент Ц, код которого записывается в регистр 5 нормализованного аргумента. Код характеристики К в выходной регистр 1 О и нормализованного аргумента У в регистр 5 нормализованного аргумента записывается по сигналу, вырабатываемому на третьем выходе распределителя 11 импульсов.По сигналу с четвертого выхода распределителя 11 импульсов, поступающему на управляющий вход блока 8 деления в последний поступает делитель П + т эс второго выхода регистра 52нормализованного аргумента и величины Ар иэ второго блока 7 памяти по адресу, вырабатываемому на первом выходе регистра 5, На выходе блока 8 деления вырабатывается величинаН+НА / в . По сигналу с пятого выхода распределителя 11 импульсов,...

Арифметическое устройство по модулю

Загрузка...

Номер патента: 1425666

Опубликовано: 23.09.1988

Авторы: Евстигнеев, Кошарновский

МПК: G06F 7/72

Метки: арифметическое, модулю

...устройства соответственно.Вычитание (а - Ь) может быть выполнено двумя способами. При первом1способе считаем, что операнд Ь поф 35ступает на вход 2 в дополнительном (обратном) коде, Тогда операциявычитания полностью аналогична операции сложения,При втором способе сначала произ Оводится формирование дополнительногокода второго операнда Ъ;, а затемвыполняется операция сложения. Формирование дополнительного кода производится в течение одного такта, в котором подаются сигналы на входы 23 и 25устройства.На вход 2 устройства перед началом операции подается Ь;, навход 26 - установочный сигнал. Послеполучения в модульном сумматоре 14 до.полнительного кода Ъ , производитсясложение а с дополнительным кодом Ь,так как это было описано...

Устройство для формирования адресов элементов матрицы

Загрузка...

Номер патента: 1425667

Опубликовано: 23.09.1988

Авторы: Стальной, Шуцко

МПК: G06F 17/16, G06F 9/32

Метки: адресов, матрицы, формирования, элементов

...а 2 и т,д.После окончания формирования всех адресов матрицы количество адресов равно произведению щ х и, с первого выхода 10 блока 9 вырабатывается55 сигнал конца цикла, устанавливающий регистры 2 и 7 в нулевое состояние, а по следующему тактовому импульсу 5 схема приходит в исходное состояние и на выходе 12 блока 9 формируется сигнал, разрешающий прием следующей команды. Количество тактовых импульсов для формирования адресов массива и приведения схемы в исходное состояние равно (щ х п) + 2.Рассмотрим два варианта формирования адресов массива матрицы щ=З,.п=З, А=10, имеющей вид1 2 34 5 67 8 91, Матрица не транспорнированная Тр=0, на выходе 11 ПЗУ 9 сформированы адреса элементов матрицы: а 1=1, а 2=2, а 3=3, а 4=4, а 5=5, а 6=6, а 7=7, а...

Многоканальное устройство приоритета

Загрузка...

Номер патента: 1425668

Опубликовано: 23.09.1988

Авторы: Богатырев, Иванов, Щеглов

МПК: G06F 9/50

Метки: многоканальное, приоритета

...захвата магистрали появляется низкий потенциал. Высокий потенциал элемента И-НЕ 11 восстанавливает в исходное состояниеэлемент И 4 (высокий потенциал), который в свою очередь восстанавливаетв исходное состояние элемент НЕ 6(низкий потенциал) - устройство в исходном состоянии, В случае, если до появления на входе 13 устроиства запроса на захват магистрали низкого потенциала появляется высокий потенциална входе 17 устройства (т.е, уже выбран другой канал устройства), тоэтот потенциал вызывает появлениенизкого потенциала на элементе ИЛИ 3,этот потенциал на элементе И 4, ко торый вызывает появление положительного потенциала на элементе НЕ 6, который не разрешает. появления на элементе ИЛИнизкого потенциала, покасуществует высбкий...

Устройство для приоритетного обращения к общей памяти

Загрузка...

Номер патента: 1425669

Опубликовано: 23.09.1988

Авторы: Захаров, Миронов, Свердлов

МПК: G06F 9/50

Метки: обращения, общей, памяти, приоритетного

...запроса. При необходимостиобращения к общей памяти процессорвыдает в устройство сигнал запроса иадрес требуемого модуля памяти соответственно на входы 14 и 15. В случаепоявления на входах 14 указанных сигналов (в виде логических единиц) влюбой комбинации они проходят черезгруппу элементов И 1 и поступают навходы блока 2 и элемента ИЛИ 6. Соответственно самому приоритетному запросу блок 2 по соответствующему выходу вьщает сигнал подтверждения запроса, который поступает на самый приоритетный процессор, подавший запрос,Кроме того, по этому сигналу коммутатор 3 пропускает на вход дешифратора4 соответствующий адрес модуля памяти, который продешифруется в сигналобращения к адресному. модулю,Кроме того, как указывалось...

Многоканальное устройство для приоритетного подключения источников информации к общей магистрали

Загрузка...

Номер патента: 1425670

Опубликовано: 23.09.1988

Авторы: Ткаченко, Туравинин

МПК: G06F 13/36, G06F 9/50

Метки: информации, источников, магистрали, многоканальное, общей, подключения, приоритетного

...выходов 1), Формирование кода на выходах 1 происходит последовательно,начиная со старшего разряда. Еслив старшем разряде кода приоритетана группе входов 16 блока 31 присутствует логическая единица, то срабатывает соответствующий элемент И 37,в результате чего на соответствующийвыход выдается единица, Предполагается, что каждый из выходов 1 реализует функцию проводное ИЛИ по отношению к сигналам логических единиц.Другими словами, логическая единица,сформированная, например элементомИ 37, передается в линию независимо от состояния выходов аналогичных элементов И, расположенных в других каналах 3, Таким образом, на этот выход выдают единицы все те блоки 31, у которых на входе старшего разряда присутствует логическая, единица. Блоки31, у...

Устройство для распределения задач процессорам

Загрузка...

Номер патента: 1425671

Опубликовано: 23.09.1988

Авторы: Надедов, Писаренко

МПК: G06F 9/50

Метки: задач, процессорам, распределения

...сравнения следу ющих разрядов кода (инверсного или прямого).После процедуры сравнения старших разрядов инверсного или прямого кодов происходит подача импульса сдвига на третий синхронизирующий вход 28 устройства в результате чего в сдвигающих регистрах 1 происходит сдвиг кодов на один разряд, и процесс сравнения очередных разрядов продолжается, и т,д. до тех пор, пока число таких сдвигов и сравнений не будет равно числу М, о чем свидетельствует сигнал переполнения счетчика 19, Сигнал переполнения счетчика 19 поступает на первый вход блока элементов И 18, выходы которого подсоединены к входам регистра 17, К моменту появления сигнала переполнения на выходе счетчика 19 заканчивается процесс определения максимального кода (или кодов, если их...

Устройство для распределения задач в многопроцессорной вычислительной системе

Загрузка...

Номер патента: 1425672

Опубликовано: 23.09.1988

Авторы: Крышев, Тарасов

МПК: G06F 9/50

Метки: вычислительной, задач, многопроцессорной, распределения, системе

...генератора 6 логическая "1" из разряда регистра 7 переходит в следующий 20 разряд этого регистра. Описанный процесс происходит до тех пор, пока на выходе одного из элементов И группы 8 не будет сАормирована логическая1, которая через элемент ИЛИ 9 по ступает на разрешения сдвига регистра 7 и запрещает тем самым дальнейший сдвиг логической "1" в разрядах регистра 7 При этом на выходе элемента И группы 8 также поддерживается логическая "1". Такая ситуация возможна лишь в случае, когда на выходе элемента И группы 16 поддерживается логическая "1", что свидетельствует о том, что соответствующий процессор сохраняет работоспособность и либо находится в разрезе, либо решает неосновпую задачу.Пусть в системе происходит отказ какого-то...

Устройство переменного приоритета

Загрузка...

Номер патента: 1425673

Опубликовано: 23.09.1988

Авторы: Белан, Глинин

МПК: G06F 9/50

Метки: переменного, приоритета

...на выходе 15 информирует о том,что произошла ошибка - в регистр 2занесена запрещенная комбинация.Единичный сигнал .с выхода элементаИЛИ 13 поступает также на управляющий вход шифратора 5, блокируя появление информации выхода 7, а такжечерез элемент ИЛИ 14 проходит на единичный вход триггера 10. Элементы И8 открыты сигналом с единичного выхода триггера 10. Одновременно единичный сигнал с выхода первого элемента ИЛИ 13 поступает на вход установки в нульрегистра 2, Ошибочныйкод сброшен, т.е. исправлен на код 000, 142567345 При коде управления 000 на выходеэлемента ИЛИ 13 устройства имеетсянуль и, следовательно, с управляющего входа шифратора 5 снят сигнал,запрещающий появление информации навыходах.7, Так как код управления000 обеспечивает...

Контролируемое арифметическое устройство

Загрузка...

Номер патента: 1425674

Опубликовано: 23.09.1988

Авторы: Домбровский, Дуда, Узлова

МПК: G06F 11/30, G06F 7/38

Метки: арифметическое, контролируемое

...контроля устройства.На чертеже приведена функциональная схема контролируемого арифметического устройства.Контролируемое арифметическое устройство содержит регистры 1 и 2 сдвига, сумматор 3, регистр 4 результата, блок 5 сравнения и вход 6 задания режима работы контролируемого арифметического устройства.Контролируемое арифметическое устройство работает следующим образом,Работа состоит из двух тактов - рабочего и контрольного. В рабочем ;такте на вход 6 задания режима работы контролируемого устройства подается нулевой сигнали-разрядные операторы поступают на регистры 1 и 2 сдвига, с выходов которых подаются на входы первого и второго операндов сумматора 3 (в (и+1)-х разрядах регистров 1 и 2 сдвига имеются нулевые сигналы). 15 25 30 35 40 45...

Имитатор канала

Загрузка...

Номер патента: 1425675

Опубликовано: 23.09.1988

Автор: Самчинский

МПК: G06F 11/00

Метки: имитатор, канала

...ИК синхронизируется другим ИК,получая по шине 13 сигнал начальнойустановки и передавая его в блок 3через элементы И 80 и ИЛИ 79.40Блок 3 управления (фиг,10) можетбыть реализован в виде микропрограммного автомата, на граф-алгоритмекоторого (фиг,11) в кружках изображенадрес ячейки ПЗУ 109, в которой хранится микрокоманда, дугами изображены переходы из одного состояния вдругое,Мультиплексор 108 предназначендля. реализации условных переходов.ПЗУ 109 служит для хранения наборамикрокоманд, Выходной регистр 110предназначен для устранения разброса времени выборки различных адресных разрядов ПЗУ, Информационные входы мультиплексора 108 соединены с шинами входных сигналов устройства упправления, т,е. сигналов, по которымосуществляются...

Устройство для контроля параллельного двоичного кода по модулю к

Загрузка...

Номер патента: 1425676

Опубликовано: 23.09.1988

Автор: Музыченко

МПК: G06F 11/08

Метки: двоичного, кода, модулю, параллельного

...фиг,2 и 3 приняты следующиеобозначения: группа сумматоров 14по модулю К, первая группа 15 элементов И, первая группа элементовИЛИ 6, дне группы многопороговйхэлементов 17 и 18, вторая группаэлементов И 19, вторая группа элементов ИЛИ 20, группа сумматоров 2 1 4 Опо модулю два.Узел 8 свертки по модулю К(фиг.4) содержит группу элементовИ 22 и группу элементов ИЛИ 23,Устройство для контроля параллельного двоичного кода по модулю Кработает следующим образом.. При подаче на информационныевходы группы 4 устройства контролируемого кода на выходах блоков 1сложения по модулю К группы формируется унитарный код числа, поступающего на входы блока. При этомучитывается нес каждого разряда контролируемого кода по модулю К.Сигналы с выходов блоков 1...

Устройство для индикации регистров эвм с контролем

Загрузка...

Номер патента: 1425677

Опубликовано: 23.09.1988

Авторы: Меркуль, Сидорок, Фомичев

МПК: G06F 11/10

Метки: индикации, контролем, регистров, эвм

...выключенном переключателе 12 поступают на адресные входы мультиплексора 3.В режиме определения неисправнос ти в оборудовании связи регистров 1ЭВМ с блоком 4 индикации единичныйсигнал с выхода включенного переключателя 12 разрешает работу счетчика8 и генератора 9.15 Сигналы на выходах счетчика 8 через коммутатор 11 (разрешающий сигнал поступает с переключателя 12)последовательно изменяют коды на адресных входах мультиплексора 3. Та ким образом, на выходах мультиплексора 3 появляются сигналы информациис различных регистров 1 ЭВМ. При обнаружении четного числа единиц вбайтах на выходе мультиплексора 3 25 (единичные сигналы на инверсных выходах соответствующих сумматоров помодулю два блока 6) включаются соответствующие контрольные...

Устройство для приближенного вычисления обратной величины нормализованной двоичной дроби

Загрузка...

Номер патента: 1425678

Опубликовано: 23.09.1988

Авторы: Дрозд, Нестеренко, Огинский, Полин

МПК: G06F 11/10, G06F 7/52

Метки: величины, вычисления, двоичной, дроби, нормализованной, обратной, приближенного

...У, формируемый узлом 11свертки по модулю три, Сравнение ука 25 занных кодов приводит к определениюна выходе 10 устройства сигнала контроля, принимающего нулевое значениепри правильном функционировании устройства. Единичное значение указывает на неисправность устройства.Узлы 10-1, 10-2, , 10-(и+2) и12, а также регистр 1 аргумента используются для исправления результата на выходе 17 устройства при установлении факта его неправильного35,: функционирования. В этом случае выход схемы 13 сравнения принимает еди.ничное значение, которое кроме выдачи на контрольный выход 18 устройст 40 ва поступает также на информационныйвход триггера 12, на вход режима регистра 1 аргумента и вход блокировкизаписи регистра 2 контрольного кода.При этом в...

Устройство для контроля микропроцессорных систем

Загрузка...

Номер патента: 1425679

Опубликовано: 23.09.1988

Авторы: Бестемьянов, Добряков, Казимов, Лисенков, Шалягин

МПК: G06F 11/16

Метки: микропроцессорных, систем

...Джонсона 18, на входы синхронизации первого и третьего 0-триггеров ко-, торого поступает сигнал с выхода блока 19 формирования сигналов записи, При этом программное обеспечение построено таким образом, что каждое занесение контрольного слова в буферные регистры 2 и 3 должно быть не реже, чем за временной интервал, равный периоду сигнала на выходе счетчики 11, при этом момент появления сигнала записи произволен (фиг, 4) и зависит от длительности выполнения каждого из фрагментов программы, после которого формируется контрольное слово. В результате этого на выходе счетчика Джонсона формируется сигнал, инверсный сигналу на выходе счетчика 12 и на выходе элемента ИСКЛЮЧАЮЩЕЕ ЩЛЩ 16 формируется сигнал логической "1" (фиг. 4), который...

Устройство для тестового контроля цифровых блоков

Загрузка...

Номер патента: 1425680

Опубликовано: 23.09.1988

Авторы: Борисенко, Рябцев, Чернышев

МПК: G06F 11/26

Метки: блоков, тестового, цифровых

...блок. 20 синронизации, который обеспечивает выДачу тактовых импульсов, поступающихна входы регистров блока 9 микропрораммного управления. Кроме того,блок 20 синхронизации выдает строби.ующий сигнал, обеспечивающий приеминформации с выходов контролируемогоЦифрового блока, По входной шине свяи с ЭВМ регистры 37-39 группы, 5 ре"истров кодов управления записью устанавливаются в состояние, обеспечиВающее прохождение через группы элементов И 40-42 тактовых сигналов записи на синхронизирующие входы регистров 27-29 блока обмена с контролируемым цифровым блоком 10,По микрокоманде блока 9 микропрограммного управления код начальногоадреса иэ регистра 45 начального ад 40реса тестового набора заносится в регистр 47 адреса тестовых...

Устройство контроля линейных цифровых систем

Загрузка...

Номер патента: 1425681

Опубликовано: 23.09.1988

Авторы: Линков, Филин

МПК: G05B 19/18

Метки: линейных, систем, цифровых

...с 1-и= 55 =5-4-1 адреса по первому и второмувыходам программируются соответственно коэАфициенты знаменателя и числителя передаточной Аункцни 0(х):+ О,.х + 1,хэ + 1,х 4 По 1= 5-адресу по третьему выходу 5программируется единица, соответствующая импульсу "Сравнение". Адрес Выходы Выходы Адрес 3(20) 2(19) 1(18) 3 2 1 0 0 О 0 0 0 0 0 К-П0 К-П К-П+1 0 0 0 0.О Первый и второй накапливающие сумматоры по модулю два можно реализовать на 1 К-триггерах со сбросом, включенныхО как триггеры со счетным входом Т-типа (1- и К-входы соединены вместе).Разрядность накапливающих сумматоров по модулю два, т,е. количество триггеров равно разрядности сдвиговых 45 регистров с обратными связями.Устройство работает следующим образом.Первоначально первый 1...

Устройство для тестового контроля цифровых узлов

Загрузка...

Номер патента: 1425682

Опубликовано: 23.09.1988

Авторы: Итенберг, Криворучко, Матвеева, Секачев

МПК: G06F 11/26

Метки: тестового, узлов, цифровых

...контролируемого цифрового узла. С выходов узла 11 через коммутаторы 10 реакция узла 11 поступает на первую группу входов блоков 8, .Результаты сравнения ("0", если сбой) с инверсных выходов 1-х блоков 8 поступают на информационные входы триггеров 13, . Запись в П-триггеры 13, результата сравнения и в регистры 9, результата реакции узла 11 происходит по переднему фронту первого импульса, поступающего с выхода 45 на синхровходы Б-триггеров 13 и входы параллельной записи регистров 91 и задержанного на элементе 58 задержки на величину ь , Величинами определяется как сумма задержек при прохождении информации до узла 11 при срабатывании последнего и при прохождении реакции узла 11 через коммутаторы 10, и блоки 8,. С выходов триггеров 13...

Устройство для отладки программно-аппаратных блоков

Загрузка...

Номер патента: 1425683

Опубликовано: 23.09.1988

Авторы: Головня, Палагин, Сигалов, Цвелодуб

МПК: G06F 11/28

Метки: блоков, отладки, программно-аппаратных

...(заблаговременная) выборка кодов команд, а операции выборки и исполнения совмещены,. во времени. Поэтому последователь-с ность выборки не соответствует последовательности их исполнения, в частности, команды, которые выбраны иэ памяти после выборки команды безусловного перехода, в действительности не исполняются, Чтобы восстановить реальную картину исполнения команд, необходимо иметь сведения о взаимодействии блока исполнения команд с блоком очереди команд, Код на выходах 64 и 65 задания режима говорит о том, что в предыдущем такте из блока очереди команд ЭВМ 1 выбран первый байт кода команды, либо последующий байт кода команды, либо блок очереди команд был очищен в результате выполнения команды перехода, либо в предшествующем такте блок...

Устройство для контроля хода программ

Загрузка...

Номер патента: 1425684

Опубликовано: 23.09.1988

Авторы: Варфоломеев, Кремер, Рахимбеков

МПК: G06F 11/28

Метки: программ, хода

...на входах второго элемента И 7 и устанавливающий импульс поступает на С-вход триггера 15. Теперь состояние, в которое устанавливается триггер 15, зависит от информации на его П-входе. Если переход разрешенный, по установившемся адресам блоков 4, 5, 13 и 14 памяти прочитываются единицы, поэтому единица присутствует на выходе третьего элемента И 8 и Л-входе триггера 15, Следо" вательно, на инверсном вьгходе этого триггера подтверждается низкий уровень, свидетельствующий о нормальном ходе программы.Если на выходе хотя бы одного из блоков 4, 5, 13 и 14 памяти присутствует ноль, что говорит о непредусмотренном переходе, ноль присутствует на выходе элемента И 8 и П- входе триггера 15. Поэтому с тактом Т, поступающим на С-нход триггера...

Устройство для отладки программ

Загрузка...

Номер патента: 1425685

Опубликовано: 23.09.1988

Автор: Тетенкин

МПК: G06F 11/28

Метки: отладки, программ

...8) представляет пользователю возможность обменаданными между памятью 63 универсальной микроЭВМ 60 с одной стороны, памятью 68 и портами 69 ввода-выводапроцессора ОВС с другой стороны,а также осуществлять чтение и модификацию памяти 68 и портов ввода-вывода 69 в режиме прямого доступа.Ввод режима захвата инициируетсясигналом порта 07 на выходе 13 узла2 ПВВ (фиг. 3), Вход в режим захвата подтверждается сигналом на выходе 16 узла 3 захвата, после .чегомикроЭВМ настраивает ШФ 34 и 35 узла4 согласования шин (фиг. 6) и порты01, 02 ПВВ (фиг. 3) . на вывод адреса и вводит в них информацию адресауправления, которая поступает соответственно на шины адреса 10 и 19 иуправления 12 и 21.В зависимости от направления передачи данных ШФ 33 узла4...

Устройство для проверки полноты тестирования программ

Загрузка...

Номер патента: 1425686

Опубликовано: 23.09.1988

Авторы: Бучнев, Карпунин, Корнеев, Песоченко

МПК: G06F 11/28

Метки: полноты, проверки, программ, тестирования

...подаваемая (схемной реализацией) на второй вход сумматора 2,Получившееся число за.письгвается вблок 1 памяти по тому же адресу посигналу записи формируемому изсигнала считывания, задержанногоэлементом Э задержки, элементом И 10.Время задержки элемента 3 задержкивыоирается равным сумме времени считывания данных из блока 1 памяти ивремени обработки этих данных насумматоре 2,Таким образом, каждая ячейкаблока 1 памяти работает как счетчикчисла обращений к ней, Разрядностьблока 1 памяти соответствует максимально допустимому числу обращений к какой-либо команде (операнду)для тестирования програьщ. ,".бьемблока 1 памяти равен объему ПЗУ 16,Во втором режиме при конвейерномметоде выборки счетчик 4 может работать в режимах счета и...

Устройство для отладки программ

Загрузка...

Номер патента: 1425687

Опубликовано: 23.09.1988

Автор: Дунаев

МПК: G06F 11/28

Метки: отладки, программ

...который запрещает прохождение сигнала с выходаэлемента И 21 на вход элемента ИЛИ 22.Управляющий сигнал на выходе элемента ИЛИ 22 формируется при поступлении сигнала с выхода дешифратора 19команд на вход элемента.ИЛИ 22. Сигнал на выходе дешифратора 19 командФормируется при поступлении на еговход соответствующего кода от устройства ввода-вывода по сигналу,поступающему на вход признака команды цешифратора 19 команд от устройства ввода-вывода. Таким образом, управление шаговым режимом отладки осуществляется оператором с помощью устройства ввода информации.При непрерывном выполнении программы МПС устройством анализируются адреса выполняемых команд и информации, являющаяся командой или операндом, или содержимым регистра состояния. Эта...