Патенты с меткой «контролируемое»

Контролируемое арифметическое устройство

Загрузка...

Номер патента: 792250

Опубликовано: 30.12.1980

Авторы: Гроль, Романкевич, Руккас

МПК: G06F 11/22

Метки: арифметическое, контролируемое

...ихарифметической суммы и кода поразрядного логического произведенияэтих же операндов. Отсюда следует,что каждый рабочий цикл пограммирования двух операндов происходит за дватакта.С л о ж е н и е. Операнды по шинам 5 и 6 записываются в регистры1 и 2. На выходе блока 7 формируется поразрядная логическая Чуммавходных кодов, которая записываетсяв блок 9. На выходе блока 8 формируется инверсия поразрядного логического произведения операндов, нов регистр 1 она не записывается. Свыхода сумматора 4 сумма операндовзаносится в регистр 3. После занесения информации в регистр 3 и блок9 осуществляется второй такт рабо.чего цикла,В ы ч и т а н и е. В этом такте врегистр 1 заносится инверсия поразрядного логического произведения операндов. Для этого...

Контролируемое арифметическое устройство

Загрузка...

Номер патента: 1076906

Опубликовано: 28.02.1984

Авторы: Лукашевич, Остафин, Романкевич

МПК: G06F 11/30

Метки: арифметическое, контролируемое

...выходыкоторых соединены с входами операндов сумматора, управляющий вход устройства соединен с управляющим входом сумматора, выход которого соединен с первым входом схемы сравненияи информационным входом регистра результата, выходы регистра результата и схемы сравнения являются соответственно информационным и контроль ным выходами устройства, выход регист.ра результата соединен с вторым входом схемы сравнения, управляющийвход устройства соединен с управляющими входами регистров первого и второго операндов и входом блокировкизаписи регистра результата.На чертеже приведена структурнаясхема контролируемого арифметического устройства двойными линиямиизображены информационные шины устройства).Устройство содержит регистры 1и 2 операндов,...

Контролируемое логическое устройство

Загрузка...

Номер патента: 1181130

Опубликовано: 23.09.1985

Автор: Карчевский

МПК: H03K 19/00

Метки: контролируемое, логическое

...устройства используются разнополярные пороговые уровнидвоичных сигналов. Это можно обеспечить питанием обычных микросхем. двухполярным напряжением Е 1 и Е 2 относительно общей шины таким образом, чтобы Е 1 + Е 2 =Е, Желательно, чтобы пороговые уровни напряжений, соответствующих "Лог.1" Щ ) и "Лог,О"(П) схемы с тремя состояниями, отличаясь по знаку, были примерно одинаковы, т,е, Ц"- ЦТаким образом, схема с тремясостояниями питается разнополярнымнапряжением +Е 1 и -Е 2. Она обеспечивает обработку кроме логических сигналов "1" и "0" еще и сигналов обозначаемых л (тильда), Причем "Лог. 1"соответствует напряжение П.,Щ 0,4У й Е,), сигналу "Лог.О" - напряжение (-Е 2ПП р ), сигналур ) где .П р (По ор ) - пороговые уровни напряжений "Лог,1...

Контролируемое устройство для двоично-десятичного суммирования

Загрузка...

Номер патента: 1196874

Опубликовано: 07.12.1985

Авторы: Василевский, Григорьев, Козелл, Слюсарев

МПК: G06F 11/00

Метки: двоично-десятичного, контролируемое, суммирования

...и второго четырех- разрядных сумматоров соединены соответственно с вторым входом третьего элемента И, пятым входом элементаИЛИ.и вторым входом четвертого элемента И узла предсказания переноса,11 выход элемента ИЛИ которого является выходом переноса устройства, выходы третьего коммутатора. соединены с первой группой входов первого коммутатора, выходы первого, второго, третьего и четвертого разрядов третьегокоммутатора соединены соответственно с цервым входом элемента ИЛИ, входом : второго элемента НЕ, вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ и входом первого элемента НЕ первого узла де-. сятичной коррекции, выходы которого соединены с соответствующими информационными входамивторой группы входов первого коммутатора, выходы первого,...

Контролируемое устройство дешифрации

Загрузка...

Номер патента: 1410034

Опубликовано: 15.07.1988

Авторы: Буянов, Мачулин, Пархоменко, Тафинцев

МПК: G06F 11/34

Метки: дешифрации, контролируемое

...образом.При приведении устройства в исходное состояние на вход 2 устройства 25подается сигнал, который устанавливает в нулевое состояние регистр 15 итриггер 14. Следовательно, открывается группа элементов И 8, которая про.пускает на группу 3 выходов устройства сигналы дешифратора 6,Б рабочем режиме на информационныйвход 1 устройства поступает двоичныйкод, в соответствии с которым возбуждается один вывод дешифратора 6. Таккак мультиплексор 1 1 также передаетсигнал на выход 4 устройства только свхода, соответствующего входному кодуна его адресных входах, то при правильной работе дешифратора 6 на выхо.де 4 устройства появляется сигнал,подтверждающий достоверность информации на группе 3 информационных выходов устройства,При неправильной...

Контролируемое арифметическое устройство

Загрузка...

Номер патента: 1425674

Опубликовано: 23.09.1988

Авторы: Домбровский, Дуда, Узлова

МПК: G06F 11/30, G06F 7/38

Метки: арифметическое, контролируемое

...контроля устройства.На чертеже приведена функциональная схема контролируемого арифметического устройства.Контролируемое арифметическое устройство содержит регистры 1 и 2 сдвига, сумматор 3, регистр 4 результата, блок 5 сравнения и вход 6 задания режима работы контролируемого арифметического устройства.Контролируемое арифметическое устройство работает следующим образом,Работа состоит из двух тактов - рабочего и контрольного. В рабочем ;такте на вход 6 задания режима работы контролируемого устройства подается нулевой сигнали-разрядные операторы поступают на регистры 1 и 2 сдвига, с выходов которых подаются на входы первого и второго операндов сумматора 3 (в (и+1)-х разрядах регистров 1 и 2 сдвига имеются нулевые сигналы). 15 25 30 35 40 45...

Контролируемое арифметическое устройство

Загрузка...

Номер патента: 1451680

Опубликовано: 15.01.1989

Авторы: Головин, Гоцаков

МПК: G06F 11/30, G06F 7/38

Метки: арифметическое, контролируемое

...в регистр 3 результата. При этом вторые информационные входы коммутаторов 10 и 11 оказываются подключенными к выходам этих коммутаторов, Таким образом, на вход первого операнда сумматора 4 поступает результат сложения операндов, на вход второго операнда - инверсия поразрядного логического умножения первого и второго операндов, а на входпереноса единичный сигнал .На выходе сумматора 4 образуетсяразность между суммой операндов и их поразрядным логическим произведением.При правильной работе контролируемого арифметического устройства эта разность должна быть равной результату поразрядной логической суммы двух операндов, которая подсчитывается блоком 7 элементов ИЛИ.Правильность работы устройства контролируется блоком 9 сравнения,...

Контролируемое арифметическое устройство

Загрузка...

Номер патента: 1645957

Опубликовано: 30.04.1991

Авторы: Домбровский, Дуда, Немиш, Узлова

МПК: G06F 11/00, G06F 7/50

Метки: арифметическое, контролируемое

...тактах одновременноФормула изобретенияКонтролируеюе арифметическое устройство, содержащее два регистра сднга, сумматор, регистр результата и блок сравнения, причем параллельные информационнае входы первого и второго регистров сдвига являются.соответственю входами первого и второго операндов контролируемого арифметического устройства, информационные выходы первого и второго регистров сдвига соединены соответственю с входами первого н второго операндов сумматора, выход сумаа которого соединен с информационнам входом регистра результата, наход которого соединен с пернам информационнам входом блока сравнения и является информационнам находом контролируемого арифметического устройства, наход несравнения блока сравнения является заходом...